FABIANE KONRAD REDIESS

Possui graduação em Bacharelado em Ciência da Computação pela Universidade Federal de Pelotas (2008) e mestrado em Ciência da Computação pela Universidade Federal de Pelotas (2015). Atualmente é professor efetivo do Instituto Federal Sul-Rio-Grandense. Tem experiência na área de Ciência da Computação, com ênfase em Hardware, atuando principalmente nos seguintes temas: arquiteturas para compressão de vídeo, projeto de sistemas digitais em vhdl, arquiteturas de microprocessadores, arquiteturas para aplicações multimídia e compensação de movimento.

Informações coletadas do Lattes em 09/04/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Mestrado em Ciência da Computação

2012 - 2015

Universidade Federal de Pelotas
Título: Simplificações Algorítmicas e Desenvolvimento de Hardware para o In-loop Filter do Padrão HEVC,Ano de Obtenção: 2015
Luciano Volcan Agostini.Coorientador: Marcelo Schiavon Porto. Palavras-chave: Compressão de vídeo; HEVC; In-loop filter; ALF; SAO; Projeto de hardware. Grande área: Ciências Exatas e da TerraGrande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Hardware.

Especialização em Especialização em Governança de TI

2009 - 2010

Serviço Nacional de Aprendizagem Comercial - RS
Título: Proposta de um plano diretor de tecnologia da informação para uma instituição pública de ensino
Orientador: Ery Jardim

Graduação em Bacharelado em Ciência da Computação

2004 - 2008

Universidade Federal de Pelotas
Título: Projeto, Síntese e Validação de Arquitetura do Upsampling para o Padrão H.264/SVC de Codificação de Vídeo Escalável
Orientador: Luciano Volcan Agostini

Curso técnico/profissionalizante em Sistemas de Telecomunicações

2001 - 2003

Instituto Federal Sul-Rio-Grandense

Ensino Médio (2º grau)

1998 - 2000

Escola Técnica Estadual João XXIII

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Razoavelmente.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.

Seção coletada automaticamente pelo Escavador

Participação em eventos

XIV ENPOS - Encontro de Pós-graduação da UFPel. 2012. (Encontro).

South Symposium on Microeletronics.XXI Simpósio Sul de Microeletrônica. 2006. (Simpósio).

VIII Escola de Microeletrônica.VIII Escola de Microeletrônica. 2006. (Outra).

XI Semana Acadêmica do Curso de Ciência da Computação. 2006. (Outra).

http://www.ufpel.edu.br/xivcic. XIV Congresso de Iniciação Científica. 2005. (Congresso).

VII Escola Sul de Microeletrônica.VII Escola Sul de Microeletrônica. 2005. (Outra).

X Semana Acadêmica do Curso de Ciência da Computação.X Semana Acadêmica do Curso de Ciência da Computação. 2005. (Outra).

XX Simpósio Sul de Microeletrônica.XX Simpósio Sul de Microeletrônica. 2005. (Simpósio).

1ª Semana Acadêmica do Curso Superior de Tecnologia em Sistemas de Telecomunicações.1ª Semana Acadêmica do Curso Superior de Tecnologia em Sistemas de Telecomunicações. 2003. (Outra).

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Ery Clovis Petry Jardim Junior

Jardim Junior, E.. PROPOSTA DE UM PLANO DIRETOR DE TECNOLOGIA DA INFORMAÇÃO PARA UMA INSTITUIÇÃO PÚBLICA DE ENSINO. 2010. Monografia (Aperfeiçoamento/Especialização em GOvernança de Tecnologia da Informação) - SENAC EaD.

Leomar Soares da Rosa Junior

DA ROSA JUNIOR, L. S.; ROSA, V. S.; CORREA, G. R.. Otimizações Algoríitmicas e Desenvolvimento de Hardware para o In-loop Filter do Padrão HEVC. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Leomar Soares da Rosa Junior

DA ROSA JUNIOR, L. S.MATTOS, J. C. B.ZATT, B.. Projeto, Síntese e Validação de Arquitetura do Upsampling para o Padrão H.264/SVC de Codificação de Vídeo Escalável. 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Guilherme Ribeiro Corrêa

ROSA, V. S.; ROSA JR, L. S.;CORRÊA, G.. Otimizações Algorítmicas e Desenvolvimento de Hardware para o In-Loop Filter do Padrão HEVC. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Júlio Carlos Balzano de Mattos

AGOSTINI, Luciano Volcan;MATTOS, J. C. B.; ROSA JÚNIOR, Leomar Soares; ZATT, Bruno. Projeto, Síntese e Validação de Arquitetura do Upsampling para o Padrão H.264/SVC de Codificação de Vídeo Escalável. 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Bruno Zatt

AGOSTINI, Luciano; MATTOS, J. C. B.; DA ROSA JUNIOR, L. S.;ZATT, Bruno. Projeto, Síntese e Validação de Arquitetura do Upsampling para o Padrão H.264/SVC de Codificação de Vídeo Escalável. 2008. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Seção coletada automaticamente pelo Escavador

Foi orientado por

Ery Clovis Petry Jardim Junior

PROPOSTA DE UM PLANO DIRETOR DE TECNOLOGIA DA INFORMAÇÃO PARA UMA INSTITUIÇÃO PÚBLICA DE ENSINO; 2010; Monografia; (Aperfeiçoamento/Especialização em GOvernança de Tecnologia da Informação) - SENAC EaD; Orientador: Ery Clovis Petry Jardim Junior;

José Luis Almada Guntzel

Desenvolvimento de Blocos de Hardware para o Compressor H; 264; 2005; 0 f; Iniciação Científica; (Graduando em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: José Luís Almada Güntzel;

José Luis Almada Guntzel

Desenvolvimento de Arquiteturas de Microprocessadores para Aplicações Multimídia; 2004; 0 f; Iniciação Científica; (Graduando em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: José Luís Almada Güntzel;

Luciano Volcan Agostini

Otimizações Algorítmicas e Desenvolvimento de Hardware para o In-loop Filter do Padrão HEVC; 2015; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas,; Orientador: Luciano Volcan Agostini;

Luciano Volcan Agostini

Investigação Algoritmica sobre a Estimação de Movimento; 2005; Iniciação Científica; (Graduando em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Luciano Volcan Agostini;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • MILANI, C. ; REDIESS, Fabiane Konrad ; VORTAMANN, C. ; PARTZER, G. ; MATTOS, M. ; OLIVEIRA, L. F. . Estudo do Desenvolvimento Multiplataforma de uma Ferramenta para Processamento e Visualização Interativa de Imagens de Ressonância Magnética. Logos (Canoas) , v. 29, p. 1-4, 2007.

  • ROSA, Leandro ; PORTO, M. ; REDIESS, Fabiane Konrad ; PETRY, Rafael ; SUSIN, Altamiro ; BAMPI, S. ; AGOSTINI, L. V. . Avaliação Algorítmica para a Estimação de Movimento na Compressão de Vídeos Digitais. Hífen (PUCRS. Impresso) , v. 31, p. 35180, 2007.

  • REDIESS, Fabiane Konrad ; SILVA, A. M. ; VORTMANN, J. A. ; GUNTZEL, J. L. ; BAMPI, S. ; AGOSTINI, L. V. . Projeto de Hardware para a Compensação de Movimento do Padrão H.264/AVC de Compressão de Vídeo. Hífen (Uruguaiana) , v. 30, p. 1-8, 2006.

  • SILVA, T. L. ; VORTMANN, J. A. ; REDIESS, Fabiane Konrad ; GUNTZEL, J. L. ; BAMPI, S. ; AGOSTINI, L. V. . Codificador de Entropia Segundo o Perfil Baseline do padrão H.264/AVC de Compressão de Vídeo. Hífen (Uruguaiana) , v. 30, p. 1-8, 2006.

  • CONCEICAO, RUHAN ; REDIESS, FABIANE ; ZATT, BRUNO ; PORTO, MARCELO ; AGOSTINI, LUCIANO . Configurable hardware design for the HEVC-based Adaptive Loop Filter. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems, 2014. p. 1.

  • REDIESS, Fabiane Konrad ; CONCEICAO, RUHAN ; ZATT, BRUNO ; PORTO, M. ; AGOSTINI, L. V. . Cost Function Optimization and its Hardware Design for the Sample Adaptive Offset of HEVC Standard. In: 22th European Signal Processing Conference (EUSIPCO), 2014, Lisboa. 22th European Signal Processing Conference (EUSIPCO). Piscataway: IEEE, 2014.

  • REDIESS, FABIANE ; CONCEICAO, RUHAN ; ZATT, BRUNO ; PORTO, MARCELO ; AGOSTINI, LUCIANO . Sample adaptive offset filter hardware design for HEVC encoder. In: 2014 Visual Communications and Image Processing (VCIP), 2014, Valletta. 2014 IEEE Visual Communications and Image Processing Conference, 2014. p. 299.

  • REDIESS, FABIANE ; AGOSTINI, LUCIANO ; CRISTANI, CASSIO ; DALL'OGLIO, PARGLES ; PORTO, MARCELO . High throughput hardware design for the Adaptive Loop Filter of the emerging HEVC video coding. In: SBCCI 2012 25rd Annual Symposium on Integrated Circuits and System Design, 2012, Brasília. SBCCI 2012 - 25rd Annual Symposium on Integrated Circuits and System. p. 1.

  • SILVA, T. L. ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, S. . Efficient Hardware Design for the Upsampling in the H.264/SVC Scalable Video Coding Extension. In: VLSI-SoC 2009 - 17TH IFIP International Conference on Very Large Scale Integration, 2009, Florianópolis. VLSI-SoC 2009 - 17TH IFIP International Conference on Very Large Scale Integration, 2009. p. 1-6.

  • ROSA, Leandro ; PORTO, M. ; REDIESS, Fabiane Konrad ; SUSIN, Altamiro ; BAMPI, S. ; AGOSTINI, L. V. . Investigação Algorítmica sobre a Estimação de Movimento na Compressão de Vídeo Digital: Uma Análise Quantitativa. In: Workshop em Desempenho de Sistemas Computacionais e de Comunicação, 2009, Bento Gonçalves. Workshop em Desempenho de Sistemas Computacionais e de Comunicação, 2009.

  • SAMPAIO, F. ; REDIESS, Fabiane Konrad ; FONSECA, C. M. ; SUSIN, Altamiro ; BAMPI, S. ; AGOSTINI, L. V. . Architectural Design for Forward and Inverse Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. In: VLSI-SoC - IEEE International Conference on Very Large Scale Integration, 2008, Ilha de Rhodes. VLSI-SoC - The 16tj IFIP/IEEE International Conference on Very Large Scale Integration, 2008.

  • VORTMANN, J. A. ; PETRY, Rafael ; CORREA, G. R. ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, G. . Estimação de Movimento com Multiprogramação Leve. In: WSCAD-SSC - Workshop em Sistemas Computacionais de Alto Desempenho, 2008, Campo Grande. WSCAD-SSC 2008 - Workshop em Sistemas Computacionais de Alto Desempenho, 2008.

  • CORREA, G. R. ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, G. . Aplicação de Técnicas de Processamento Paralelo no Algoritmo Full Search de Estimação de Movimento. In: ERAD - 8a. Escola Regional de Alto Desempenho, 2008, Santa Cruz do Sul. Anais da 8a. Escola Regional de Alto Desempenho, 2008.

  • SAMPAIO, F. ; FONSECA, C. M. ; REDIESS, Fabiane Konrad ; BAMPI, S. ; AGOSTINI, L. V. . Desenvolvimento de uma Arquitetura Paralela para a Hadamard 2-D 2x2 do Padrão H.264/AVC. In: Iberchip 2008 - XIV Workshop IBERCHIP, 2008, Puebla - México. Iberchip 2008 - XIV Workshop IBERCHIP, 2008.

  • REDIESS, Fabiane Konrad ; GUNTZEL, J. L. ; AGOSTINI, L. V. ; BAMPI, S. . A Motion Compensation Architecture Design and Prototyping Targeting SDTV Frames for H.264/AVC Standard. In: SPL2007 - III Southern Conference on Programmable Logic: Designer Forum, 2007, Mar del Plata. SPL2007 - III Southern Conference on Programmable Logic: Designer Forum. Madrid: Universidad Autonoma de Madrid, 2007.

  • PORTO, M. ; BAMPI, S. ; SUSIN, Altamiro ; ROSA, Leandro ; REDIESS, Fabiane Konrad ; PETRY, Rafael ; AGOSTINI, L. V. . Investigation of Motion Estimation Algorithms Targeting High Resolution Digital Video Compression. In: XIII Brazilian Symposium on Multimedia and the Web, 2007, Gramado. XIII Brazilian Symposium on Multimedia and the Web, 2007.

  • REDIESS, Fabiane Konrad ; GUNTZEL, J. L. ; BAMPI, S. ; AGOSTINI, L. V. . Desenvolvimento Arquitetural Para a Compensação de Movimento do Padrão H.264/AVC. In: XIII Taller IBERCHIP, 2007, Lima. XIII Taller IBERCHIP, 2007.

  • JUNES, V. C. ; DALLOGLIO, P. ; REDIESS, Fabiane Konrad ; PORTO, M. ; AGOSTINI, L. V. . An architecture for the new Adaptive Loop Filter of the High Efficiency Video Coding. In: Simpósio Sul de Microeletrônica, 2013, Porto Alegre. 28º Simpósio Sul de Microeletrônica, 2013.

  • REDIESS, FABIANE ; ZATT, BRUNO ; PORTO, MARCELO ; AGOSTINI, LUCIANO . Arquitetura Configurável para o Filtro Adaptativo do Padrão de Compressão de Vídeo HEVC. In: XV ENPOS - Encontro de Pós-graduação da UFPel, 2013, Pelotas. XV ENPOS - Encontro de Pós-graduação da UFPel, 2013.

  • REDIESS, Fabiane Konrad ; CRISTANI, C. ; DALLOGLIO, P. ; PORTO, M. ; AGOSTINI, L. V. . Architectural Design for the Adaptive Loop Filter of the Emerging High Efficiency Video Coding Standard. In: South Symposium on Microelectronics - SIM, 2012, São Miguel das Missões. 27th South Symposium on Microelectronics - SIM, 2012.

  • REDIESS, FABIANE ; CRISTANI, C. ; DALLOGLIO, P. ; PORTO, MARCELO ; AGOSTINI, LUCIANO . Desenvolvimento de Hardware para o Filtro Adaptativo de Laço do Padrão Emergente HEVC de Codificação de Vídeo. In: XIV ENPOS - Encontro de Pós-graduação do UFPel, 2012, Pelotas. XIV ENPOS - Encontro de Pós-graduação da UFPel, 2012.

  • SILVA, T. L. ; REDIESS, Fabiane Konrad ; CORREA, G. R. ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, S. . Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension. In: SIM 2009 - XXIV South Symposium on Microelectronics, 2009, Pelotas. SIM 2009 - XXIV South Symposium on Microelectronics, 2009. p. 247-250.

  • REDIESS, Fabiane Konrad ; SAMPAIO, F. ; FONSECA, C. M. ; BAMPI, S. ; SUSIN, Altamiro ; AGOSTINI, L. V. . Architectural Design for Forward and Inverse 4x4 Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. In: SIM 2008 - XXIII Simpósio Sul de Microeletrônica, 2008, Bento Gonçalves. XXIII Simpósio Sul de Microeletrônica, 2008.

  • SAMPAIO, F. ; REDIESS, Fabiane Konrad ; FONSECA, C. M. ; BAMPI, S. ; SUSIN, Altamiro ; AGOSTINI, L. V. . Architecture Design and Prototyping of a Fully Parallel H.264/AVC 2x2 Hadamard Transform Targeting Real Time in Very High Resolution Videos. In: SIM 2008 - XXIII Simpósio Sul de Microeletrônica, 2008, Bento Gonçalves. XXIII Simpósio Sul de Microeletrônica, 2008.

  • ROSA, Leandro ; REDIESS, Fabiane Konrad ; PETRY, Rafael ; AGOSTINI, L. V. ; BAMPI, S. . Motion Estimation Algorithms Evaluation Targeting Hardware Design of Video Coders. In: SIM 2008 - XXIII Simpósio Sul de Microeletrônica, 2008, Bento Gonçalves. SIM 2008 - XXIII Simpósio Sul de Microeletrônica, 2008.

  • ROSA, Leandro ; REDIESS, Fabiane Konrad ; PETRY, Rafael ; PORTO, M. ; AGOSTINI, L. V. ; BAMPI, S. . Motion Estimation Algorithms Evaluation. In: XXII Simpósio Sul de Microeletrônica, 2007, Porto Alegre. XXII Simpósio Sul de Microeletrônica, 2007.

  • REDIESS, Fabiane Konrad ; SILVA, A. M. ; GUNTZEL, J. L. ; AGOSTINI, L. V. . A Motion Compensation Architecture for Video Compression. In: XXI SIM - South Symposium on Microeletronics, 2006, Porto Alegre. South Symposium on Microeletronics. Porto Alegre: SBC, 2006. p. 65-68.

  • REDIESS, Fabiane Konrad ; GUNTZEL, J. L. . Projeto e Implementação de Processadores RISC em VHDL. In: XIV CIC - Congresso de Iniciação Científica da Universidade Federal de Pelotas, 2005, Pelotas. XIV Congresso de Iniciação Científica da Universidade Federal de Pelotas, 2005.

  • REDIESS, FABIANE ; CONCEICAO, RUHAN ; ZATT, BRUNO ; PORTO, M. ; AGOSTINI, LUCIANO . Otimizações na Função de Custo Interna do Filtro SAO do Padrão de Compressão de Vídeo HEVC. In: XVI Encontro de Pós-Graduação UFPel (ENPOS), 2014, Pelotas. XVI Encontro de Pós-Graduação UFPel (ENPOS) 2014, 2014.

  • REDIESS, Fabiane Konrad ; AGOSTINI, L. V. . Projeto de Hardware para o Upsampling da Codificação de Vídeo Escalável do Padrão H.264/AVC. In: XVII CIC - Congresso de Iniciação Científica da UFPel, 2008, Pelotas. XVII CIC - Congresso de Iniciação Científica da UFPel, 2008.

  • REDIESS, Fabiane Konrad ; CORREA, G. R. ; AGOSTINI, L. V. . Desenvolvimento de Hardware para o Filtro Redutor de Efeito de Bloco Inter-Camadas do Padrão H.264 Escalável de Compressão de Vídeo com Foco nas Futuras Gerações do Sistema Brasileiro de TV Digital. In: XVII CIC - Congresso de Iniciação Científica da UFPel, 2008, Pelotas. XVII CIC - Congresso de Iniciação Científica da UFPel, 2008.

  • REDIESS, Fabiane Konrad ; PETRY, Rafael ; ROSA, Leandro ; AGOSTINI, L. V. . Avaliação de Algoritmos para a Estimação de Movimento com Blocos de 8x8 Pixels na Compressão de Vídeos Digitais com Foco no Padrão Brasileiro de Televisão Digital. In: XVI CIC - Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI CIC - Congresso de Iniciação Científica da UFPel, 2007.

  • PETRY, Rafael ; REDIESS, Fabiane Konrad ; ROSA, Leandro ; AGOSTINI, L. V. . Estimação de Movimento na Compressão de Vídeos Digitais: uma Análise Quantitativa Sobre os Impactos do Uso de Blocos com 4x4 Pixels. In: XVI CIC - Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI CIC - Congresso de Iniciação Científica da UFPel, 2007.

  • ROSA, Leandro ; REDIESS, Fabiane Konrad ; PETRY, Rafael ; AGOSTINI, L. V. . Uma Análise Quantitativa de Algoritmos para a Estimação de Movimento com Diversos Tamanhos de Bloco com Foco em Vídeos Digitais de Alta Resolução. In: XVI CIC - Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI CIC - Congresso de Iniciação Científica da UFPel, 2007.

  • FONSECA, C. M. ; SAMPAIO, F. ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. . Prototipação em FPGAs Xilinx da Arquitetura Paralela da Transformada Hadamard 2-D 2x2 do Padrão H.264/AVC de Compressão de Vídeo. In: XVI CIC - Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI CIC - Congresso de Iniciação Científica da UFPel, 2007.

  • SAMPAIO, F. ; FONSECA, C. M. ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. . Desenvolvimento de um Protótipo em FPGAs Altera da Arquitetura Serial da Transformada Hadamard 2-D 2x2 do Padrão H.264/AVC com Foco em Vídeos de Alta Resolução. In: XVI CIC - Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI CIC - Congresso de Iniciação Científica da UFPel, 2007.

  • CORREA, M. F. ; FRANCK, H. S. ; GOMES, B. A. ; REDIESS, Fabiane Konrad ; GUNTZEL, J. L. ; OLIVEIRA, L. F. . Implementação em Hardware do Algoritmo Histograma 2D: Funções Média X e Média Y. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

  • REDIESS, Fabiane Konrad ; GUNTZEL, J. L. ; AGOSTINI, L. V. . Desenvolvimento de Hardware para a Compensação de Movimento do Padrão H.264/AVC com Foco na Compressão de Vídeo do Sistema Brasileiro de Televisão Digital. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

Seção coletada automaticamente pelo Escavador

Prêmios

2007

1º Lugar na Área de Ciência Exatas e da Terra, Universidade Federal de Pelotas.

2006

Prêmio Jovem Pesquisador 1º Lugar na Área de Engenharias, Universidade Federal de Pelotas.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2012 - Atual

    Instituto Federal Sul-Rio-Grandense

    Vínculo: , Enquadramento Funcional: Professor Efetivo, Carga horária: 40, Regime: Dedicação exclusiva.

  • 2008 - 2012

    Instituto Federal Sul-Rio-Grandense

    Vínculo: Servidor Público, Enquadramento Funcional: Assistente em Administração, Carga horária: 40

    Atividades

    • 07/2017

      Direção e administração, Instituto Federal Sul-rio-grandense Câmpus Pelotas, .,Cargo ou função, Diretora de Administração e de Planejamento.

    • 10/2012 - 07/2017

      Direção e administração, Instituto Federal de Educação, Ciência e Tecnologia Sul-rio-grandense, .,Cargo ou função, Diretora de Planejamento.

    • 04/2010 - 09/2012

      Direção e administração, Instituto Federal de Educação, Ciência e Tecnologia Sul-rio-grandense, .,Cargo ou função, Coordenadora de Licitações.

    • 04/2010 - 09/2012

      Conselhos, Comissões e Consultoria, Instituto Federal de Educação, Ciência e Tecnologia Sul-rio-grandense, .,Cargo ou função, Presidente da Comissão Permanente de Licitações.

  • 2005 - 2008

    Universidade Federal de Pelotas

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista ITI, Carga horária: 12, Regime: Dedicação exclusiva.

    Outras informações:
    Desenvolvimento e Prototipação de Arquiteturas para Processamento de Imagens em Sistemas Embarcados (APISE)

  • 2005 - 2005

    Universidade Federal de Pelotas

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista IC, Carga horária: 12

    Outras informações:
    Desenvolvimento de Arquiteturas de Microprocessadores para Aplicações Multimídia - CNPq/PIBIC UFPel