Luciana Mendes da Silva

Conclui o mestrado acadêmico em Microeletrônica na Universidade Federal do Rio Grande do Sul em 2017, no qual desenvolvi uma ferramenta de EDA para redução do número de transistores através da fusão de portas de fanout unitário. Sou formada em Engenharia em Sistemas Digitais na Universidade Estadual do Rio Grande do Sul (UERGS) na Unidade Guaíba. Na UERGS, fui bolsista do projeto Especificação e Projeto de um Microprocessador Assíncrono até abril de 2013. Neste projeto, eu modelei na linguagem Go uma versão assíncrona do microprocessador MIPS até a fase de implementação e teste das instruções do grupo Special. Em 2015 conclui o curso de Inglês na Wizard e adquiri a certificação TOEIC.

Informações coletadas do Lattes em 11/04/2022

Acadêmico

Formação acadêmica

Mestrado em Microeletrônica

2014 - 2017

Universidade Federal do Rio Grande do Sul
Título: Minimização Lógica por Fusão de Portas,Ano de Obtenção: 2017
Ricardo Augusto da Luz Reis.Coorientador: Guilherme Bontorin. Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. Palavras-chave: EDA; Minimização Lógica; Algoritmo; Microeletrônica.Grande área: OutrosGrande Área: Outros / Área: Microeletrônica / Subárea: Síntese Lógica. Grande Área: Outros / Área: Microeletrônica / Subárea: EDA. Setores de atividade: Pesquisa e desenvolvimento científico.

Graduação em Engenharia em Sistemas Digitais

2005 - 2013

Universidade Estadual do Rio Grande do Sul
Título: Desenvolvimento de um Alarme Residencial utilizando o Microcontrolador 8051 e a Modelagem UML
Orientador: Adriane Parraga

Curso técnico/profissionalizante

2003 - 2004

Instituto Estadual de Educação Gomes Jardim

Formação complementar

2019 - 2019

Khapacitar. (Carga horária: 1h). , Khan Academy, KA, Estados Unidos.

2019 - 2019

Desvendando a Indústria 4.0. (Carga horária: 20h). , SENAI - Departamento Regional de São Paulo, SENAI/DR/SP, Brasil.

2010 - 2015

Inglês. (Carga horária: 350h). , Wizard, W, Brasil.

2011 - 2011

Sistema de Informação SCNES, SIA e SIHD. (Carga horária: 16h). , Secretaria Estadual da Saúde do RS, SESRS, Brasil.

2010 - 2010

Desenvolvimento de Interfaces Gráficas. (Carga horária: 12h). , Universidade Estadual do Rio Grande do Sul, UERGS, Brasil.

2001 - 2001

Orientação para Crédito. (Carga horária: 16h). , Serviço de Apoio às Micro e Pequenas Empresas de Porto Alegre, SEBRAE/RS, Brasil.

2000 - 2000

Star Writer. (Carga horária: 40h). , Escola de Informática New Point, EINP, Brasil.

Idiomas

Bandeira representando o idioma Inglês

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Razoavelmente.

Bandeira representando o idioma Espanhol

Compreende Bem, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Bandeira representando o idioma Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Áreas de atuação

Grande área: Outros / Área: Microeletrônica.

Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.

Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Linguagens de Programação.

Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Software Básico.

Participação em eventos

6th IEEE CASS Rio Grande do Sul Workshop.Reducing Number of Transistors by Logic Gate Merging. 2016. (Outra).

IBERCHIP.Otimização Lógica por Fusão de Portas. 2016. (Seminário).

XVIII Escola de Microletrônica. 2016. (Seminário).

XXXI Seminário Sul de Micrieletrônica.Logic Optimization by Gate Merging. 2016. (Seminário).

5th IEEE CASS Rio Grande do Sul Workshop.Logic Minimization by Gate Merging. 2015. (Outra).

XVII Escola de Microletrônica. 2015. (Simpósio).

XXX Seminário Sul de Microeletrônica.Study on the Potential Simplification of a Customizad Library Approch for Logical Synthesis. 2015. (Seminário).

28 Simpósio Sul de Microeletrônica (SIM). 2013. (Simpósio).

Actualiza.Fluxo de Projeto de Circuitos Digitais. 2013. (Oficina).

XV Escola de Microeletrônica Sul (EMICRO). 2013. (Outra).

13 Fórum Internacional Software Livre. 2012. (Outra).

II Congresso de Iniciação Científica e Pós-Graduação. Especificação e Projeto de um Microprocessador Assíncrono. 2012. (Congresso).

SIEPEX. 2012. (Outra).

XXIV Salão de Iniciação Científica UFRGS.Especificação e Projeto de um Microprocessador Assíncrono. 2012. (Outra).

1 Gutsday - Seminário de Testes do GUTS-RS. 2011. (Seminário).

1ª. Jornada Acadêmica do Curso de Engenharia de Sistemas Digitais. 2010. (Outra).

VII Semana de Estudos em Administração. 2003. (Outra).

Histórico profissional

Experiência profissional

2020 - Atual

Escola Estadual de Ensino Profissionalizante Dr. Solon Tavares

Vínculo: Celetista, Enquadramento Funcional: Professor, Carga horária: 20

2013 - 2014

Escola Estadual de Ensino Profissionalizante Dr. Solon Tavares

Vínculo: , Enquadramento Funcional: Professor, Carga horária: 20

2012 - 2013

Universidade Estadual do Rio Grande do Sul

Vínculo: Bolsista, Enquadramento Funcional: Bolsista de Iniciação Centífica, Carga horária: 20, Regime: Dedicação exclusiva.

Outras informações:
Desenvolvimento de um processador assíncrono na linguagem Go do Google tendo como base a arquitetura do Microprocessador MIPS de 32 bits.

2009 - 2011

Secretaria Municipal de Saúde de Guaíba RS

Vínculo: , Enquadramento Funcional: auxiliar de apoio administrativo, Carga horária: 30

2019 - Atual

Twins Software - Soluções Inteligentes

Vínculo: Celetista, Enquadramento Funcional: Desenvolvedor de Software, Carga horária: 20