Ismael Seidel

Bacharel (2011) e Mestre (2014) em Ciências da Computação pela Universidade Federal de Santa Catarina (UFSC). Atualmente, é estudante de doutorado no Programa de Pós-Graduação em Ciências da Computação na mesma universidade. É também membro do Laboratório de Computação Embarcada (ECL) e membro estudante da IEEE, IEEE Circuits and Systems Society, IEEE Signal Processing Society e IEEE Computer Society. Desde 2009, realiza atividades de pesquisa sobre codificação de vídeo digital, voltado principalmente para os padrões H.264/AVC e HEVC e arquiteturas de hardware relacionadas. Tem experiência em projeto de sistemas digitais e seus temas de interesse são codificação de vídeo e de imagens estáticas e arquiteturas VLSI associadas, com baixo consumo energético.

Informações coletadas do Lattes em 05/04/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em andamento em Ciências da Computação

2014 - Atual

Universidade Federal de Santa Catarina
Título: Exploiting SATD Properties to Reduce Energy in Video Coding,
José Luís Almada Güntzel. Coorientador: Luciano Volcan Agostini. Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil.

Mestrado em Ciências da Computação

2012 - 2014

Universidade Federal de Santa Catarina
Título: Análise do Impacto de Pel Decimation na Codificação de Vídeos de Alta Resolução,Ano de Obtenção: 2014
José Luís Almada Güntzel.Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. Palavras-chave: Codificação de Vídeo Digital; Soma das Diferenças Absolutas; Subamostragem; Projeto VLSI.

Graduação em Ciências da Computação

2008 - 2011

Universidade Federal de Santa Catarina
Título: Investigação de Padrões de Subamostragem em Métrica de Similaridade de Imagem
Orientador: José Luís Almada Güntzel
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.

Seção coletada automaticamente pelo Escavador

Formação complementar

2013 - 2013

Método Lógico para Redação Científica. (Carga horária: 12h). , Universidade do Contestado, UnC, Brasil.

2013 - 2013

Google Expert: Training Day. (Carga horária: 8h). , Google Inc., Google, Estados Unidos.

2013 - 2013

Tech Insider. (Carga horária: 1h). , IEEE Continuing Education, IEEE CE, Estados Unidos.

2007 - 2008

Manutenção de Micros. (Carga horária: 88h). , On Line Ensino e Eventos Ltda, MEGAZ, Brasil.

2005 - 2008

Especialista em Informática. (Carga horária: 264h). , On Line Ensino e Eventos Ltda, MEGAZ, Brasil.

2006 - 2007

Programador de Micros. (Carga horária: 88h). , On Line Ensino e Eventos Ltda, MEGAZ, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Razoavelmente.

Espanhol

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Processamento Gráfico (Graphics).

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas Embarcados.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Hardware.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Sistemas de Computação.

Seção coletada automaticamente pelo Escavador

Organização de eventos

REIS, R. ; BECKER, J. ; GÜNTZEL, J. L. A. ; ATIENZA, D. ; JOHANN, M. ; WILKE, G. ; BRISOLARA, L. B. ; MEINHARDT, C. ; SEIDEL, I. . 17th IEEE\IFIP International Conference on Very Large Scale Integration (VLSI-SOC). 2009. (Congresso).

Seção coletada automaticamente pelo Escavador

Participação em eventos

2018 IEEE International Symposium on Circuits and Systems (ISCAS).Coding- and Energy-Efficient FME Hardware Design. 2018. (Simpósio).

31st Symposium on Integrated Circuits and Systems Design. 2018. (Simpósio).

2017 IEEE CASS Seasonal School on Physical Design Automation. 2017. (Outra).

2nd IEEE CASS Seasonal School on Digital Processing of Visual Signals and Applica- tions.Using Pipes as Inputs to Simulate Video Coding Hardware Designs. 2017. (Outra).

2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS).Squarer exploration for energy-efficient sum of squared differences. 2016. (Simpósio).

2016 IEEE International Conference on Circuits and Systems. Energy-Efficient SATD for Beyond HEVC. 2016. (Congresso).

IEEE International Conference on Image Processing. Rate-Constrained Successive Elimination of Hadamard-Based SATDs. 2016. (Congresso).

2015 25th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS).Combining Pel Decimation with Partial Distortion Elimination to increase SAD energy efficiency. 2015. (Oficina).

28th Symposium on Integrated Circuits and Systems Design. 2015. (Simpósio).

5th IEEE CASS Rio Grande do Sul Workshop.Energy-Efficient Architectures for Sum of Squared Differences Calculation. 2015. (Oficina).

27th Symposium on Integrated Circuits and Systems Design.Energy-Efficient Hadamard-Based SATD Architectures. 2014. (Simpósio).

29th South Symposium on Microelectronics.Impacts of SAD on Execution Time for High Definition Video Codecs. 2014. (Simpósio).

XVI Escola de Microeletrônica Sul. 2014. (Outra).

2013 IEEE International Conference on Multimedia and Expo.Quality Assessment of Subsampling Patterns for Pel Decimation Targeting High Definition Video. 2013. (Outra).

26th Symposium on Integrated Circuits and Systems Design.On the Impacts of Pel Decimation and High-Vt/Low-Vdd on SAD Calculation. 2013. (Simpósio).

28th South Symposium on Microelectronics.Comparison of 90nm and 65nm Logic Synthesis of a SAD Configurable VLSI Architecture. 2013. (Simpósio).

IEEE Latin American Symposium on Circuits and Systems.A Low-Power Configurable VLSI Architecture for Sum of Absolute Differences Calculation. 2013. (Simpósio).

XV Escola de Microeletrônica. 2013. (Outra).

27th South Symposium on Microelectronics.Evaluating the Impact of Carry-Ripple and Carry-Lookahead Adders in Pel Decimation VLSI Implementations. 2012. (Simpósio).

I Simpósio de Pesquisa em Games da UFSC. 2012. (Simpósio).

XIV Escola de Microeletrônica. 2012. (Outra).

26th South Symposium on Microelectronics.A Rate-Distortion Metric Targeting Perceptual Video Coding. 2011. (Simpósio).

I Simpósio Brasileiro de Engenharia de Sistemas Computacionais. 2011. (Simpósio).

XIII Escola de Microeletrônica. 2011. (Outra).

20º Seminário de Iniciação Científica (SIC).Geração de Testes para Avaliação de uma Nova Métrica de Taxa-distorão em Compressão de Imagens. 2010. (Seminário).

17th IEEE\IFIP International Conference on Very Large Scale Integration (VLSI-SOC). 2009. (Congresso).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Vanio Rodrigues Filho

Filho, V. R.;GÜNTZEL, J. L. A.SEIDEL, I.. Arquitetura de Hardware para Interpolação na Estimação de Movimento Fracionária para o Padrão de Compressão de Vídeo HEVC. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia Eletrônica) - Universidade Federal de Santa Catarina.

Aluno: Marcio Monteiro

MONTEIRO, M.; GÜNTZEL, JOSÉ LUÍS;SEIDEL, I.. Arquitetura energeticamente eficiente para cálculo da SATD através do reúso de dados. 2017. Trabalho de Conclusão de Curso (Graduação em Ciências da Computação) - Universidade Federal de Santa Catarina.

MEINHARDT, C.;SEIDEL, ISMAEL; Soares, R.; ROSA, V.. Comissão avaliadora do Best Paper no 18th Microelectronics Students Forum. 2018. Sociedade Brasileira de Computação - Porto Alegre.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Vinícius dos Santos Livramento

GUNTZEL, J. L.;LIVRAMENTO, V. S.; LETTNIN, D. V.. Investigação de Padrões de Subamostragem em Métrica de Similaridade de Imagem. 2011. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Santa Catarina.

Djones Vinicius Lettnin

AGOSTINI, L. V.;LETTNIN, D. V.; SANTOS, L. C. V.. Análise do Impacto de Pel Decimation na Codificação de Vídeos de Alta Resolução. 2014. Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Djones Vinicius Lettnin

GUNTZEL, J.;LETTNIN, D. V.; LIVRAMENTO, V.. Investigação de Padrões de Subamostragem em Métrica de Similaridade de Imagem. 2011. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Santa Catarina.

Seção coletada automaticamente pelo Escavador

Orientou

André Beims Bräscher

Arquiteturas Energeticamente Eficientes para SATD com Tamanho de Bloco Variável no HEVC; 2015; Trabalho de Conclusão de Curso; (Graduação em Ciências da Computação) - Universidade Federal de Santa Catarina; Orientador: Ismael Seidel;

Luiz Henrique De Lorenzi Cancellier

Algoritmo de Eliminações Sucessivas baseado em Soma das Diferenças Transformadas Absolutas; 2015; Trabalho de Conclusão de Curso; (Graduação em Ciências da Computação) - Universidade Federal de Santa Catarina, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Ismael Seidel;

Seção coletada automaticamente pelo Escavador

Foi orientado por

José Luis Almada Guntzel

Codificação de Vídeo de Alta Eficiência Energética Explorando Técnicas Perceptivas: algoritmos e arquiteturas de hardware; Início: 2014; Tese (Doutorado em Ciências da Computação) - Universidade Federal de Santa Catarina, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; (Orientador);

José Luis Almada Guntzel

Análise do Impacto de Pel Decimation na Codificação de Vídeos de Alta Resolução; 2014; Dissertação (Mestrado em Programa de Pós-Graduação em Ciência da Computação) - Universidade Federal de Santa Catarina, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: José Luís Almada Güntzel;

José Luis Almada Guntzel

Investigação de Padrões de Subamostragem em Métrica de Similaridade de Imagem; 2011; Trabalho de Conclusão de Curso; (Graduação em Bacharelado em Ciências da Computação) - Universidade Federal de Santa Catarina, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: José Luís Almada Güntzel;

José Luis Almada Guntzel

Desenvolvimento de Técnicas para Análise e Projeto de Arquiteturas Tolerantes a Falhas Não-Permanentes; ; 2010; Iniciação Científica; (Graduando em Bacharelado em Ciências da Computação) - Universidade Federal de Santa Catarina, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: José Luís Almada Güntzel;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • 2015 Cancellier, L. H. ; SEIDEL, I. ; Bräscher, André Beims ; GUNTZEL, JOSE LUIS ; Agostini, L. . Exploring Optimized Hadamard Methods to Design Energy-Efficient SATD Architectures. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 10, p. 113-122, 2015.

  • 2015 SEIDEL, ISMAEL ; Bräscher, André Beims ; MONTEIRO, MARCIO ; GÜNTZEL, JOSÉ LUÍS . Towards optimal use of pel decimation to trade off quality for energy. Analog Integrated Circuits and Signal Processing (Dordrecht. Online) , v. 85, p. 107-128, 2015.

  • 2014 SEIDEL, I. ; Bräscher, André Beims ; MORAES, BRUNO G. ; MONTEIRO, M. ; GÜNTZEL, J. L. A. . Analysis of Pel Decimation and Technology Choices to Reduce Energy on SAD Calculation. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 9, p. 48-59, 2014.

  • MONTEIRO, M. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . On the Calculation Reuse in Hadamard-based SATD. In: 9th IEEE Latin American Symposium on Circuits and Systems, 2018, Puerto Vallarta. Proceedings of the 9th IEEE Latin American Symposium on Circuits and Systems, 2018.

  • SEIDEL, ISMAEL ; RODRIGUES FILHO, VANIO ; AGOSTINI, LUCIANO ; GUNTZEL, JOSE LUIS . Coding- and Energy-Efficient FME Hardware Design. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1.

  • BRÄSCHER, A. B. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Improving the Energy Efficiency of a Low-Area SATD Hardware Architecture Using Fine Grain PDE. In: 30th Symposium on Integrated Circuits and Systems Design, 2017, Fortaleza, Ceará. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2017. p. 155-161.

  • Cancellier, L. H. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Block Matching Hardware Architecture for SATD-based Successive Elimination. In: 30th Symposium on Integrated Circuits and Systems Design, 2017, Fortaleza, Ceará. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2017. p. 149-154.

  • SEIDEL, ISMAEL ; MONTEIRO, MARCIO ; GUNTZEL, JOSE LUIS ; AGOSTINI, LUCIANO . Squarer exploration for energy-efficient sum of squared differences. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016. p. 327-330.

  • SEIDEL, ISMAEL ; CANCELLIER, LUIZ HENRIQUE ; GUNTZEL, JOSE LUIS ; AGOSTINI, LUCIANO . Rate-constrained successive elimination of Hadamard-based SATDs. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 2395.

  • SEIDEL, ISMAEL ; GUNTZEL, JOSE LUIS ; AGOSTINI, LUCIANO . Coarse grain partial distortion elimination for Hadamard ME in HEVC. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. p. 704.

  • SEIDEL, ISMAEL ; BEIMS BRASCHER, ANDRE ; GUNTZEL, JOSE LUIS ; AGOSTINI, LUCIANO . Energy-efficient SATD for beyond HEVC. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016. p. 802.

  • SEIDEL, ISMAEL ; BRASCHER, ANDRE BEIMS ; GUNTZEL, JOSE LUIS . Combining Pel Decimation with Partial Distortion Elimination to increase SAD energy efficiency. In: 2015 25th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS), 2015, Salvador. 2015 25th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS), 2015. p. 177.

  • SEIDEL, ISMAEL ; BEIMS BRASCHER, ANDRE ; MONTEIRO, MARCIO ; GIINTZEL, JOSE LUIS . Exploring pel decimation to trade off between energy and quality in video coding. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems. p. 1.

  • CANCELLIER, LUIZ HENRIQUE ; Bräscher, André Beims ; SEIDEL, ISMAEL ; GÜNTZEL, JOSÉ LUÍS . Energy-Efficient Hadamard-Based SATD Architectures. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14. New York: ACM Press. p. 1.

  • SEIDEL, ISMAEL ; DE MORAES, BRUNO GEORGE ; GUNTZEL, JOSE LUIS . A low-power configurable VLSI architecture for sum of absolute differences calculation. In: 2013 IEEE 4th Latin American Symposium on Circuits and Systems (LASCAS), 2013, Cusco. 2013 IEEE 4th Latin American Symposium on Circuits and Systems (LASCAS). p. 1.

  • SEIDEL, ISMAEL ; MORAES, BRUNO G. ; WUERGES, EMILIO ; GUNTZEL, JOSE LUIS . Quality assessment of subsampling patterns for pel decimation targeting high definition video. In: 2013 IEEE International Conference on Multimedia and Expo (ICME), 2013, San Jose. 2013 IEEE International Conference on Multimedia and Expo (ICME). p. 1.

  • SEIDEL, ISMAEL ; DE MORAES, BRUNO GEORGE ; BEIMS BRASCHER, ANDRE ; GUNTZEL, JOSE LUIS . On the impacts of pel decimation and High-Vt/Low-Vdd on SAD calculation. In: 2013 26th Symposium on Integrated Circuits and Systems Design (SBCCI), 2013, Curitiba. 2013 26th Symposium on Integrated Circuits and Systems Design (SBCCI). p. 1.

  • Bonotto, B. I. ; SEIDEL, I. ; Cancellier, L. H. ; MONTEIRO, M. ; GÜNTZEL, JOSÉ LUÍS . A Named-Pipe Library for Hardware Simulation. In: 33rd South Symposium on Microelectronics (SIM2018), 2018, Curitiba. Proceedings of the 33rd South Symposium on Microelectronics (SIM2018), 2018.

  • MONTEIRO, M. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Impacts of SAD on Execution Time for High Definition Video Codecs. In: 29th South Symposium on Microelectronics, 2014, Alegrete, RS. Proceedings of the 29th South Symposium on Microelectronics, 2014.

  • Cancellier, L. H. ; Bräscher, André Beims ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Design Space Evaluation of SATD Architectures. In: 29th South Symposium on Microelectronics, 2014, Alegrete, RS. Proceedings of the 29th South Symposium on Microelectronics, 2014.

  • SEIDEL, I. ; MORAES, Bruno George de ; Bräscher, André Beims ; GÜNTZEL, J. L. A. . Comparison of 90nm and 65nm Logic Synthesis of a SAD Configurable VLSI Architecture. In: South Symposium on Microelectronics, 2013, Porto Alegre, Brazil. 28th South Symposium on Microelectronics, 2013.

  • SEIDEL, I. ; MORAES, Bruno George de ; GÜNTZEL, J. L. A. . Evaluating the Impact of Carry-Ripple and Carry-Lookahead Adders in Pel Decimation VLSI Implementations. In: 27th South Symposium on Microeletronics, 2012, São Miguel das Missões, RS. 27th South Symposium on Microeletronics, 2012.

  • MORAES, Bruno George de ; SEIDEL, I. ; GÜNTZEL, J. L. A. . A Rate-Distortion Metric Targeting Perceptual Video Coding. In: 26th South Symposium on Microelectronics, 2011, Novo Hamburgo, Brazil. 26th South Symposium on Microelectronics, 2011.

  • Bonotto, B. I. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Using Pipes as Inputs to Simulate Video Coding Hardware Designs. 2017. (Apresentação de Trabalho/Outra).

  • MONTEIRO, M. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . SATD Architecture Reusing Partially Computed Transforms for HEVC. 2017. (Apresentação de Trabalho/Outra).

  • SEIDEL, I. ; BRÄSCHER, A. B. ; GÜNTZEL, J. L. A. ; Agostini, L. . Energy-Efficient SATD for Beyond HEVC. 2016. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. ; MONTEIRO, M. ; GÜNTZEL, J. L. A. ; Agostini, L. . Squarer exploration for energy-efficient sum of squared differences. 2016. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. ; Cancellier, L. H. ; GÜNTZEL, J. L. A. ; Agostini, L. . Rate-Constrained Successive Elimination of Hadamard-Based SATDs. 2016. (Apresentação de Trabalho/Conferência ou palestra).

  • SEIDEL, I. ; MONTEIRO, M. ; GÜNTZEL, J. L. A. . Energy-Efficient Architectures for Sum of Squared Differences Calculation. 2015. (Apresentação de Trabalho/Outra).

  • SEIDEL, I. ; BRÄSCHER, A. B. ; GÜNTZEL, J. L. A. . Combining Pel Decimation with Partial Distortion Elimination to increase SAD energy efficiency. 2015. (Apresentação de Trabalho/Outra).

  • MONTEIRO, M. ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Impacts of SAD on Execution Time for High Definition Video Codecs. 2014. (Apresentação de Trabalho/Simpósio).

  • Cancellier, L. H. ; BEIMS BRASCHER, ANDRE ; SEIDEL, I. ; GÜNTZEL, J. L. A. . Energy-Efficient Hadamard-Based SATD Architectures. 2014. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. ; MORAES, Bruno George de ; GÜNTZEL, J. L. A. . A Low-Power Configurable VLSI Architecture for Sum of Absolute Differences Calculation. 2013. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. ; MORAES, Bruno George de ; Bräscher, André Beims ; GÜNTZEL, J. L. A. . 28th South Symposium on Microelectronics. 2013. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. ; MORAES, Bruno George de ; WUERGES, E. ; GÜNTZEL, J. L. A. . Quality Assessment of Subsampling Patterns for Pel Decimation Targeting High Definition Video. 2013. (Apresentação de Trabalho/Conferência ou palestra).

  • SEIDEL, I. ; MORAES, Bruno George de ; Bräscher, André Beims ; GÜNTZEL, J. L. A. . On the Impacts of Pel Decimation and High-Vt/Low-Vdd on SAD Calculation. 2013. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. . Palestra - Codificação de Video Digital de Alta Resolução: Princípios e Arquiteturas. 2013. (Apresentação de Trabalho/Conferência ou palestra).

  • SEIDEL, I. ; MORAES, Bruno George de ; GÜNTZEL, J. L. A. . Evaluating the Impact of Carry-Ripple and Carry-Lookahead Adders in Pel Decimation VLSI Implementations. 2012. (Apresentação de Trabalho/Simpósio).

  • MORAES, Bruno George de ; SEIDEL, I. ; GÜNTZEL, J. L. A. . A Rate-Distortion Metric Targeting Perceptual Video Coding. 2011. (Apresentação de Trabalho/Simpósio).

  • SEIDEL, I. . Palestra - Princípios de Codificação de Video Digital e o Padrão H.264/AVC. 2011. (Apresentação de Trabalho/Conferência ou palestra).

  • SEIDEL, I. ; MORAES, Bruno George de ; GÜNTZEL, J. L. A. . Geração de Testes para Avaliação de uma Nova Métrica de Taxa-distorão em Compressão de Imagens. 2010. (Apresentação de Trabalho/Seminário).

Seção coletada automaticamente pelo Escavador

Prêmios

2018

Best Paper Award no SIM2018, categoria "With na undergraduate student as first author", SBC (Sociedade Brasileira de Computação) e SBMicro (Sociedade Brasileira de Microeletrônica).

2017

Colaborador em trabalho classificado entre os 10 melhores do CTIC 2017 (Concurso de Trabalhos de Iniciação Científica), Sociedade Brasileira de Computação (SBC).

2007

Medalha de Prata na X- OBA - Olimpíada Brasileira de Astronomia e Astronáutica, SAB/AEB.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal de Santa Catarina. , Campus Universitário, Trindade, 88040970 - Florianópolis, SC - Brasil, Telefone: (48) 32344069, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2014 - Atual

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista de Doutorado, Enquadramento Funcional: Doutorando, Carga horária: 40, Regime: Dedicação exclusiva.

  • 2014 - 2014

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: SDT-G, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista de Desenvolvimento Tecnológico em Semicondutores do CNPq - Nível G (SDT-G), no projeto Brazil-IP - Programa de Formação de Talentos Humanos na Concepção e Projeto de Sistemas Digitais e Propriedade Intelectual (IP ́s). Trabalho desenvolvido no Laboratório de Computação Embarcada (ECL) na Universidade Federal de Santa Catarina (UFSC).

  • 2012 - 2014

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista de Mestrado, Enquadramento Funcional: Pesquisador e Desenvolvedor, Carga horária: 40, Regime: Dedicação exclusiva.

  • 2011 - 2012

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: Iniciação Tecnológica e Industrial - A, Carga horária: 20, Regime: Dedicação exclusiva.

  • 2010 - 2011

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: Iniciação Científica, Carga horária: 20, Regime: Dedicação exclusiva.

  • 2009 - 2010

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: Iniciação Científica, Carga horária: 20, Regime: Dedicação exclusiva.

    Outras informações:
    Programa Institucional de Bolsas de Iniciação Científica (PIBIC/CNPq - BIPI/UFSC), Projeto de Pesquisa: "ArqTol: Desenvolvimento de Técnicas para a Análise e Projeto de Arquiteturas Tolerantes a Falhas Não-Permanentes"