Pedro Veit Michel

Possui graduação em Engenharia Eletrônica pela Universidade Federal de Santa Catarina (2015). Desde 2012 atua em pesquisa e desenvolvimento na área de microeletrônica com ênfase em projeto de circuitos integrados digitais. Possui experiência em: Codificação RTL; Simulação Comportamental e Funcional; Síntese Lógica e Análise de Timing (STA).

Informações coletadas do Lattes em 09/04/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Graduação em Engenharia Eletrônica

2009 - 2015

Universidade Federal de Santa Catarina
Título: Análise da tecnologia FinFET no contexto do fluxo de projeto Standard-Cell
Orientador: José Luis A. Güntzel

Ensino Médio (2º grau)

2006 - 2008

Colégio Evangélico Pastor Dohms

Ensino Fundamental (1º grau)

1998 - 2005

Colégio Evangélico Augusto Pestana

Seção coletada automaticamente pelo Escavador

Formação complementar

2013 - 2013

Extensão universitária em Non-Degree International Student. (Carga horária: 720h). , University of Toronto.

2010 - 2011

Alemão. (Carga horária: 160h). , Babel Idiomas.

2005 - 2006

Inglês. (Carga horária: 90h). , Hansa Language Centre.

2000 - 2005

Ingles. (Carga horária: 960h). , Yazigi.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Francês

Compreende Pouco, Fala Pouco, Lê Pouco, Escreve Pouco.

Alemão

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Outros / Área: Microeletrônica.

Seção coletada automaticamente pelo Escavador

Participação em eventos

Emicro. 2012. (Congresso).

WCAS. 2012. (Congresso).

SFORUM. A Comparison Between High Throughput Configurable FFT/IFFT Processors. 2012. (Congresso).

SIM.A High Throughput Configurable FFT Proessor for WLAN and WiMax Protocols. 2012. (Simpósio).

SBCCI. 2012. (Simpósio).

SBMicro. 2012. (Simpósio).

SilTerra Roadshow. 2011. (Seminário).

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Djones Vinicius Lettnin

GUNTZEL, J.; MONTORO, C. G.;LETTNIN, D.; FERAO, D. L.. Análise da tecnologia FINFET no contexto do fluxo de projeto STANDARD-CELL. 2015. Trabalho de Conclusão de Curso (Graduação em Engenharia Eletrônica) - Universidade Federal de Santa Catarina.

Seção coletada automaticamente pelo Escavador

Foi orientado por

Vinícius dos Santos Livramento

Análise da Tecnologia FinFET no Contexto do Fluxo de Projeto Standard Cell; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia Eletrônica) - Universidade Federal de Santa Catarina; Orientador: Vinícius dos Santos Livramento;

José Luis Almada Guntzel

Análise da Tecnologia FinFET no Contexto do Fluxo de Projeto Standard-Cell; 2015; Trabalho de Conclusão de Curso; (Graduação em Engenharia Eletrônica) - Universidade Federal de Santa Catarina; Orientador: José Luís Almada Güntzel;

José Luis Almada Guntzel

Projeto de Arquitetura VLSI para classificação de modulações digitais usando Support Vector Machine; 2012; Iniciação Científica; (Graduando em Engenharia Eletrônica) - Universidade Federal de Santa Catarina, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: José Luís Almada Güntzel;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • MICHEL, P. V. ; NETTO, R. O. ; GUNTZEL, J. L. . A Comparison Between High Throughput Configurable FFT/IFFT Processors. In: SFORUM, 2012, Brasília. SFORUM, 2012.

  • MICHEL, P. V. ; NETTO, R. O. ; GUNTZEL, J. L. . A Low Power High Throughput Configurable FFT/IFFT Processor for WLAN and WiMax Protocols. In: SIM, 2012, São Miguel das Missões. SIM, 2012.

  • MICHEL, P. V. ; NETTO, R. O. ; GUNTZEL, J. L. . A Comparison Between High Throughput Configurable FFT/IFFT Processors. 2012. (Apresentação de Trabalho/Outra).

Histórico profissional

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2015 - Atual

    Chipus Microeletrônica

    Vínculo: Celetista, Enquadramento Funcional: Projetista de Circuitos Integrados Digitais, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Período: 01/06/2015 - . Principais Atividades: Design e Codificação (Nível Lógico); Análise de Bilbioteca Standard-Cell; Síntese Lógica; Simulação Funcional; Verificação Funcional; Análise de Timing (STA).

  • 2015 - 2015

    Chipus Microeletrônica

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista Nível G, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista de Desenvolvimento Tecnológico em Semicondutores do CNPq - Nível G. Período: 05/02/2015 - 31/05/2015. Principais Atividades: Design e Codificação (Nível Lógico); Análise de Bilbioteca Standard-Cell; Síntese Lógica; Simulação Funcional; Verificação Funcional; Análise de Timing (STA).

  • 2014 - 2014

    Chipus Microeletrônica

    Vínculo: Estagiário, Enquadramento Funcional: Estagiário, Carga horária: 20

    Outras informações:
    Principais Atividades: Design e Codificação (Nível Lógico); Análise de Bilbioteca Standard-Cell; Síntese Lógica; Simulação Funcional; Verificação Funcional; Análise de Timing (STA).

  • 2012 - 2012

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: Iniciação Científica - Tecnológica, Carga horária: 12

    Outras informações:
    Durante os 12 meses de Iniciação Científica - Tecnológica foram realizadas atividades relacionadas a projeto de circuitos integrados digitais como: Design e Codificação (Nível Lógico); Síntese Lógica; Simulação Funcional e Verificação Funcional.

  • 2011 - 2011

    Universidade Federal de Santa Catarina

    Vínculo: Bolsista, Enquadramento Funcional: Iniciação Científica - Tecnológica, Carga horária: 20

    Atividades

    • 12/2011 - 12/2012

      Pesquisa e desenvolvimento , Reitoria, .,Linhas de pesquisa