Thiago Ximendes Martins

Engenheiro formado em 2012 no Curso de Engenharia de Computação da Universidade Federal do Pampa em Bagé-RS (www.unipampa.edu.br). Atualmente trabalha como bolsista na área de backend e síntese física na CEITEC SA e faz Mestrado em Microeletrônica pela Universidade Federal do Rio Grande do Sul (UFRGS). Concluiu em julho de 2014 o curso de desenvolvimento de projetistas de hardware pelo Programa CI BRASIL (http://www.ci-brasil.gov.br/index.php/pt/). Tem interesse nas áreas de backend e síntese física, VLSI, low power design, desenvolvimento de hardware digital, circuitos digitais, segurança, programação e desenvolvimento de sistemas embarcados e lógica reconfigurável. Tem conhecimento sobre as linguagens C, C++, Phyton, JAVA, Verilog e VHDL. Concluiu em maio de 2015 o curso "Advanced digital physical implementation flow" pelo IMEC (www.imec.be). Desenvolveu e defendeu um trabalho de conclusão de curso intitulado ?Desenvolvimento e comparação de diferentes arquiteturas em hardware (VHDL) para criptografia AES em FPGA?. Reside em Porto Alegre. Concluiu (Novembro/2012) o curso de inglês com segunda língua (ESL) na escola TOPWAY de Bagé-RS.

Informações coletadas do Lattes em 18/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Especialização em Curso de Formação de projetistas de hardware

2013 - 2014

Programa CI Brasil
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.

Aperfeiçoamento em Advanced digital physical implementation flow

2015 - 2015

IMEC
Título: -. Ano de finalização: 2015

Graduação em Engenharia de Computação

2008 - 2012

Universidade Federal do Pampa
Título: DESENVOLVIMENTO E COMPARAÇÃO DE DIFERENTES ARQUITETURAS EM HARDWARE (VHDL) PARA CRIPTOGRAFIA AES EM FPGA
Orientador: Bruno Silveira Neves

Ensino Médio (2º grau)

2005 - 2007

Colégio Franciscano Espírito Santo

Ensino Fundamental (1º grau)

2003 - 2004

Colégio Franciscano Espírito Santo

Seção coletada automaticamente pelo Escavador

Formação complementar

2007 - 2007

Montagem e Configuração de Computadores. (Carga horária: 40h). , DIGITAL TI Consultoria e Treinamento, DIGITALTI, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Outros / Área: Microeletrônica.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Linguagens de Programação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Projeto de hardware.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Sistemas de Computação.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Bruno Silveira Neves

NEVES, B. S.PINHO, L. B.; HEINEN, M.. Desenvolvimento e Comparação de Diferentes Arquiteturas em Hardware (VHDL) para Criptografia AES em FPGA. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Pampa.

Leonardo Bidese de Pinho

NEVES, B. S.PINHO, L. B.; HEINEN, M.. DESENVOLVIMENTO E COMPARAÇÃO DE DIFERENTES ARQUITETURAS EM HARDWARE (VHDL) PARA CRIPTOGRAFIA AES EM FPGA. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Pampa.

Seção coletada automaticamente pelo Escavador

Foi orientado por

Bruno Silveira Neves

Desenvolvimento de um Protótipo em Hardware (VHDL) para Criptografia; 2013; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Pampa; Orientador: Bruno Silveira Neves;

Histórico profissional

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2014 - Atual

    Centro Nacional de Tecnologia Eletrônica Avançada

    Vínculo: Bolsista, Enquadramento Funcional: Digital Backend Designer, Carga horária: 40

  • 2013 - 2014

    CI brasil

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista de projeto de sistemas digitais, Carga horária: 35, Regime: Dedicação exclusiva.

  • 2013 - 2013

    Centro de Tecnologia da Informação Renato Archer

    Vínculo: Estagiário, Enquadramento Funcional: Projetista de Hardware, Carga horária: 6, Regime: Dedicação exclusiva.

    Outras informações:
    Projetista de hardware da Divisão de Concepção de Sistemas em hardware.