Reinaldo Silveira

Possui graduação em Engenharia de Eletricidade pela ESCOLA DE ENGENHARIA MAUA(1987), mestrado em Engenharia Elétrica pelo Laboratório de Sistemas Integráveis(1993) e doutorado em Doutorado em Engenharia Elétrica pela Universidade de São Paulo(2004). Tem experiência na área de Engenharia Elétrica, com ênfase em Circuitos Elétricos, Magnéticos e Eletrônicos.

Informações coletadas do Lattes em 21/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Doutorado em Engenharia Elétrica

1999 - 2004

Universidade de São Paulo
Título: Diretrizes para uma Nova Metodologia de Projeto Digital
Wilhelmus A. M. Van Noije. Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico.

Mestrado em Engenharia Elétrica

1989 - 1993

Laboratório de Sistemas Integráveis
Prof. Dr. Pedro Luis Próspero Sanchez.Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Materiais Elétricos / Especialidade: Materiais e Componentes Semicondutores.

Graduação em Engenharia de Eletricidade

1983 - 1987

Escola de Engenharia Mauá

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Francês

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Materiais Elétricos/Especialidade: Materiais e Componentes Semicondutores.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Linguagens de Programação.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Pedro Luis Prospero Sanchez

SANCHEZ, P. L. P.; SONG, S. W.; NOIJE, W.A.M.. Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

Pedro Luis Prospero Sanchez

NOIJE, W.A.M.;SANCHEZ, P. L. P.; SATO, L.M.; SONG, S. W.; SUZIM, A.A.. Diretrizes para uma nova metodologia de projeto digital. 2004. Tese (Doutorado em Engenharia Elétrica Microeletrônica) - Universidade de São Paulo.

Pedro Luis Prospero Sanchez

SANCHEZ, P. L. P.. Unidades lógicas e aritméticas de alto desempenho: uma experiência utilizando técnicas alternativas. 1993. Outra participação, Universidade de São Paulo.

Wang Jiang Chau

CHAU W J; NOIJE, Wilhelmus Adrianus M Van; SONG, Siang Wu; SANCHEZ, Pedro Luís Próspero; SUZIM, Altamiro Amadeu. Diretrizes para uma nova metodologia de projeto digital. 2004. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Liria Matsumoto Sato

NOIJE, Wlilhemus A M;SATO, L. M.; SONG, Siang Wun. Diretrizes para uma nova metodologia de projeto digital. 2002. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade de São Paulo.

Siang Wun Song

SONG, S. W.. Unidades Lógicas e Aritméticas de Alto Desempenho: uma Experiência utilizando Técnicas Alternativas. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

Siang Wun Song

SONG, S. W.. Diretrizes para uma Nova Metodologia de Projeto Digital. 2004. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Siang Wun Song

SONG, S. W.. Exame Qualif. Doutorado - EP/USP. 2002. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade de São Paulo.

WILHELMUS ADRIANUS MARIA VAN NOIJE

NOIJE, W. A. M. V.. Projeto de Unidade Lógica Aritmética em CMOS para Microprocessadores Dedicados.. 1993. Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo.

WILHELMUS ADRIANUS MARIA VAN NOIJE

NOIJE, W. A. M. V.. Diretrizes para uma Nova Metodologia de Projeto Digital?.. 2004. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Seção coletada automaticamente pelo Escavador

Foi orientado por

Pedro Luis Prospero Sanchez

Unidades logicas e aritmeticas de alto desempenho:uma experiencia utilizando tecnicas alternativas; 1993; 0 f; Dissertação (Mestrado em Engenharia Elétrica) - Universidade de São Paulo, Financiadora de Estudos e Projetos; Orientador: Pedro Luis Prospero Sanchez;

WILHELMUS ADRIANUS MARIA VAN NOIJE

Diretrizes para uma Nova Metodologia de Projeto Digital; 2004; 200 f; Tese (Doutorado em Engenharia Elétrica) - Escola Politécnica da Usp, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Wilhelmus Adrianus Maria Van Noije;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • SILVEIRA, R. ; VAN, W. A. M. . Modeling an E1/TU12 Mapper for SDH Systems. In: SBCCI2000, 2000, Manaus. SBCCI, 2000. p. 171-176.

  • ROMÃO, F. L. ; SOARES, J. N. ; SILVEIRA, R. ; VAN, W. A. M. . Projeto do Circuito MUX 8:1 no padrao SONET/SDH a taxas de 1.25Gb/s na tecnologia CMOS 0.7 um. In: IX SBCCI, 1996, 1996.

  • SOARES, J. N. ; SILVEIRA, R. ; ROMÃO, F. L. ; VAN, W. A. M. . Circuito Buffer- Conversor CMOS/ECL. In: IX SBCCI, 1996, 1996.

  • ROMÃO, F. L. ; SOARES, J. N. ; SILVEIRA, R. ; VAN, W. A. M. . Projeto do circuito DEMUX 8:1 com byte align no padrao SONET/SDH a taxas de 1.25Gb/s em tecnologia CMOS. In: Primer Workshop IBERCHIP, 1995, 1995.

  • ROMÃO, F. L. ; SOARES, J. N. ; SILVEIRA, R. ; VAN, W. A. M. . 1.2Gb/s SONET/SDH Demux in CMOS Technology. In: SBMO/IEEE MTT-S International Microwave and Optoelectronics Conference, 1995, 1995.

  • SILVEIRA, R. ; SANCHEZ, P. L. P. . A High Speed Arithmetic and Logic Implementation. In: VIII Congresso da SBMicro, 1993, 1993. v. IX. p. 7-12.

  • SILVEIRA, R. ; SANCHEZ, P. L. P. . A New Approach for High Speed Adder Implementation. In: 5th ISIC-93 International Simposium on IC Technology, 1993, 1993. p. 597-601.

  • AEDO, J. E. ; BERNAL, A. ; SILVEIRA, R. ; SANCHEZ, P. L. P. . SPOCK: Um Processador Experimental de 32 bits. In: VII Congresso da SBMicro, 1992, 1992. p. 605-616.

  • SILVEIRA, R. . Diretrizes para uma Nova Metodologia de Projeto Digital. São Paulo: Escola Politécnica da USP - Departamento de Engenharia de Sistemas Eletrônicos, 2004 (Tese de Doutorado).

  • SILVEIRA, R. ; J. R. A. Amazonas . Estudo de Caso: Tornando um Projeto Testável utilizando Ferramentas Synopsys. Escola Politécnica da USP, 2000 (Boletim Técnico BT/PTC/0011).

  • ROMÃO, F. L. ; SILVEIRA, R. ; CASAGRANDE, R. ; CABRAL, E. . Tudo que se Precisa Saber sobre a Teoria da FFT - Transformada Rapida de Fourier 1994 (Publicação de Relatório Técnico - Didático (Classificação CNCT, inexistente para CNPq & CAPES)).

  • SILVEIRA, R. . Unidades Logicas e Aritmeticas de Alto Desempenho: uma experiencia utilizando tecnicas alternativas 1993.

Seção coletada automaticamente pelo Escavador

Outras produções

SILVEIRA, R. . Microprocessador Risc de 32 bits..

SILVEIRA, R. . Circuitos para Telecom..

Histórico profissional

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2004 - 2009

    Freescale Semicondutores Ltda.

    Vínculo: Celetista formal, Enquadramento Funcional: Engenheiro de Projeto III, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Trabalhei no desenvolvimento de circuitos integrados "mixed-signal" para "power management". Minhas funções incluiam projeto e verificação digital, verificação de topo em ambiente "mixed-signal" (VerilogAMS). Definição e projeto da infra-estrutura de testabilidade de sub-sistemas analógicos. Especificação de produto e avaliação em laboratório.

  • 2000 - 2001

    Componentes Intel de Costa Rica S. A.

    Vínculo: Celetista, Enquadramento Funcional: Design Automation Engineer, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Atuou no campus de FOLSOM, California USA, estudando as arquiteturas Pentium III e 4. Desenvolveu atividades no grupo de automação de projeto na área de linguagens de descrição de hardware (HDL) do projeto do Pentium 4, elaborando scripts de automação em PERL.

  • 1990 - 1995

    Laboratório de Sistemas Integráveis

    Vínculo: Colaborador, Enquadramento Funcional: Pesquisador, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Trabalhou no projeto de um microprocessador de 32bits dedicado a aplicações específicas.

  • 1986 - 1987

    Labo Eletrônica S. A.

    Vínculo: Estagiário, Enquadramento Funcional: Entágio em Desenvolvimento de Hardware, Carga horária: 12

    Outras informações:
    Trabalhou no projeto de controladores de periféricos para computadores de médio/grande porte. Controladores de fita magnética, disco, disco flexíveis, impressoras e linhas seriais. Suas atribuições também incluiam documentação, treinamento e suporte de novos produtos.