Márcio Bystronski

Possui graduação em Engenharia de Computação pela Universidade Federal do Rio Grande do Sul (2004). Foi pesquisador da Universidade Federal do Rio Grande do Sul na área de Ciência da Computação, com ênfase em Microeletrônica (Análise de Timing), atuando principalmente nos seguintes temas: testability measures e complex gates. Realizou atividades de pesquisa em nível de mestrado no Exterior (2005-2006) e atualmante realiza atividade profissional em Análise e Desenvolvimento de Sistemas.

Informações coletadas do Lattes em 20/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Graduação em Engenharia de Computação

2000 - 2004

Universidade Federal do Rio Grande do Sul
Orientador: Maria Lúcia Blanck Lisbôa
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico.

Curso técnico/profissionalizante em Curso Técnico em Eletrônica

1995 - 1998

Colégio Santo Inacio

Seção coletada automaticamente pelo Escavador

Formação complementar

2003 - 2003

Extensão universitária em III Escola Regional de Alto Desempenho. (Carga horária: 40h). , Universidade Federal de Santa Maria.

2002 - 2002

Extensão universitária em SCD - Sistemas Computacionais Dell. (Carga horária: 60h). , Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.

2002 - 2002

Extensão universitária em IV Escola de Microeletrônica. (Carga horária: 40h). , Universidade Federal de Santa Catarina.

2001 - 2001

Extensão universitária em III Escola de Microeletrônica. (Carga horária: 40h). , Universidade Federal de Santa Maria.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Espanhol

Compreende Pouco, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Italiano

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Francês

Compreende Pouco, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica/Especialidade: Análise de Timing.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica/Especialidade: Arquitetura de Processadores.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica/Especialidade: Processamento Digital de Sinais.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica/Especialidade: Sistemas Embarcados.

Seção coletada automaticamente pelo Escavador

Participação em eventos

3rd IEEE Latin_American Test Workshop. 3rd IEEE Latin_American Test Workshop. 2002. (Congresso).

15th Symposium on Integrated Circuits and System Design SBCCI 2002.15th Symposium on Integrated Circuits and System Design SBCCI 2002. 2002. (Simpósio).

17th Symposium on Microeletronics Technoloy and Devices SBMicro 2002.17th Symposium on Microeletronics Technoloy and Devices SBMicro 2002. 2002. (Simpósio).

III Workshop em Sistemas Computacionais de Alto Desempenho WSCAD 2002.III Workshop em Sistemas Computacionais de Alto Desempenho WSCAD 2002. 2002. (Oficina).

2nd Student Forum on Microelectronics SForum 2002.II Fórum de Estudantes de Microeletrônica. 2002. (Encontro).

IFAC Workshop on Intelligent Assembly and Disassembly. IAD´2001. 2001. (Congresso).

XVI International Conference on Microelectronics and Packaging. XVI International Conference on Microelectronics and Packaging. 2001. (Congresso).

V Simpósio Brasleiro de Automação Inteligente.V Simpósio Brasleiro de Automação Inteligente. 2001. (Simpósio).

I Fórum de Estudantes em Microeletrônica.I Fórum de Estudantes em Microeletrônica. 2001. (Encontro).

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Maria de Fátima Webber do Prado Lima

Prado Lima, Maria de Fátima Webber do. Uma Proposta para Integração de Sistemas Computacionais Jurídicos de Diferentes Esferas Jurisdicionais. 2013. Monografia (Aperfeiçoamento/Especialização em MBA em Gestão de Desenvolvimento de Software) - Universidade de Caxias do Sul.

Vanessa Chiari Gonçalves

JUNDI, S. A. E.; SILVA, A. R. I.;GONÇALVES, Vanessa Chiari.. A OBRIGAÇÃO DE MEIO NOS PROCEDIMENTOS ESTÉTICOS. 2016 - Universidade Federal do Rio Grande do Sul.

Ângelo Roberto Ilha da Silva

SILVA, Ângelo Roberto Ilha da; JUNDI, Sami Abder Rahim Jbara El; GONCALVES, Vanessa Chiari. A obrigação de meio nos procedimentos estéticos. 2016. Trabalho de Conclusão de Curso (Graduação em Ciências Jurídicas e Sociais) - Universidade Federal do Rio Grande do Sul.

Daniel Luis Notari

NOTARI, D. L.; RIBEIRO, Helena Grazziotin. Uma proposta para integração de sistemas computacionais jurídicos de diferentes esferas jurisdicionais. 2013. Monografia (Aperfeiçoamento/Especialização em MBA em Gestão de Desenvolvimento de Software) - Universidade de Caxias do Sul.

Seção coletada automaticamente pelo Escavador

Foi orientado por

José Luis Almada Guntzel

Timing Analysis de Circuitos CMOS VLSI; 2002; 0 f; Iniciação Científica; (Graduando em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: José Luís Almada Güntzel;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • GUNTZEL, J. L. ; WILKE, G. ; BYSTRONSKI, M. ; PINTO, A. C. M. ; REIS, R. . A Comparison Between Testability Measures Applied to Complex Gates. In: LATW2002 - 3rd IEEE Latin-American Test Workshop, 2002, Montevideo, Uruguay. IEEE Latin American Test Workshop (3. : 2002 : Montevideu). Digest of papers. [Amissville : IEEE Computer Society], 2002., 2002. p. 144-149.

  • GUNTZEL, J. L. ; WILKE, G. ; BYSTRONSKI, M. ; PINTO, A. C. M. ; REIS, R. . Finding the Critical Delay of Combinational Blocks by Floating Vector Simulation and Path Tracing. In: SBCCI2002 15th Symposium on Integrated Circuits and System Design, 2002, Porto Alegre. Proceedings - SBCCI2002 15th Symposium on Integrated Circuits and System Design, 2002.

  • GUNTZEL, J. L. ; WILKE, G. ; BYSTRONSKI, M. ; PINTO, A. C. M. ; REIS, R. . Finding the Critical Delay of Combinational Blocks by Floating Vector Simulation and Path Tracing. In: SIM2002 17th Symposium on Microelectronics, 2002, Canela - RS. Proceedings - SIM2002 17th Symposium on Microelectronics, 2002.

  • BYSTRONSKI, M. ; HENTSCHKE, R. ; GUNTZEL, J. L. ; REIS, R. . Considerando Caminhos Críticos no Posicionamento de Circuitos. In: XIV Salão de Iniciação Científica - UFRGS, 2002, Porto Alegre. XIV Salão de Iniciação Científica - UFRGS, 2002.

Seção coletada automaticamente pelo Escavador

Prêmios

2002

Destaque Salão Iniciação Cinetífica, UFRGS.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal do Rio Grande do Sul, Instituto de Informática, Departamento de Informática Aplicada. , Av. Bento Gonçalves 9500, Agronomia, 91501-970 - Porto Alegre, RS - Brasil - Caixa-postal: 15064, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2001 - 2004

    Universidade Federal do Rio Grande do Sul

    Vínculo: Aluno Graduando, Enquadramento Funcional: Bolsista IC, Carga horária: 20, Regime: Dedicação exclusiva.

    Atividades

    • 08/2004

      Pesquisa e desenvolvimento , Instituto de Informática, .,Linhas de pesquisa

    • 05/2001 - 07/2004

      Pesquisa e desenvolvimento , Instituto de Informática, Departamento de Informática Aplicada.,Linhas de pesquisa