Fernando Gehm Moraes

Fernando Moraes received the Electrical Engineering, and M.Sc. degrees from the Universidade Federal do Rio Grande do Sul (UFRGS), Porto Alegre, Brazil, in 1987 and 1990, respectively. In 1994 he received the Ph.D. degree from the Laboratoire d´Informatique, Robotique et Microélectronique de Montpellier (LIRMM), France. The thesis (defended in 1994) received the distinction "Très Honorable avec Félicitations du Jury". Another prestigious award is the Best Conceptual Design in the DATE Conference (2005), which is the Europe premier conference in microelectronics design automation. He is currently at PUCRS, where he has been an Associate Professor from 1996 to 2002, and Full Professor since 2002. He joined the Université de Montpellier as Invited Professor in 1998, 1999, 2000, 2017 (1 to 3 months each period). He has authored and co-authored 36 peer-refereed journal articles in the field of VLSI design, comprising the development of networks-on-chip (NoCs) and telecommunication circuits. One of these articles, HERMES: an Infrastructure for Low Area Overhead Packet-switching Networks on Chip, is cited by more than 700 other papers. He has also authored and co-authored more than 230 conference papers on these topics. He has co-advised 4 MSc, advised 25 MsC, advised 11 Ph.D. and co-advised 3 Ph.D. works. Mr. Moraes is a member of the program committee of the Symposium on Integrated Circuits and Systems Design (SBCCI), the Latin American Test Workshop (LATW), the IEEE Computer Society Annual Symposium on VLSI (ISVLSI), Networks-on-Chip (NoCs), System-on-Chip Symposium (SoC). During the period 2001-2006, Mr. Moraes was responsible for the Computer Engineering Course at PUCRS (Brazil). From 2008-2010 he was responsible for the Computer Science Graduate Program at PUCRS. His primary research interests include Microelectronics, FPGAs, reconfigurable architectures, security, NoCs, and MPSoCs (multiprocessor system on chip). SBC (Sociedade Brasileira de Computação), SBMICRO and IEEE Senior Member [July 2019].

Informações coletadas do Lattes em 20/10/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em ELECTRONIQUE, OPTRONIQUE ET SYSTEME

1991 - 1994

Université Montpellier 2 - Sciences et Techniques
Título: Synthese Topologique de Macro-Cellules en Technologie CMOS
Orientador: Michel Robert
Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. Palavras-chave: Sintese Automatica do Layout de CIs; CAD para Microeletronica; Microeletronica.Grande área: Ciências Exatas e da TerraGrande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Arquitetura de Sistemas de Computação. Setores de atividade: Industria Eletro-Eletrônica.

Mestrado em Computação

1988 - 1990

Universidade Federal do Rio Grande do Sul
Título: TRAGO - Gerador de Leiaute para o projeto TRANCA,Ano de Obtenção: 1990
Orientador: Ricardo Augusto da Luz Reis
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Sintese Automatica do Layout de CIs; CAD para Microeletronica.Grande área: Ciências Exatas e da TerraGrande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação / Especialidade: Arquitetura de Sistemas de Computação. Setores de atividade: Industria Eletro-Eletrônica.

Graduação em Engenharia Elétrica

1983 - 1987

Universidade Federal do Rio Grande do Sul

Seção coletada automaticamente pelo Escavador

Formação complementar

2008 - 2008

OFICINA MOODLE - 28a edição - EAD. (Carga horária: 20h). , Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.

2005 - 2005

Extensão universitária em Capacitação Docente na Pucrs Vivências e Visão de. (Carga horária: 9h). , Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.

2004 - 2004

Extensão universitária em Capacitação Docente Em Educação à Distância 30ª Ed. (Carga horária: 40h). , Pontifícia Universidade Católica do Rio Grande do Sul, PUCRS, Brasil.

2003 - 2003

V Curso de Qualidade Cursos de Grad. Compututação. (Carga horária: 18h). , Universidade Estadual de Campinas, UNICAMP, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Bem.

Espanhol

Compreende Bem, Fala Pouco, Lê Bem, Escreve Pouco.

Francês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação.

Seção coletada automaticamente pelo Escavador

Organização de eventos

MORAES, Fernando Gehm . EMicro/SIM 2010 - XII Escola de Microeletrônica da SBC - Sul e 25º Simpósio Sul de Microeletrônica. 2010. (Congresso).

Seção coletada automaticamente pelo Escavador

Participação em eventos

ISVLSI. Security in Many-Core SoCs Leveraged by Opaque Secure Zones. 2019. (Congresso).

SBCCI. Fine-Grain Temperature Monitoring for Many-Core Systems. 2019. (Congresso).

ISCAS. Software-Defined Networking Architecture for NoC-based Many-Cores. 2018. (Congresso).

LASCAS. Runtime Creation of Continuous Secure Zones in Many-Core Systems for Secure Applications. 2018. (Congresso).

SBCCI. Secure Environment Architecture for MPSoCs. 2018. (Congresso).

IEEE International Symposium on Circuits and Systems (ISCAS). Activation of Secure Zones in Many-core Systems with Dynamic Rerouting. 2017. (Congresso).

Symposium on Integrated Circuits and Systems Design (SBCCI). Secure Admission and Execution of Applications in Many-core Systems. 2017. (Congresso).

ACM Great Lakes Symposium on VLSI (GLSVLSI). Dynamic Real-Time Scheduler for Large-Scale MPSoCs. 2016. (Congresso).

IEEE International Conference on Electronics: Circuits and Systems (ICECS). A Data Extraction and Debugging Framework for Large-Scale MPSoCs. 2016. (Congresso).

IEEE International Symposium on Circuits and Systems (ISCAS). DMNI: A Specialized Network Interface for NoC-based MPSoCs. 2016. (Congresso).

Symposium on Integrated Circuits and Systems Design (SBCCI). A Lightweight Software-based Runtime Temperature Monitoring Model for Multiprocessor Embedded Systems. 2016. (Congresso).

IEEE International Conference on Electronics: Circuits and Systems (ICECS). Differentiation of MPSoCs Message Classes Using Multiple NoCs. 2015. (Congresso).

IEEE International Symposium on Circuits and Systems (ISCAS). A Context Saving Fault Tolerant Approach for a Shared Memory Many-Core Architecture. 2015. (Congresso).

Symposium on Integrated Circuits and Systems Design (SBCCI). A Distributed Energy-aware Task Mapping to Achieve Thermal Balancing and Improve Reliability of Many-core Systems. 2015. (Congresso).

2014 15th International Symposium on Quality Electronic Design (ISQED). Runtime Fault Recovery Protocol for NoC-based MPSoCs. 2014. (Congresso).

IEEE International Conference on Electronics: Circuits and Systems (ICECS). A Method for NoC-based MPSoC Energy Consumption Estimation. 2014. (Congresso).

IEEE International Symposium on Quality Electronic Design (ISQED). Trading-off System Load and Communication in Mapping Heuristics for Improving NoC-Based MPSoCs Reliability. 2014. (Congresso).

Symposium on Integrated Circuits and Systems Design (SBCCI). A Fast Runtime Fault Recovery Approach for NOC-Based MPSOCS for Performance Constrained Applications. 2014. (Congresso).

Design, Automation and Test in Europe Conference and Exhibition (DATE). Topology-Agnostic Fault-Tolerant NoC Routing Method. 2013. (Congresso).

SOC. Adaptive QoS Techniques for NoC-Based MPSoCs. 2013. (Congresso).

ISCAS. Proposal and Evaluation of a Task Migration Protocol for NoC-based MPSoCs. 2012. (Congresso).

SBCCI. Power Consumption Reduction in MPSoCs through DFS. 2012. (Congresso).

SOCC. MAZENOC: Novel Approach for Fault-Tolerant NoC Routing. 2012. (Congresso).

DATE. Achieving Composability in NoC-Based MPSoCs Through QoS Management at Software Level. 2011. (Congresso).

ICECS. Adapting a C-Element Design Flow for Low Power. 2011. (Congresso).

ISCAS. Energy-Aware Dynamic Task Mapping for NoC-based MPSoCs. 2011. (Congresso).

SBCCI. Estimation of Wire Length for Dedicated Test Access Mechanisms in Networks-on-Chip based SoCs. 2011. (Congresso).

4th ACM/IEEE International Symposium on Networks-on-Chip. 2010. (Congresso).

SBCCI. Implementation and Evaluation of a Congestion Aware Routing Algorithm for Networks-on-Chip. 2010. (Congresso).

SOCC. Hermes-AA A 65nm Asynchronous NoC Router with Adaptive Routing. 2010. (Congresso).

3rd ACM/IEEE International Symposium on Networks-on-Chip.Increasing NoC Power Estimation Accuracy through a Rate-Based Model. 2009. (Simpósio).

SBCCI. A High Abstraction, High Accuracy Power Estimation Model for Networks-on-Chip. 2009. (Congresso).

ISVLSI. Deadlock-Free Multicast Routing Algorithm for Wormhole-Switched Mesh Networks-on-Chip. 2008. (Congresso).

SBCCI. . MOTIM an Industrial Application Using NOCs; A Simplified Executable Model to Evaluate Latency and Throughput of Networks-on-Chip. 2008. (Congresso).

ISVLSI. Inserting Data Encoding Techniques into NoC-Based Systems. 2007. (Congresso).

ReCoSoC. Keynote 2- Networks-on-chips: The communication challenge for future SoC platforms. 2007. (Congresso).

RSP. Architectural Issues in Homogeneous NoC-Based MPSoC. 2007. (Congresso).

SBCCI. SBCCI. 2006. (Congresso).

SOC - International Symposium on System-on-Chip. Evaluation of Current QoS Mechanisms in Networks on Chip. 2006. (Congresso).

DATE. DATE. 2005. (Congresso).

LATW. Validation and Prototyping of the EMS SDH STM-1 Mapper Soft-core. 2005. (Congresso).

SBCCI. Virtual Channels in Networks on Chip: Implementation and Evaluation on Hermes NoC. 2005. (Congresso).

Desafios da Microeletrônica: o Papel do CEITEC. 2004. (Seminário).

FPL. FiPRe: An Implementation Model to Enable Self-Reconfigurable Applications. 2004. (Congresso).

SBCCI. Reducing Test Time With Processor Reuse in NoC-Based Systems. 2004. (Congresso).

SIM.Routing Algorithms on Mesh Based NoCs. 2004. (Oficina).

DATE. Development of a Tool-Set for Remote and Partial Reconfiguration of FPGAs. 2003. (Congresso).

IFIP VLSI-SOC. A Low Area Overhead Packet-switched Network on Chip: Architecture and Prototyping. 2003. (Congresso).

SBCCI. From VHDL Register Transfer Level to SystemC Transaction Level Modeling: a Comparative Case Study. 2003. (Congresso).

IV EMICRO.IV Escola de Microeletrônica da SBC - Sul. 2002. (Oficina).

SBCCI. XV SBCCI. 2002. (Congresso).

VII Workshop IBERCHIP. VIII Workshop IBERCHIP. 2002. (Congresso).

IFIP International Conference on Very Large Scale Integration. IFIP VLSI-SOC 2001. 2001. (Congresso).

III Escola de Microeletrônica.III EMICRO. 2001. (Oficina).

Internationall Workshop on IP-Based SoC Design.IP-Based SoC Design. 2001. (Simpósio).

SBCCI. Interconnection Length Estimation at Logic-Level. 2001. (Congresso).

SEMINÁRIO DE COMPUTAÇÃO RECONFIGURÁVEL.SCR'2001. 2001. (Simpósio).

VII Workshop IBERCHIP. VII Workshop IBERCHIP. 2001. (Congresso).

CORE 2000.CORE 2000 - Workshop de Computação Reconfigurável. 2000. (Simpósio).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Iaçanã Ianiski Weber

CARARA, Everton Alceu; RUTZIG, Mateus Beck;MORAES, Fernando Gehm. Exploração de Comunicação Fim-a-fim Assíncrona Através de mma NoC Síncrona. 2019. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal de Santa Maria.

Aluno: Marcos Luiggi Lemos Sartori

RIBAS, Renato;MORAES, Fernando GehmCALAZANS, Ney. PULSAR: Towards a Synthesis Flow for QDI Circuits. 2019. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Érico de Morais Nunes

COTA, Érika Fernandes; FREITAS, Edison;MORAES, FERNANDO GEHM. Uma plataforma para agentes em hardware utilizando reconfiguração parcial. 2018. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Felipe Gaspar Alan e Silva

MORAES, FERNANDO GEHM; VARGAS, Fabian; GOMES, Danielo; SILVEIRA, Jarbas; FREITAS JUNIOR, Walter. Um Código Extensível para Correção de Multiple Bit Upsets em Memórias. 2018. Dissertação (Mestrado em Engenharia de Teleinformática) - Universidade Federal do Ceará.

Aluno: Tiago Augusto Fontana

GUNTZEL, José Luiz; CASTRO, Márcio; MEINHARDT, Cristina;MORAES, Fernando Gehm. Avaliação Quantitativa do Impacto da Organização dos Dados na Execução de Programas: Estudos de Caso no Contexto da Síntese Física. 2018. Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: Rodrigo Cadore Cataldo

SEPULVEDA, J.;MORAES, FERNANDO GEHMMARCON, César. Design and Exploration of 3D MPSoCs with on-Chip Cache Support. 2016. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Matheus Gibiluka

MOREIRA, MatheusMORENO, EdsonMORAES, Fernando GehmCALAZANS, NEY LAERT VILAR. Analysis of Voltage Scaling Effects in the Design of Resilient Circuits. 2016. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Mateus Paiva Fogaça

MORAES, FERNANDO GEHM; POSSER, Gracielle; BUTZEN, Paulo;REIS, Ricardo Augusto da Luz. A New Quadratic Formulation for Incremental Timing-Driven Placement. 2016. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Francisco Favorino da Silva Barreto

KASTENSMIDT, Fernanda LimaMORAES, Fernando GehmAMORY, Alexandre de Morais. Tolerância a Falhas em Elementos de Processamento de MPSoCs. 2015. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: William Schneider

CALAZANS, NEY LAERT VILARMARCON, César; RIGO, Sandro;MORAES, Fernando Gehm. Avaliação Sistemática de Redes Intrachip. 2014. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Yan Ghidini de Souza

MARCON, César; SANTOS, Thais;AMORY, Alexandre de MoraisMORAES, Fernando GehmSUSIN, Altamiro Amadeu. 3D Network on Chip Architectural Exploration. 2014. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Leandro Sehnem Heck

CALAZANS, Ney; RIBAS, Renato;MORAES, Fernando Gehm. Modelagem e Projeto de um Gerador de Relógio Local Baseado em DCO para MPSoCs GALS. 2013. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Eduardo de Brum Antunes

MARCON, CésarHESSEL, FabianoSUSIN, Altamiro AmadeuMORAES, Fernando Gehm. Particionamento e Mapeamento de MPSoCs Homogêneos Baseados em NoCs. 2012. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Fernando Furlan Rui

FERNANDES, Luiz Gustavo; RIGHI, Rodrigo;MORAES, Fernando Gehm. Uma Avaliação Comparativa de Sistemas de Memória Transacional de Software e seus Benchmarks. 2012. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Matheus Trevisan Moreira

MORENO, EdsonMORAES, Fernando GehmCALAZANS, Ney. Contributions to the Design and Prototyping of GALS and Asynchronous Systems. 2012. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Frederico Ferlini

BEZERRA, EduardoGUNTZEL, José Luiz; LETTNIN, Djones;MORAES, Fernando Gehm. PLAESER ? Plataforma de emulação de soft errors visando a análise experimental de técnicas de tolerância a falhas: uma prototipação rápida utilizando FPGAS. 2012. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Catarina.

Aluno: Guilherme Heck

CALAZANS, Ney; LIMA FILHO, Jader A.; RIBAS, Renato;MARCON, CésarMORAES, Fernando Gehm. Um MPSoC GALS Baseado em Rede Intrachip com Geração Local de Relógio. 2012. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Rafael Bottoli Schemmer

CALAZANS, NeyMORENO, EdsonMARCON, CésarMORAES, Fernando Gehm. Proposta de uma Infraestrutura de Geração e Avaliação para Redes Intrachip Hermes-G. 2012. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Desenvolvimento e avaliação de redes-em-chip hierárquicas e

SUSIN, Altamiro Amadeu; WAGNER, Flávio Rech; BAMPI, Sérgio;MORAES, Fernando Gehm. Desenvolvimento e avaliação de redes-em-chip hierárquicas e reconfiguráveis para MPSoCs. 2012. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Everton Luís Berz

HESSEL, FabianoMARCON, César; CASTRO, Fernando;MORAES, Fernando Gehm. Predição do Funcionamento de Sistemas RFID Aplicados a Crachás Inteligentes. 2011. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Taciano Ares Rodolfo

CALAZANS, NeyCARRO, LuigiMORAES, Fernando GehmBEZERRA, Eduardo. Uma Exploração do Espaço de Projeto de Processadores com Hardware de Ponto Flutuante em FPGAs. 2010. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Luciano Rigelo Azevedo

BEZERRA, Eduardo; VARGAS, Fabian;MORAES, Fernando Gehm. Aspectos de Confiabilidade na Implementação da Unidade de Telecomando e Telemetria para Plataformas Orbitais. 2010. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Adilson Arthur Mohr

CALAZANS, NeyBEZERRA, Eduardo; O. SOUZA;MORAES, Fernando Gehm. PMEMD_HW: Simulação pro Dinâmica Molecular Usando Hardware Reconfigurável. 2010. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: José Rodrigo Furlanetto de Azambuja

MORAES, Fernando GehmBRISOLARA, L.COTA, Érika FernandesKASTENSMIDT, Fernanda Lima. Análise de Técnicas de Tolerância a Falhas Baseadas em Software para a Proteção de Microprocessadores. 2010. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Daniel Pereira Volpato

GUNTZEL, José LuizSANTOS, L. C. V.ZEFERINO, César AlbenesMORAES, Fernando Gehm. Gerenciamento Explícito de Memória Auxiliar a partir de Arquivos-Objeto para Melhoria da Eficiência Energética de Sistemas Embarcados. 2010. Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: Carlos Alberto Petry

CALAZANS, NeyJACOBI, Ricardo PezzuolMORAES, Fernando Gehm. Modelagem Abstrata para Hardware de MPSoC. 2009. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Alexandra da Costa Pinto de Aguiar

HESSEL, Fabiano; WAGNER, Flávio Rech;CALAZANS, NeyMORAES, Fernando Gehm. Modelo de balanceamento de carga através de migração de tarefas em MPSoC´s de tempo real. 2009. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Jeronimo Cunha Bezerra

CALAZANS, NeyMARCON, CésarMORAES, Fernando Gehm. Verificação e Prototipação de Redes Intrachip: o estudo de caso Hermes-TB. 2009. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Julian José Hilgemberg Pontes

CALAZANS, Ney; BAMPI, Sérgio;FRAGOSO, JoãoMORAES, Fernando Gehm. Projeto e Prototipação de Interfaces e Redes Intrachip Não-Síncronas em FPGAs. 2008. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Carlos Adail Scherer Junior

CALAZANS, NeyKASTENSMIDT, Fernanda LimaMORAES, Fernando Gehm. Redes Intrachip com Topologia Toro e Modo de Chaveamento Wormhole: Projeto, Geração e Avaliação. 2007. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Carlos Roberto Moratelli

LUBASZEWSKI, Marcelo SoaresMORAES, Fernando GehmKASTENSMIDT, Fernanda LimaREIS, Ricardo Augusto da Luz. Técnicas para o Projeto de Hardware Criptográfico Tolerante a Falhas. 2007. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Joelmir José Lopes

Silva, Jorge Luiz;MORAES, Fernando Gehm; Wolf, Denis Fernando. Estudos e Avaliações de Compiladores para Arquiteturas Reconfiguráveis. 2007. Dissertação (Mestrado em Instituto de Ciências Matemáticas e de Computação) - Universidade de São Paulo.

Aluno: Adriel Mota Ziesemer Junior

REIS, Ricardo Augusto da LuzSUSIN, Altamiro AmadeuMORAES, Fernando GehmGUNTZEL, José Luiz; RIBAS, Renato. Geração Automática de Partes Operativas de Circuitos VLSI. 2007. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rosana Perazzolo Disconzi

CALAZANS, NeyMORAES, Fernando GehmMARCON, César. Modelagem e Validação de Redes Intrachip Através de Síntese Comportamental. 2007. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Arthur Pereira Frantz

KASTENSMIDT, Fernanda LimaMORAES, Fernando GehmLUBASZEWSKI, Marcelo SoaresZEFERINO, César Albenes. Designing Fault Tolerant NoCs To Improve Reliability on SoCs. 2007. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rafael Iankowski Soares

CALAZANS, NeyMORAES, Fernando GehmBEZERRA, Eduardo; STRUM, Marius. Infra-Estrutura e Implementação de Controle de Configurações em Software para Hardware Reconfigurável. 2006. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Melissa Schwanz Vetromille

HESSEL, FabianoMORAES, Fernando GehmCALAZANS, Ney; FRÖHLICH, Antonio. Co-Projeto de Sistemas Operacionais: Implementação Hardware/Software a Aplicações de Tempo Real. 2006. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Érico Numes Ferreira Bastos

CALAZANS, NeyMORAES, Fernando GehmSUSIN, Altamiro AmadeuHESSEL, Fabiano. Mercury: Uma Rede Intra-Chip com Topologia Toro 2D e Roteamento Adaptativo. 2006. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Marcelo de Souza Moraes

MORAES, Fernando Gehm; RITT, Edelweis Garcez; WAGNER, Flávio Rech;LUBASZEWSKI, Marcelo SoaresCOTA, Érika Fernandes. STEP: Planejamento, Geração e Seleção de Auto-teste On-Line para Processadores Embarcados. 2006. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Camila de Araújo

BEDREGAL, Benjamín René; SILVA, Ivan Saraiva;MORAES, Fernando Gehm; SANTIAGO, Regivan Hugo Nunes. Modelagem de Arquiteturas Reconfiguráveis com Espaços de Chu. 2006. Dissertação (Mestrado em Pós Graduação Em Sistemas e Computação) - Universidade Federal do Rio Grande do Norte.

Aluno: Carlos ivan Togni

MORAES, Fernando Gehm; WIRTH, Gilson; BRETAS, Arturo;CARRO, Luigi. Moldel Order Reduction Methods for High-Speed Interconnects. 2006. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Cristiano Lopes dos Santos

REIS, Ricardo Augusto da LuzMORAES, Fernando Gehm; BAMPI, Sérgio; MARTINS, João Batista. Verificação e Otimização de Atraso durante a Síntese Física de Circuitos Integrados CMOS. 2005. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Eduardo Wenzel Brião

CALAZANS, NeyMORAES, Fernando GehmCARRO, LuigiBEZERRA, Eduardo. Reconfiguração Parcial e Dinâmica para Núcleos de Propriedade Intelectual. 2004. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: André Gustavo Scolari Conceição

PEREIRA, Luís Fernando AlvesMORAES, Fernando Gehm; PEREIRA, Luís Alberto; CARDOZO, Eleri. Desenvolvimento de um Ambiente Integrado em Tempo Real para Validação e Implementação de Algoritmos de Localização, Navegação e Controle de um Robô Móvel Autônomo. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Edson Ifarraguirre Moreno

CALAZANS, NeyMORAES, Fernando GehmHESSEL, Fabiano; CHAU, Wang Jiang. Modelagem e Validação de Redes Intrachip no Nível de Transação. 2004. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Ewerson Luiz de Souza Carvalho

CALAZANS, Ney; BAMPI, Sérgio;MORAES, Fernando GehmBEZERRA, Eduardo. Controlador de Configurações para Sistemas de Hardware Reconfigurável. 2004. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Marcos Rafael Boschetti

BAMPI, Sérgio;MORAES, Fernando Gehm; WAGNER, Flávio Rech;SUSIN, Altamiro Amadeu. Mecanismos de Reconfiguração Dinâmica Aplicados ao Projeto de Imagens Reconfigurável. 2004. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Felipe de Souza Marques

REIS, AndréMORAES, Fernando Gehm; COMBA, João Luiz Duhl;LUBASZEWSKI, Marcelo SoaresGUNTZEL, José Luiz. Um Algoritmo Formal para Remoção de Redundâncias. 2003. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Sheila Moreira Souza

CALAZANS, NeyMORAES, Fernando Gehm; ROCHOL, Jurgen. Camadas de Adaptação ATM para Transferência de Dados e Voz. 2003. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Cristiano Lazzari

REIS, Ricardo Augusto da LuzGUNTZEL, José LuizMORAES, Fernando GehmKASTENSMIDT, Fernanda LimaJOHANN, Marcelo. Geracao Automática de Leiautes de Circuitos CMOS Estáticos Visando Dimimuição de Atraso e Consumo. 2003. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Alex Rocha Prado

LUBASZEWSKI, Marcelo SoaresMORAES, Fernando GehmGUNTZEL, José Luiz; SILVA, Ivan Saraiva. Identificando e Removendo Falhas de Colagem não Testáveis com o Uso de Vertex Precedent BDDs. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Roberto Schonhofen Ribeiro

CARRO, LuigiLUBASZEWSKI, Marcelo SoaresMORAES, Fernando Gehm; JOÃO NETO. Implementação do Protocolo TCP/IP para Sistemas de Instrumentação. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Renato Fernandes Hentschke

MORAES, Fernando GehmJOHANN, MarceloJACOBI, Ricardo Pezzuol. Algoritmos para o Posicionamento de Células Folha em Circuitos VLSI. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Delfim Luiz Torok

CALAZANS, NeyMORAES, Fernando GehmSANTOS, L. C. V.DOTTI, Fernando; SIVEIRA, J. G.. Projeto Visando a Prototipação do Protocolo de Acesso ao Meio em Redes Ethernet. 2001. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Cristiano Bastos Sangoi

ROSE, César de;MORAES, Fernando Gehm; COSTA, Celso; NAVAUX, Philippe. Gerência Distribuída de Processadores em Máquinas Agregadas. 2001. Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Fernanda Gusmão de Lima

REIS, Ricardo Augusto da LuzMORAES, Fernando GehmCARRO, Luigi; NOIJE, W. A. M. V.. Projeto com Matrizes de Células Lógicas Programáveis. 1999. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rolf Fredi Molz

ENGEL, PauloBARONE, DanteMORAES, Fernando Gehm; NAVAUX, Philippe. Proposta de Implementação de Hardware Dedicado de Redes Neurais Competitivas com Técnicas de Circuitos Integrados Analógicos. 1998. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcus Kindel

REIS, Ricardo Augusto da LuzMORAES, Fernando GehmLUBASZEWSKI, Marcelo SoaresJACOBI, Ricardo Pezzuol; WAGNER, Tiaraju. Síntese Automática de Células CMOS. 1997. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Luiz Gustavo Galves Mählmann

REIS, Ricardo Augusto da LuzMORAES, Fernando Gehm; WAGNER, Flávio Rech; ANIDO, M. L.; WAGNER, Tiaraju. O Sistema TENTOS for Windows - Um Gerenciador de Ferramentas para Microeletrônica. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Oscar Pedro Agurto Hoyos

WAGNER, Tiaraju; GEYER, Cláudio;MORAES, Fernando Gehm; ROCHOL, Jurgen;JACOBI, Ricardo Pezzuol. Comutador de Dados Digitais para TDM Determinístico E1. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Gustavo Weymar Kaiser

WAGNER, Tiaraju; GEYER, Cláudio;MORAES, Fernando Gehm; MARCA, J. R. B.; ROCHOL, Jurgen. Funções de Multiplexação E1. 1995. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Roger Pierre Fabris Hoefel

SUSIN, Altamiro AmadeuMORAES, Fernando Gehm; BARICHELLO, L. B.;REIS, Ricardo Augusto da Luz; BAMPI, Sérgio. Estudo de Técnicas para Cancelamento de Ecos na Transmissão de Dados pela Rede Telefônica Pública Comutada: Aplicação em Modens V.32. 1995. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Leonardo Bandeira Soares

SUSIN, Altamiro Amadeu; ROSA, Vagner Santos da;MORAES, FERNANDO GEHM. A Simulation-Based Framework focused on Energy-efficient Approximate Hardware Accelerators Design. 2018. Tese (Doutorado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Prashant Prabhakar Dabholkar

MORAES, Fernando Gehm. A Null Convention Logic Based Platform for High Speed Low Energy IP Packet Forwarding. 2018. Tese (Doutorado em Schol of Graduate Research) - Royal Melbourne Institute of Technology University.

Aluno: Rémy Druyer

DIGUET, Jean-Philippe; GRANADO, Bertrand; LE-QUERE, Patrick; BENOIT, Pascal; TORRES, Lionel;MORAES, FERNANDO GEHM. Réseau sur puce sécurisé pour applications cryptographiques sur FPGA. 2017. Tese (Doutorado em Systèmes Automatiques et Micro-Electroniques (SYAM)) - Université de Montpellier.

Aluno: Vinicius dos Santos Livramento

SANTOS, Luiz Cláudio Vilar dos;MORAES, Fernando Gehm; BAMPI, Sérgio; CAMPONOGARA, Eduardo; WILKE, Gustavo; CASTRO, Márcio. Timing Optimization during the Phisical Synthesis of Cell-Based VLSI Circuits. 2016. Tese (Doutorado em Doutorado em Engenharia de Produção & Sistemas - PPGEPS/UFSC) - Universidade Federal de Santa Catarina.

Aluno: Matheus Trevisan Moreira

VIVET, Pascal;GUNTZEL, José LuizMORAES, Fernando Gehm; BEEREL, Peter;CALAZANS, NEY LAERT VILAR. Asynchronous Circuits: Innovations in Components, Cell Libraries and Design Templates. 2016. Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Vinícius Dal Bem

RIBAS, Renato;REIS, AndréMORAES, Fernando GehmJOHANN, Marcelo; ROSA JUNIOR, L. S.. SAT-based Environment for Logical Capacity Evaluation of Via- Configurable Block Templates. 2015. Tese (Doutorado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Liana Dessandre Duenha Garanhani

MORAES, Fernando Gehm; BALDASSIN, Alexandro; ARAUJO, G. C. S.; WANNER, Lucas;AZEVEDO, Rodolfo. MPSoCBench: a Benchmark for High-Level Evaluation of Multiprocessor System-on-Chip Tools and Methodologies. 2015. Tese (Doutorado em Ciência da Computação) - Universidade Estadual de Campinas.

Aluno: Anelise Lemke Kologeski

SUSIN, Altamiro AmadeuOST, LucianoMORAES, Fernando GehmKASTENSMIDT, Fernanda Lima. Uso de Monitoramento de Tráfego para Tolerar Múltiplas Falhas em Redes Intra-Chip 3D. 2015. Tese (Doutorado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Adriel Mota Ziesemer Junior

REIS, Ricardo Augusto da Luz; HENTSCHKE, Renato;JOHANN, MarceloMORAES, Fernando Gehm. Síntese Automática do Leiaute de Redes de Transistores. 2014. Tese (Doutorado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Junyan Tan

ROUSSEAU, Frederic; FRESSE, Virginie; LEDRU, Yves; BOURENNANE, El-bey; AKIL, Mohamed; HOCHAPFEL, Érik;MORAES, Fernando Gehm. Exploration d'Architectures Génériques sur FPGA pour des Algorithmes d?Imagerie Multispectrale. 2012. Tese (Doutorado em Département Informatique Image) - Université Jean Monnet Saint-Etienne.

Aluno: Julian José Hilgemberg Pontes

CALAZANS, Ney; VIVET, Pascal;KASTENSMIDT, Fernanda LimaMORAES, Fernando Gehm. Soft Error Mitigation in Asynchronous Networks on Chip. 2012. Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Gustavo Adolfo Patiño Alvarez

CHAU, Wang Jiang; GONZALEZ, J. A. Q.; MIDORIKAWA, E. T.; RUGGIERO, Wilson;MORAES, Fernando Gehm. Caracterização Analítica de Carga de Trabalho Baseada em Cenários de Aplicações Multimídia. 2012. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Aluno: Mohsin Amin

MORAES, Fernando Gehm; HEBRARD, Luc; BOURIDANE, Ahmed; DIOU, Camille; MONTEIRO, Fabrice. Conception d?une Architecture Journalisée Tolérante aux Fautes pour un processeur à Pile de Données. 2011. Tese (Doutorado em Informatique) - Université Paul Verlaine-Metz.

Aluno: Martha Johanna Sepúlveda Flórez

STRUM, Marius; AMAZONAS, José Roberto; RUGGIERO, Wilson;ZEFERINO, César AlbenesMORAES, Fernando Gehm. Projeto de estruturas de comunicação intrachip baseada em NoC que implementam serviços de QoS e segurança. 2011. Tese (Doutorado em Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Aluno: Kevin CHENG

BOURIDANE, Ahmed;MORAES, Fernando Gehm; BOBDA, Christophe; BOURENNANE, El-bey; DANDACHE, Abbas; TANOUGAST, Camel. Reconfigurable Self-Organised Systems: Study, Integration and Analysis. 2011. Tese (Doutorado em Electronique et Sciences de l'Informatique) - Université Paul Verlaine-Metz.

Aluno: Ludovic Devaux

PILLEMENT, Sébastien; PETROT, Frederic;MORAES, Fernando Gehm; DIGUET, Jean-Philippe; MULLER, Fabrice; CHILLET, Daniel; DEMINGY, Didier. Flexible Interconnection Networks for Dynamically Reconfigurable Architectures. 2011. Tese (Doutorado em Ecole doctorale MATISSE) - Université de Rennes I.

Aluno: Gabriel Marchesan Almeida

SASSATELLI, Gilles; JEGO, Christophe; PAINDAVOINE, M.; HUEBNER, Michael;MORAES, Fernando Gehm; BENOIT, Pascal; ROBERT, Michel. Architectures Multi-Processeurs Adaptatives: Principes, Méthodes et Outils. 2011. Tese (Doutorado em Information, Structures et Systèmes) - Université Montpellier II (LIRMM).

Aluno: Edson Ifarraguirre Moreno

CALAZANS, NeyMARCON, César; SILVA, Ivan Saraiva;MORAES, Fernando Gehm. Mapeamento e Adaptação de Rotas de Comunicação em Redes em Chip. 2010. Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Gilmar Silva Beserra

COSTA, José Camargo da; RUIZ, Linnyer Beatrys;JACOBI, Ricardo Pezzuol; Llanos, Carlos Humberto;MORAES, Fernando Gehm. Modelagem em Alto Nível se Sistemas em Chip Mistos para Aplicações de Redes de Sensores Sem Fio. 2010. Tese (Doutorado em Engenharia Elétrica) - Universidade de Brasília.

Aluno: Rafael Iankowski Soares

BEZERRA, EduardoLUBASZEWSKI, Marcelo SoaresMORAES, Fernando GehmCALAZANS, Ney. Arquiteturas GALS Pipeline para Criptografia Robusta a Ataques DPA e DEMA. 2010. Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Henrique Cota de Freitas

NAVAUX, Philippe;CARRO, LuigiAZEVEDO, RodolfoMORAES, Fernando Gehm. Arquitetura de NoC Programável Baseada em Múltiplos Clusters de Cores para Suporte a Padrões de Comunicação Coletiva. 2009. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Nicolas SAINT-JEAN

ROBERT, Michel;MORAES, Fernando Gehm; GOGNIAT, G.; PAINDAVOINE, M.; CLERMIDY, Fabien; SASSATELLI, Gilles; BENOIT, Pascal. Etude et conception de systèmes multiprocesseurs auto-adaptatifs pour les systèmes embarqués. 2008. Tese (Doutorado em Systèmes Automatiques et Microélectroniques) - LIRMM-Université Montpellier II.

Aluno: Cesar Augusto Missio Marcon

JACOBI, Ricardo PezzuolMORAES, Fernando Gehm; BAMPI, Sérgio;CARRO, LuigiSUSIN, Altamiro Amadeu. Modelos para o Mapeamento de Aplicações em Infra-Estruturas de Comunicação Intrachip. 2006. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Daniel Gomes Mesquita

ROBERT, Michel; TORRES, Lionel;MORAES, Fernando Gehm; Demigny, D.; Fischer, V.; Bajard, J.; SASSATELLI, Gilles. Architectures reconfigurables et cryptographie : une analyse de robustesse et contremesures face aux attaques par canaux cachés. 2006. Tese (Doutorado em Systèmes Automatiques et Microélectroniques) - LIRMM-Université Montpellier II.

Aluno: João Baptista dos Santos Martins

REIS, Ricardo Augusto da Luz; MELCHER, Elmar;MORAES, Fernando Gehm; SILVEIRA, L. M.;LUBASZEWSKI, Marcelo Soares. Estimativa de Capacitânicas e Consumo de Potência em Circuitos Combinacionais CMOS no Nível Lógico. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo de Oliveira Johann

REIS, Ricardo Augusto da LuzMORAES, Fernando GehmJACOBI, Ricardo Pezzuol; SONG, S. W.. Novos Algoritmos para Roteamento de Circuitos VLSI. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Leandro Mateus Giacomini Rocha

BAMPI, SERGIO;REIS, Ricardo Augusto da Luz; ROSA, Vagner Santos da;MORAES, Fernando Gehm. Exploring Power-Accuracy Trade-off for Energy-Efficient Hardware Accelerators for Deep Learning Applications. 2019. Exame de qualificação (Doutorando em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Paulo Henrique Vancin

MORAES, Fernando GehmAMORY, Alexandre de Morais. Achieving Self Adaptation in MPSoC Using Control Methods. 2019. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Leonardo Bandeira Soares

ROSA, Vagner;SUSIN, Altamiro AmadeuMORAES, FERNANDO GEHM. A Simulation-Based Framework focused on Energy-efficient Approximate Hardware Accelerators Design for Error-Tolerant Applications. 2017. Exame de qualificação (Doutorando em PGMICRO) - Universidade Federal do Rio Grande do Sul.

Aluno: Felipe Martin Sampaio

PORTO, Marcelo;REIS, AndréMORAES, Fernando Gehm; BAMPI, Sérgio. Energy-Efficient Memory Architectures for Parallel Video Coding on Embedded Manycore Systems. 2017. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Cezar Rodolfo Wedig Reinbrecht

MORAES, Fernando GehmREIS, Ricardo Augusto da LuzSUSIN, Altamiro Amadeu; ROESLER, Valter. Projeto da arquitetura de sistemas multi-processados. 2015. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Matheus Trevisan Moreira

CALAZANS, NEY LAERT VILAR; BEEREL, Peter;MORAES, Fernando Gehm. An Exploration of Asynchronous Circuits Templates and their Applications. 2014. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Anelise Lemke Kologeski

KASTENSMIDT, Fernanda LimaREIS, Ricardo Augusto da Luz; BALEN, Tiago;MORAES, Fernando Gehm. Análise de Rendimento para TSVs e Tolerância a Falhas em Circuitos 3D. 2013. Exame de qualificação (Doutorando em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Vanderley Pereira da Silva

DIÓGENES, Cecílio; TORRES, F. S.; LOUREIRO, A. A. F.; COELHO, C. J. N.;MORAES, Fernando Gehm. Roteadores Assíncronos para Noc Assíncronas. 2013. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade Federal de Minas Gerais.

Aluno: Maxiwell Salvador Garcia

RIGO, Sandro; ARAUJO, G. C. S.; BORIN, Edson;MORAES, Fernando Gehm. Metodologias para Simulações Arquiteturais Rápidas Utilizando a ADL ArchC. 2013. Exame de qualificação (Doutorando em Doutorado em Ciência da Computação - UNICAMP) - Universidade Estadual de Campinas.

Aluno: Adriel Mota Ziesemer Junior

REIS, Ricardo Augusto da LuzKASTENSMIDT, Fernanda LimaJOHANN, MarceloMORAES, Fernando Gehm. Síntese Automática de Redes de Transistores. 2012. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Gilmar Silva Beserra

COSTA, José Camargo da;JACOBI, Ricardo Pezzuol; ROMARIZ, Alexandre;MORAES, Fernando Gehm. Modelagem, Projeto e Simulação de Sistemas em Chip Reconfiguráveis. 2008. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade de Brasília.

Aluno: Tiago Roberto Balem

LUBASZEWSKI, Marcelo SoaresCARRO, LuigiSUSIN, Altamiro AmadeuMORAES, Fernando Gehm. Efeitos da Radiação em Dispositivos Analógicos Programáveis (FPAAS) e Técnicas de Proteção. 2008. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Cesar Augusto Missio Marcon

MORAES, Fernando GehmZEFERINO, César AlbenesCARRO, Luigi; WAGNER, Flávio Rech. Mapeamento de Aplicações em Infra-estruturas de Comunicação Intrachip. 2005. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Márcio Eduardo Kreutz

MORAES, Fernando GehmCARRO, Luigi; WAGNER, Flávio Rech. Proposta de um Método para a Otimização de Plataformas Arquiteturais. 2004. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo de Oliveira Johann

REIS, Ricardo Augusto da LuzMORAES, Fernando Gehm; BAMPI, Sérgio. Estrutura de Roteamento em Circuitos VLSI. 1997. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Tiago Prytula

CALAZANS, NEY LAERT VILARAMORY, Alexandre de MoraisMORAES, Fernando Gehm. Projeto e Implementação de Células em Bibliotecas para Circuitos Assíncronos. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Marcos Luiggi Lemos Sartori

CALAZANS, Ney; JOHANN Fo., Sérgio;MORAES, Fernando Gehm. ARV: Towards an Asynchronous Implementation of the RISC-V Architecture. 2017. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Walter Lau Neto

MORENO, EdsonAMORY, Alexandre de MoraisMORAES, Fernando Gehm. Etimativa de Artraso de Fios em Tecnologia CMOS. 2016. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Leonardo Rezende Juracy

MORAES, Fernando Gehm; MORAES, Marlon; MOREIRA, MATHEUS TREVISAN;AMORY, Alexandre de Morais. Projeto de uma Célula Latch Testável. 2015. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Carlos Henrique Menezes Oliveira

MORAES, Fernando Gehm; MORAES, Marlon; MOREIRA, MATHEUS TREVISAN;CALAZANS, NEY LAERT VILAR. Ascend-freepdk45: Projeto e Implementação de uma Biblioteca de Células Aberta para Circuitos Assíncronos. 2015. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Guilherme Espindola Medeiros

CALAZANS, NEY LAERT VILARAMORY, Alexandre de MoraisMORAES, Fernando Gehm. Evolução da Ferramenta Lichen de Caracterização de Células para Projeto de Circuitos Assíncronos. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Felipe Rocha da Rosa

REIS, Ricardo Augusto da LuzJACOBI, Ricardo PezzuolMORAES, Fernando GehmOST, Luciano. Fast and Accurate Evaluation of Embedded Applications for Many-Core Systems. 2014. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Matheus Gibiluka

CALAZANS, NeyAMORY, Alexandre de MoraisMORAES, Fernando Gehm. Design and Implementation of an Asynchronous NoC Router Using a Transition-Signaling Bundled-Data Protocol. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: GERALDO SCARPARO POHLMANN

MORAES, Fernando GehmMORENO, EdsonMARCON, César. Particionamento de Tarefas em MPSoCs Heterogêneos Baseados em NoCs. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Lucas Bondan; Rodrigo Celso Gobbi; Vinícius Morais Fochi

CALAZANS, NeyMARCON, CésarMORAES, Fernando Gehm. O Protocolo de Agregação de Enlaces LACP: um Simulador e o Protocolo de Marcação de Pacotes. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Bruno Fin Ferreira; Ismael Luis Heinen

CALAZANS, NeyMORAES, Fernando GehmMORENO, Edson. HNPlus ? A Network on Chip Prototyping Platform with a Generic Traffic Generation Scheme. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Matheus Trevisan Moreira

CALAZANS, NeyMORAES, Fernando Gehm; TERROSO, Anderson. Design and Implementation of a Standard Cell Library for Building Asynchronous ASICs. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Roberto Port de Oliveira

CALAZANS, NeyMORAES, Fernando GehmMARCON, César. Desenvolvimento do Protocolo IGMP para Switches Ethernet. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Augusto Lange; Vinicius P

CALAZANS, NeyMARCON, CésarMORAES, Fernando Gehm. Bohrer; Vinícius Santos da Silva.Adaptando Sistemas para Operar com Redes Intrachip: o estudo de caso do decodificador M-JPEG/HERMES. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Gabriel Oshiro Zardo

RIBAS, Renato;MORAES, Fernando GehmSUSIN, Altamiro Amadeu. Configuração de Network on Chip para Aplicações de Tratamento de Imagens. 2008. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Celso Marasca Soccol, Giovani Zucolotto

CALAZANS, NeyMORAES, Fernando Gehm; PINHO, Márcio S.. Implementação do GNU Chess em uma PlataformaMulti processada com Arquitetura de Comunicação baseada em Rede IntraChip. 2006. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Guilherme Montez Guindani, Hugo Artur Weber Schmitt

MORAES, Fernando GehmCALAZANS, NeyMARCON, César. PrimeSec: Sistema de Detecção de Intrusão em Redes de Computadores sobre uma Plataforma Multiprocessad. 2006. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Daniel Camozzato, Igor Maicá Reis, Roberto Reiner Uhry

TERROSO, Anderson;BEZERRA, EduardoMORAES, Fernando Gehm. Plataforma de Desenvolvimento Linux para Sistemas Embarcados. 2006. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Rodrigo Wustro Wertonge, Thiago Wustro Wertonge

TODT, Eduardo;BEZERRA, EduardoMORAES, Fernando Gehm. Sistema para Reconhecimento de Impressões Digitais. 2006. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Aristeu Gil Alves Júnior, Luís Vitório Cargnini

BEZERRA, EduardoMORAES, Fernando GehmMARCON, César. CV2E - Criptografia de Voz com Equações Elípticas. 2003. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Guilherme Grillo Martins; Marcus Köbel

ROSE, César de;MORAES, Fernando Gehm; BENSO, Ana. Direct Message Passing Interface: implementação de um subconjunto de funções da interface MPI utilizando. 2003. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Alonso Licks, Juliando Stedile, Sandro Cotliarenki

HESSEL, FabianoMORAES, Fernando GehmMARCON, César. e-Thor - Sistema Operacional para Processadores Embarcados. 2002. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Marcelo Sarmento

CALAZANS, NeyMORAES, Fernando GehmMARCON, César. Arquiteturas Auto-Reconfiguráveis em Sistemas Digitais. 2000. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: André Duque Madeira

CALAZANS, NeyMORAES, Fernando GehmBEZERRA, Eduardo. Coloração de Grafos: Teoria e Aplicações à Sintese VLSI.. 1998. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Aguinaldo Fagundes Jr

BEZERRA, EduardoCALAZANS, NeyMORAES, Fernando Gehm. , Gustavo Luiz Cruz Borges.C2I - Controlador de Infusão Intravenosa: uma implementação distribuída e de baixo custo do sistema ICVS. 1997. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Guilherme Saueressig

CALAZANS, NeyMORAES, Fernando GehmBEZERRA, Eduardo. MEMCE: um Algoritmo de Minimização de Estados para o Ambiente Asstuce. 1996. Trabalho de Conclusão de Curso (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: EDGARD DE FARIA CORRÊA

CARRO, LuigiMORAES, Fernando GehmSUSIN, Altamiro AmadeuLUBASZEWSKI, Marcelo Soares. Implicações dos Requisitos de Aplicações de Tempo Real em Sistemas Embarcados baseados em Redes em Chip. 2006. Outra participação, Universidade Federal do Rio Grande do Sul.

Aluno: Margrit Reni Krug

LUBASZEWSKI, Marcelo SoaresMORAES, Fernando Gehm; WAGNER, Flávio Rech; PORTO, Ingrid Jansch;COTA, Érika Fernandes. Aumentando a Testabilidade do Hardware com Auxilio de Técnicas de Teste de Software em Alto Nivel de Abstração. 2005. Outra participação, Universidade Federal do Rio Grande do Sul.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Taisy Silva Weber

WEBER, T. S.; Reis, R.. TRAGO - Gerador de Leiaute para o projeto TRANCA. 1990. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Ricardo Augusto da Luz Reis

MORAES, F. G.REIS, R. A. L.. TRAGO - Síntese Automática de Leiaute de Circuitos em Lógica Aleatória. 1990. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Seção coletada automaticamente pelo Escavador

Orientou

Tadeu Marchese

Segurança em many-cores; Início: 2018; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; (Orientador);

Iaçanã Weber

Dark Silicon Effects (titulo Inicial); Início: 2019; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; (Orientador);

Alzemiro Henrique Lucas da Silva

Gerenciamento de Energia e Temperatura para MPSoCs Visando Ganho de Desempenho na Era do Dark Silicon; Início: 2017; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; (Orientador);

Marcelo Ruaro

Início: 2018; Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior;

Henrique Martins Medina

Admissão e Execução de Aplicações com Requisitos de Segurança em MPSoCs; Início: 2018; Iniciação científica (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; (Orientador);

Marcelo Holgado da Silva

Tolerância a Falhas na Gestão de Recursos em MPSoCs com Gerência Distribuída; Início: 2018; Iniciação científica (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; (Orientador);

Kevin Fiorentin

Segurança em many-cores; Início: 2018; Iniciação científica (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; (Orientador);

Anderson Camargo Santana

Vulnerabilidades de Segurança e Contramedidas em Plataformas MPSoC; 2019; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Felipe Todeschini Bortolon

Static Noise Margin Analysis for CMOS Logic Cells in Near-Threshold; 2018; Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul,; Coorientador: Fernando Gehm Moraes;

Douglas Roberto Guarani da Silva

Improving QoS by Employing Multiple Physical NoCs on MPSoCs; 2016; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Vinicius Fochi

Técnicas de Tolerância a Falhas Aplicadas a Redes Intra-Chip; 2015; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Marcelo Ruaro

Runtime Adaptive Qos Management in NoC-Based MPSoCs; 2014; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Guilherme Afonso Madalozzo

Controle Adaptativo para Atendimento a Requisitos de Aplicações em MPSoCs; 2013; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Guilherme Machado Castilhos

Gerência Distribuída de Recursos em MPSoCs ? Mapeamento e Migração de Tarefas; 2013; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Tales Marchesan Chaves

Distributed Memory Organization with Support for Data Migration for NoC-based MPSoCs; 2012; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Thiago Raupp da Rosa

Reduction of Energy Consumption in MPSoCs Through a Dynamic Frequency Scaling Technique; 2012; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Eduardo Weber Wächter

Integração de Novos Processadores em Arquiteturas MPSoC: um estudo de caso; 2011; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Marcelo Grandi Mandelli

Mapeamento Dinâmico de Aplicações Multitarefa para MPSoCs Homogêneos; 2011; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Alzemiro Henrique Lucas da Silva

Implementação e Avaliação de Métodos para Confiabilidade de Redes Intra-Chip; 2010; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Samuel dos Santos Marczak

Monitoramento de Desempenho em plataformas MPSoC baseadas em NoC; 2010; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Guilherme Montez Guindani

Estimativa e Redução da Dissipação de Potência em Redes Intra-Chip com Chaveamento por Pacotes; 2009; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Odair Moreira

Implementação e Avaliação de Desempenho de um MPSoC Homogêneo Interconectado por NoC; 2009; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Everton Alceu Carara

Estratégias para Otimização de Desempenho em Redes Intra-Chip; 2008; 0 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Cristiane Raquel Woszezenki

MPSOC: Uma Arquitetura de Comunicação e Alocação Dinâmica de Tarefas; 2007; 0 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Aline Vieira de Mello

Qualidade de Serviço em Redes Intra-chip: Implementação e Avaliação sobre a Rede HERMES; 2007; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leandro Heleno Möller

Sistemas Dinamicamente Reconfiguráveis com Comunicação via Redes Intra-Chip; 2005; 161 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leonel Pablo Tedesco

Uma Proposta para Geração de Tráfego e Avaliação de Desempenho para NoCs; 2005; 120 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Luiz Carlos Mieres Caruso

Proposta de Arquitetura para NIDS Acelerado por Hardware; 2005; 103 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Luciano Ost

Redes Intra-Chip Parametrizáveis com Interface Padrão para Síntese em Hardware; 2004; 116 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Sandro Binsfeld Ferreira

Estudo e Avaliação do Desempenho de Estratégias de Controle Direto do Torque em Máquinas de Indução; 2004; 125 f; Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul,; Coorientador: Fernando Gehm Moraes;

Alexandre de Morais Amory

Integração de Técnicas de Teste Baseado em Software no Fluxo de Projeto de SOCs; 2003; 117 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Paulo Cesar Furlanetto Marques

Algortimos de Roteamento Maze para Dispositivos Programáveis para FPGAs; 2002; 72 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

José Carlos Sant'Anna Palma

Métodos de Desenvolvimento e Distribuição de IP Cores; 2002; 108 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

João Leonardo Fragoso

WTROPIC: Um Gerador Automatico de Macro Celulas CMOS Acessivel via WWW; 2001; 89 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Fernando Gehm Moraes;

Ewerton Artur Cappelatti

Implementação do Padrão de Barramento PCI para Interação Hardware/Software em Dispositivos Reconfiguráveis; 2001; 94 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Daniel Mesquita

Contribuições para Reconfiguração Parcial, Remota e Dinâmica de FPGAs; 2001; 123 f; Dissertação (Mestrado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Fábio Klein Ferreira

Extracao de Elementos Parasitas em Circuitos CMOS Submicronicos; 2000; 89 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Fernando Gehm Moraes;

Luciano Caimi

Secure Admission and Execution of Applications in NoC-based Many-cores Systems; 2019; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Vinicius Fochi

Fault-tolerance at tthe Management Level in Many-core Systems; 2019; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

André Luís Del Mestre Martins

Multi-objective Resource Management For Many-core Systems; 2018; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Marcelo Ruaro

Self-adaptive Qos At Communication and Computations Levels for Many-core System-on-Chip; 2018; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Guilherme Afonso Madalozzo

Adequação de Modelos Arquiteturais para Aplicações Tempo Real em Sistemas Many-Core; 2017; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Guilherme Machado Castilhos

Gerenciamento Térmico e Energético em MPSoCs; 2017; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Marcelo Grandi Mandelli

Exploration of Runtime Distributed Mapping Techniques For Emerging Large Scale MPSoCs; 2015; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Fernando Gehm Moraes;

Eduardo Weber Wächter

Layered Approach for Runtime Fault Recovery in Noc-Based MPSoCs; 2015; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Guilherme Montez Guindani

Mecanismo de Controle de QoS Através de DFS em MPSoCs; 2014; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul,; Orientador: Fernando Gehm Moraes;

Everton Alceu Carara

Serviços de Comunicação Diferenciados em Sistemas Multiprocessados em Chip Baseados em Redes Intra-Chip; 2011; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leonel Pablo Tedesco

Monitoração e Roteamento Adaptativo para Fluxos QoS em NoCs; 2010; 0 f; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Luciano Copello Ost

Abstract Models of NoC-based MPSoCs for Design Space Exploration; 2010; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Ewerson Luiz de Souza Carvalho

Mapeamento Dinâmico de Tarefas em MPSoCs Heterogêneos baseados em NoC; 2009; 0 f; Tese (Doutorado em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Alexandre de Morais Amory

Test Logic and Scheduling for Testing Mesh-Based Best-Effort Networks-on-Chip; 2007; 0 f; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Fernando Gehm Moraes;

José Carlos Sant'Anna Palma

Reduzindo o Consumo de Potência em Networks-on-Chip através de Esquemas de Codificação de Dados; 2007; 0 f; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Fernando Gehm Moraes;

Rolf Fredi Molz

Uma Metodologia para o Desenvolvimento de Aplicações de Visão Computacional Utilizando um Projeto Conjunto de Hardware e Software; 2001; 80 f; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Coorientador: Fernando Gehm Moraes;

Eduardo Weber Wächter

2017; Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Fernando Gehm Moraes;

Bruno Scherer Oliveira

Segurança em MPSoCs; 2018; Monografia; (Aperfeiçoamento/Especialização em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Tanauan Cardoso da Cunha

Módulos de Hardware para Transmissão e Recepção de Quadros Ethernet a 40 Gbps; 2019; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Guilherme dos Santos Korol

Proposta de Implementação em FPGAs de Redes Neurais Convolucionais; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Cristovam Lage da Silva

Desenvolvimento de um módulo de criptografia leve para FPGA utilizando o algoritmo Simon and Speck; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Augusto Martins Moraes

Utilização do Protocolo Ethernet para a Interface de Comunicação em Sistemas Digitais Embarcados em FPGAs; 2017; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Tadeu Marchese

Integração de um Módulo de Compressão de Dados em um SoC Zynq-7000; 2017; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Felipe Bortolini Lazzarotto

Desenvolvimento de Uma Interface de Comunicação Segura Utilizando o Padrão MACsec; 2016; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Augusto Gosmann Erichsen e Thiago Mânica Monteiro

Desenvolvimento de Interface PCIe para Comunicação com MPSoCs em FPGAs; 2016; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Felipe Todeschini Bortolon

Development of MPSoCs Management Systems in Modern FPGAs; 2015; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Ernani Vinicius Thum

Comunicação de Alto Desempenho em Dispositivos FPGAs Através de Interfaces Ópticas; 2015; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Marcelo Melo Linck

An Analysis of the Fabrication, Characterization and Application of Academically Developed Solar Cells; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Ricardo Aquino Guazzelli

Voltage Scaling Effects on NCL Cells: Analysis and Characterization; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Éverton Soares da Cunha

Desenvolvimento de Sistemas Embarcados utilizando Plataformas FPGA com Dispositivos ARM; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Bruno Scherer Oliveira e Douglas Roberto Guarani da Silva

Effects of NoC Architectural Parameters on MPSoC Performance; 2013; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Sérgio Damo de Lemos e Luís Felipe Auad Guedes

Contribuições ao Desenvolvimento de Sistemas Digitais com Reconfiguração Parcial Dinâmica; 2012; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Jeferson Santiago da Silva

Infraestrutura para Controle de Projetos em FPGAs Através do Protocolo Ethernet; 2011; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Diego Cezar Molina

Estudo e implementação do protocolo de controle de agregação de enlaces (LACP); 2011; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Adélcio Biazi; Douglas Maciel Cardoso

Comunicação entre Emuladores em FPGAs e Redes Ethernet; 2011; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Douglas Maldaner Zanchin; Matheus dos Santos Oleiro

Desenvolvimento de um Webservice para Monitoramento Remoto de Sistemas Digitais Implementados em FPGA; 2011; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Guilherme Castilho; Leonardo Giacomet;Thomas Grechi

Emulação de Sistemas Digitais Síncronos em Dispositivos FPGAs; 2010; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Cezar Reinbrecht; Gerson Scartezzini; Thiago Raupp da Rosa

Desenvolvimento de um Ambiente de Execução de Aplicações Embarcadas para a Plataforma Multiprocessada HEMPS; 2009; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Igor Kramer Pinotti

Desenvolvimento do Protocolo RSTP - Rapid Spanning Tree Protocol; 2009; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Frederico Ferlini, Jeferson Camargo de Oliveira

Desenvolvimento de Módulos de Hardware para Extração e Inserção de Carga Útil 10 Gigabit Ethernet em Quadros OTN; 2008; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Rafael Fraga Garibotti; Antonio A

de Alecrim Jr; ; Memória Cache em uma Plataforma Multiprocessada; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Alzemiro Henrique Lucas da Silva; Taciano Ares Rodolfo

Implementação de uma arquitetura Reed-Solomon para uso em Redes OTN 10; 7 Gbps; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Roberto Germani Paiva; Samuel dos Santos Marczak

Desenvolvimento de Módulos de Hardware para Recepção e Transmissão de Quadros OTN; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Guilherme Montez Guindani; Hugo Artur Weber Schmit

PrimeSec: Sistema de Detecção de Intrusão em Redes de Computadores sobre uma Plataforma Multiprocessada; 2006; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Everton Alceu Carara

Uma Exploração Arquitetural de Redes Intra-chip com Topologia Malha e Modo de Chaveamento Wormhole; 2004; Trabalho de Conclusão de Curso; (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Aline Vieira de Mello, Leandro Heleno Möller

Arquitetura Multiprocessada em SoCs: Estudo de diferentes topologias de conexão (Autores: ALINE MELLO e LEANDRO MOLLER); 2003; 110 f; Trabalho de Conclusão de Curso; (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Adriano S

Rosa, Carlos E; Dutra Brum, Leonardo dos S; Silva; Compilador Configurável para Processadores Embarcados; 2001; 120 f; Trabalho de Conclusão de Curso; (Graduação em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Alexandre de Morais Amory, Juracy Petrini

Sistema Integrado e Multiplataforma para Controle Remoto de Residências; 2000; 150 f; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Rafael Schild Reusch

Execução de Aplicações com Requisitos de Segurança em MPSoCs; 2018; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Rafael Souza da Silva

Eficiência Energética em MPSoC através do Monitoramento Distribuído de Temperatura; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Daniel Correa Munhoz

Qualidade de Serviço de Segurança em Arquiteturas MPSoC baseadas em NOCs; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Anderson Camargo Sant'Ana

Tolerância a Falhas na Gestão de Recursos em MPSoCs com Gerência Distribuída; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Felipe Pfeifer Rubin

Gerência de Energia em MPSoCs com Gerência Distribuída; 2016; Iniciação Científica - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Felipe Bortolini Lazzarotto

TÉCNICAS DE TOLERÂNCIA A FALHAS APLICADAS A REDES INTRA-CHIP; 2015; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

Bernardo Koefender

Exploração de Espaço de Projeto para MPSoCs Adequando APIs e Aplicações; 2015; Iniciação Científica - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Daniel Correa Munhoz

Adequação de Modelos Arquiteturais e Interfaces de Programação para MPSoCs; 2015; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Felipe Todeschini Bortolon

Estimativa de Desempenho e Consumo de Energia de MPSoCs Usando Modelagem no Nível Transacional; 2015; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Daniel Centeno Einloft

Gerência Distribuída de Recursos em MPSoCs Baseados em NoCs; 2014; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

Thiago Mânica Monteiro

PROPOSTA DE NOC DEDICADA PARA O CONTROLE DE MPSOCS; 2014; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Lucas Pugens Fernandes

SUPORTE AO CONTROLE DISTRIBUÍDO EM MPSOCS BASEADOS EM NOCS; 2014; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

Éverton Soares da Cunha

Arquitetura de Controle Distribuído para MPSoCs; 2013; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

BRUNO DEXHEIMER CARNEIRO

SUPORTE AO CONTROLE DISTRIBUÍDO EM MPSOCS BASEADOS EM NOCS; 2013; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

Thiago Mânica Monteiro

MPSOC, NoC, Mapeamento de Tarefas, Migração de Tarefas; 2013; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Augusto Gosmann Erichsen

DESENVOLVIMENTO DE TÉCNICAS DE CONFIABILIDADE PARA ARQUITETURA MPSOCS BASEADAS EM NOCS; 2013; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Douglas Maciel Cardoso

Sistemas Multi-Processados em Chip Heterogêneos; 2010; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, BPA/PUCRS; Orientador: Fernando Gehm Moraes;

Adelcio Biazi

Redução do Consumo de Energia em MPSoCs através de DFS e Migração de Tarefas; 2010; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Thiago Gouvea da Rosa

Sistemas Multi-Processados em Chip Heterogêneos; 2009; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Nelson Pelisoli Filho

Redes Intra-Chip: Geração de Tráfego, Otimização da Arquitetura e Atendimento a Requisitos de QoS; 2009; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Cezar Reinbrecht

Heurísticas para Mapeamento Dinâmico de Tarefas em MPSoCs Heterogêneos baseados em NoC; 2008; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Guilherme Espindola Medeiros

Redes Intra-Chip: Geração de Tráfego, Otimização da Arquitetura e Atendimento a Requisitos de QoS; 2008; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leonardo Giacomet

INTEGRAÇÃO DE NÚCLEOS IP VIA REDES INTRA-CHIP; 2006; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Frederico Ferlini

Redes Intra-Chip: Geração de Tráfego, Avaliação e Otimização de Desempenho; 2006; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Plauto de Abreu Neto

Heurísticas para Mapeamento Dinâmico de Tarefas em MPSoCs Heterogêneos baseados em NoC; 2006; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Thiago Raupp da Rosa

Avaliação de Consumo de Potência em MPSoCs baseados em Redes Intra-Chip; 2006; Iniciação Científica; (Graduando em Engenharia de Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Everton Alceu Carara

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (projeto CNPq -550 847/02-2); 2005; 0 f; Iniciação Científica; (Graduando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Ismael Augusto Grehs

ReSoC - Redes de Interconexão Intra-Chip em Hardware Reconfiguráveis; 2005; 0 f; Iniciação Científica; (Graduando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Aline Vieira de Mello

Desenvolvimento de ferramentas para processadores embarcados; 2004; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leandro Heleno Möller

Desenvolvimento de ferramentas para reconfiguração parcial dinâmica; 2004; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Daniel Camozzato

Integração de técnicas de teste no projeto de SOCs; 2004; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Thiago Wustro Wertonge

RICHA - Redes de Interconexão Intra-Chip em Hardware; 2004; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Karine de Pinho Peralta

BRAZIL-IP; 2004; 0 f; Iniciação Científica; (Graduando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Giovani Zucolotto

BRAZIL-IP; 2004; 0 f; Iniciação Científica; (Graduando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Pedro Antônio Madeira dos Campos Velho

Arquiteturas Reconfiguráveis para Telecomunicações (FAPERGS 00/50069; 0); 2003; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Leandro Augusto de Oliveira

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (CNPq - AI - 522939/96-1); 2002; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Andrey Reginato dos Santos

Implementação de Processadores Dedicados para Aplicações Embarcadas (Projeto FAPERGS 00/50069; 0); 2001; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Andrei Oliveira da Silva

Utilização de Dispositivos Programáveis tipo FPGAs para implementação de Arquiteturas Reconfiguráveis (Projeto FAPERGS 96/50369; 5); 2000; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Carlos Eduardo Dutra Brum

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (Projeto CNPq 522 939/96-1); 2000; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Leonardo Santa Maria Pillati

Utilização de Dispositivos Programáveis tipo FPGAs para implementação de Arquiteturas Reconfiguráveis (FAPERGS 96/50369; 4); 2000; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Everton Hofler Ferreira

Utilização de Dispositivos Programáveis tipo FPGAs para implementação de Arquiteturas Reconfiguráveis (Projeto FAPERGS 96/50369; 5 e CNPq 522939/96-1); 1999; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Sabrina Berbigiere

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (CNPq - AI - 522939/96-1); 1999; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Ricardo Rosa Angrizani

Síntese Automática do Layout de Circuitos Integrados para Alto Desempenho Elétrico (FAPERGS 96/50369; 4 e CNPq 522939/96-1); 1999; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Wagner Fontes dos Reis Machado

Síntese Automática do Layout de Circuitos Integrados para Alto Desempenho Elétrico em Tecnologias Submicrônicas (CNPq - AI - 522939/96-1); 1998; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Rodrigo Santana da Silva

Síntese Automática do Layout de Circuitos Integrados para Alto Desempenho Elétrico (FAPERGS 96/50369; 4 e CNPq 522939/96-1); 1998; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Felipe Rocha da Silva

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (CNPq - AI - 522939/96-1); 1998; 0 f; Iniciação Científica; (Graduando em Faculdade de Informatica) - Pontifícia Universidade Católica do Rio Grande do Sul; Orientador: Fernando Gehm Moraes;

Mauricio S Barrios

Desenvolvimento de métodos de projeto e prototipação de sistemas digitais (CNPq - AI - 522939/96-1); 1998; 0 f; Iniciação Científica; (Graduando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Fernando Gehm Moraes;

Seção coletada automaticamente pelo Escavador

Foi orientado por

Ricardo Augusto da Luz Reis

TRAGO- Síntese Automática de Leiaute Para Circuitos Em Lógica Aleatória; 1990; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Ricardo Augusto da Luz Reis;

Ricardo Augusto da Luz Reis

Proposta para Síntese de Layout Utilizando Estratégia Gate-Matrix; 1988; 0 f; Iniciação Científica; (Graduando em Ppgc Programa de Pós Graduação Em Ciência da Compu) - Universidade Federal do Rio Grande do Sul; Orientador: Ricardo Augusto da Luz Reis;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • RUARO, Marcelo ; JANTSCH, Axel ; MORAES, Fernando Gehm . Self-Adaptive QoS Management of Computation and Communication Resources in Many-Core SoCs. ACM Transactions on Embedded Computing Systems , v. 18, p. 1-21, 2019.

  • MARTINS, ANDRÉ LUÍS DEL MESTRE ; GARIBOTTI, Rafael ; DUTT, NIKIL ; MORAES, FERNANDO GEHM . The Power Impact of Hardware and Software Actuators on Self-Adaptable Many-core Systems. JOURNAL OF SYSTEMS ARCHITECTURE , v. 97, p. 42-53, 2019.

  • MARTINS, ANDRÉ LUÍS DEL MESTRE ; DA SILVA, ALZEMIRO HENRIQUE LUCAS ; RAHMANI, AMIR M. ; DUTT, NIKIL ; MORAES, FERNANDO GEHM . Hierarchical adaptive Multi-objective resource management for many-core systems. JOURNAL OF SYSTEMS ARCHITECTURE , v. 97, p. 416-427, 2019.

  • RUARO, Marcelo ; CAIMI, LUCIANO L. ; FOCHI, Vinicius ; MORAES, FERNANDO G. . Memphis: a framework for heterogeneous many-core SoCs generation and validation. DESIGN AUTOMATION FOR EMBEDDED SYSTEMS , v. 99, p. 1, 2019.

  • MARTINS, André ; RUARO, Marcelo ; SANTANA, Anderson ; MORAES, Fernando Gehm . Distributed Runtime Energy Management for Many-Core Systems Running Real-Time Applications. JOURNAL OF LOW POWER ELECTRONICS (PRINT) , v. 13, p. 402-418, 2017.

  • WACHTER, Eduardo ; CAIMI, Luciano ; FOCHI, Vinicius ; MUNHOZ, Daniel ; MORAES, FERNANDO GEHM . BrNoC : A broadcast NoC for control messages in many-core systems. MICROELECTRONICS JOURNAL , v. 68, p. 69-77, 2017.

  • CASTILHOS, Guilherme ; MANDELLI, Marcelo ; OST, Luciano ; MORAES, FERNANDO GEHM . Hierarchical Energy Monitoring for Task Mapping in Many-core Systems. Journal of Systems Architecture , v. 63, p. 80-92, 2016.

  • HECK, GUILHERME ; HECK, LEANDRO S. ; MOREIRA, MATHEUS T. ; MORAES, FERNANDO G. ; CALAZANS, NEY L. V. . A new local clock generator for globally asynchronous locally synchronous MPSoCs. Analog Integrated Circuits and Signal Processing (Dordrecht. Online) , v. 89, p. 631-640, 2016.

  • DUENHA, Liana ; MADALOZZO, Guilherme ; SANTIAGO, Thiago ; MORAES, FERNANDO ; AZEVEDO, Rodolfo . MPSoCBench: A benchmark for high-level evaluation of multiprocessor system-on-chip tools and methodologies. Journal of Parallel and Distributed Computing (Print) , v. 95, p. 138-157, 2016.

  • WACHTER, Eduardo ; FOCHI, Vinicius ; BARRETO, Francisco ; AMORY, ALEXANDRE ; MORAES, FERNANDO . A Hierarchical and Distributed Fault Tolerant Proposal for NoC-based MPSoCs. IEEE Transactions on Emerging Topics in Computing , v. 6, p. 1-1, 2016.

  • DUENHA, Liana ; MADALOZZO, Guilherme ; MORAES, FERNANDO GEHM ; AZEVEDO, Rodolfo . Exploiting performance, dynamic power and energy scaling in full-system simulators. Concurrency and Computation , v. 99, p. 1, 2016.

  • RUARO, Marcelo ; CARARA, Everton Alceu ; MORAES, FERNANDO GEHM . Runtime Adaptive Circuit Switching and Flow Priority in NoC-Based MPSoCs. IEEE Transactions on Very Large Scale Integration (VLSI) Systems , v. 23, p. 1077-1088, 2015.

  • MOREIRA, MATHEUS TREVISAN ; ARENDT, MICHEL ; MORAES, FERNANDO GEHM ; CALAZANS, NEY LAERT VILAR . Static Differential NCL Gates: Toward Low Power. IEEE Transactions on Circuits and Systems. II, Express Briefs , v. 62, p. 563-567, 2015.

  • MORAES, Fernando Gehm ; CARARA, Everton Alceu ; CALAZANS, Ney . Differentiated Communication Services for NoC-Based MPSoCs. IEEE Transactions on Computers (Print) , v. 63, p. 595-608, 2014.

  • MOREIRA, MATHEUS TREVISAN ; TROJAN, Guilherme ; MORAES, FERNANDO GEHM ; CALAZANS, NEY LAERT VILAR . Spatially Distributed Dual-Spacer Null Convention Logic Design. Journal of Low Power Electronics (Print) , v. 10, p. 313-320, 2014.

  • MORENO, Edson ; WEBBER, THAIS ; MARCON, César ; MORAES, FERNANDO ; CALAZANS, Ney . MoNoC: A Monitored Network on Chip with Path Adaptation Mechanism. Journal of Systems Architecture , v. 60, p. 783-795, 2014.

  • MOREIRA, MATHEUS TREVISAN ; MORAES, FERNANDO GEHM ; CALAZANS, NEY LAERT VILAR . Beware the Dynamic C-Element. IEEE Transactions on Very Large Scale Integration (VLSI) Systems , v. 22, p. 1644-1647, 2014.

  • OST, Luciano ; MANDELLI, Marcelo ; ALMEIDA, Gabriel Marchesan ; MÖLLER, Leandro Heleno ; INDRUSIAK, Leandro Soares ; SASSATELLI, Gilles ; BENOIT, Pascal ; GLESNER, Manfred ; ROBERT, Michel ; MORAES, Fernando Gehm . Power-Aware Dynamic Mapping Heuristics for NoC-Based MPSoCs Using a Unified Model-Based Approach. ACM Transactions on Embedded Computing Systems , v. 12, p. TECS1203-75, 2013.

  • OST, Luciano ; VARYANI, S. ; INDRUSIAK, Leandro Soares ; MANDELLI, Marcelo ; ALMEIDA, Gabriel Marchesan ; WACHTER, Eduardo ; MORAES, Fernando Gehm ; SASSATELLI, Gilles . Enabling Adaptive Techniques in Heterogeneous MPSoCs Based on Virtualization. ACM T RECONFIG TECHN , v. 5, p. 17:1-17:11, 2012.

  • CHAVES, Tales ; MORAES, Fernando Gehm . Distributed Shared Memory for NoC-based MPSoCs. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 7, p. 47-60, 2012.

  • MARCON, César ; CALAZANS, Ney ; MORENO, Edson ; MORAES, Fernando Gehm ; HESSEL, Fabiano ; SUSIN, Altamiro Amadeu . CAFES: A Framework for Intrachip Application Modeling and Communication Architecture Design. Journal of Parallel and Distributed Computing (Print) , v. 71, p. 714-728, 2011.

  • AMORY, Alexandre de Morais ; LAZZARI, Cristiano ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . A New Test Scheduling Algorithm Based on Networks-on-Chip as Test Access Mechanisms. Journal of Parallel and Distributed Computing (Print) , v. 71, p. 675-686, 2011.

  • OST, Luciano ; GUINDANI, Guilherme Montez ; INDRUSIAK, Leandro Soares ; MAATTA, Sanna ; MORAES, Fernando Gehm . Exploring NoC-Based MPSoC Design Space with Power Estimation Models. IEEE Design & Test of Computers (Print) , v. 28, p. 16-29, 2011.

  • SOARES, Rafael ; CALAZANS, Ney ; MORAES, Fernando Gehm ; TORRES, Lionel ; MAURINE, P. . A Robust Architectural Approach for Cryptographic Algorithms using GALS Pipelines. IEEE Design & Test of Computers (Print) , v. 28, p. 62-71, 2011.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Dynamic Task Mapping for MPSoCs. IEEE Design & Test of Computers (Print) , v. 27, p. 26-35, 2010.

  • MAATTA, Sanna ; MÖLLER, Leandro Heleno ; INDRUSIAK, Leandro Soares ; OST, Luciano ; GLESNER, Manfred ; NURMI, Jari ; MORAES, Fernando Gehm . Joint Validation of Application Models and Multi-Abstraction Network-on-Chip Platforms. International Journal of Embedded and Real-Time Communication Systems , v. 1, p. 86-101, 2010.

  • LOMME, V. ; DEHBAOUI, A. ; MAURINE, P. ; TORRES, Lionel ; ROBERT, Michel ; SOARES, Rafael ; CALAZANS, Ney ; MORAES, Fernando Gehm . Secure Triple Track Logic Robustness Against Differential Power and Electromagnetic Analyses. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 4, p. 20-28, 2009.

  • TEDESCO, Leonel Pablo ; CALAZANS, Ney ; MORAES, Fernando Gehm . Buffer Sizing for Multimedia Flows in Packet-Switching NoCs. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 3, p. 46-56, 2008.

  • CARARA, Everton Alceu ; CALAZANS, Ney ; MORAES, Fernando Gehm . A New Router Architecture for High-Performance Intrachip Networks. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 3, p. 23-31, 2008.

  • MARCON, César ; MORENO, Edson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Comparison of network-on-chip mapping algorithms targeting low energy consumption. IEE Proceedings. Computers And Digital Techniques (Online) (Cessou em 2006. Cont. ISSN 1751-861X IET Computers & Digital Techniques (Online)) , v. 2, p. 471-482, 2008.

  • AMORY, Alexandre de Morais ; GOSSEN, Kess ; MARINISSEN, Erik ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . Wrapper Design for the Reuse of a Bus, Network-on-Chip, or Other Functional Interconnect as Test Access Mechanism. IEE Proceedings. Computers And Digital Techniques (Online) (Cessou em 2006. Cont. ISSN 1751-861X IET Computers & Digital Techniques (Online)) , v. 1, p. 197-206, 2007.

  • MARCON, César ; PALMA, José Carlos Sant'anna ; CALAZANS, Ney ; MORAES, Fernando Gehm . Design and Prototyping of an SDH-E1 Mapper Soft-Core. Revista da Sociedade Brasileira de Telecomunicações , Campinas, v. 20, n.2, p. 74-82, 2005.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; OST, Luciano . HERMES: an Infrastructure for Low Area Overhead Packet-switching Networks on Chip. Integration (Amsterdam) , Amsterdam, v. 38, n.1, p. 69-93, 2004.

  • PALMA, José Carlos Sant'anna ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm ; CALAZANS, Ney . Core Communication Interface for FPGAs. JICS. Journal of Integrated Circuits and Systems , Porto Alegre, v. 1, n.1, p. 44-51, 2004.

  • CAPPELATTI, Ewerton Artur ; MORAES, Fernando Gehm ; CALAZANS, Ney ; OLIVEIRA, Leandro Augusto de . Barramento de alto desempenho para interação software/hardware. Revista Tecnologia e Tendências , Novo Hamburgo, v. 3, n.1, p. 7-18, 2004.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; MARCON, César ; MESQUITA, Daniel ; PALMA, José Carlos Sant'anna ; BLAUTH, Vitor Hugo . Design and Prototyping of an E1 Drop_Insert Soft Core. IEE Proceedings. Communications (Cessou em 2006. Cont. ISSN 1751-8628 IET Communications (Print)) , Londres, v. 150, n.4, p. 239-243, 2003.

  • CALAZANS, Ney ; MORAES, Fernando Gehm . Integrating the teaching of computer organization and architecture with digital hardware design early in undergraduate courses. IEEE Transactions on Education , Piscataway, v. 44, n.2, p. 109-119, 2001.

  • CALAZANS, Ney ; MORAES, Fernando Gehm ; TOROK, Delfim ; ANDREOLI, Andrey . Projeto para Prototipação de um IP Soft Core MAC Ethernet. Revista de Informática Teórica e Aplicada , Porto Alegre, v. 8, n.1, p. 23-41, 2001.

  • REIS, André ; MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel ; REIS, Ricardo Augusto da Luz . Extensive use of CMOS Complex Gates with Terminal Suppressed BDDs. Journal of the Brazilian Computer Society , São Paulo, v. 2, n.2, p. 63-75, 1995.

  • REIS, André ; MORAES, Fernando Gehm . Projeto de um Circuito Integrado para Modem de Banda Base. Revista IPESI Eletro -Eletronica, Sao Paulo, v. 10, n.175, p. 43-46, 1990.

  • AMORY, Alexandre de Morais ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . Testing Chips with Mesh-Based Network-on-Chip. Koln: Lambert Academic Publishing, 2009. v. 1. 166p .

  • LUCAS, Alzemiro Henrique ; AMORY, Alexandre de Morais ; MORAES, Fernando Gehm . Crosstalk Fault Tolerant NoC: Design and Evaluation. In: Jurgen Becker; Marcelo Johann; Ricardo Reis. (Org.). VLSI-SoC: Technologies for Systems Integration. 1ed.Heidelberg: Springer, 2011, v. 1, p. 81-93.

  • MÖLLER, Leandro Heleno ; GREHS, Ismael Augusto ; CARVALHO, Ewerson ; SOARES, Rafael ; CALAZANS, Ney ; MORAES, Fernando Gehm . A NoC-based Infrastructure to Enable Dynamic Self Reconfigurable Systems. In: ih-Sheng Shen (National Chung Cheng University, Taiwan); Pao-Ann Hsiung (National Chung Cheng University, Taiwan). (Org.). Dynamic Reconfigurable Network-on-Chip Design: Innovations for Computational Processing and Communication. Hershey, PA: IGI Global, 2010, v. 1, p. 1-27.

  • MELLO, Aline Vieira de ; CALAZANS, Ney ; MORAES, Fernando Gehm . QoS in Networks-on-Chip - Beyond Priority and Circuit Switching Techniques. In: Ricardo Reis, Vincent Mooney, Paul Hasler. (Org.). VLSI-SoC: Advanced Topics on Systems on a Chip. 1ed.New York: Springer, 2009, v. 291, p. 109-130.

  • MARCON, César ; PALMA, José Carlos Sant'anna ; CALAZANS, Ney ; MORAES, Fernando Gehm ; SUSIN, Altamiro Amadeu ; REIS, Ricardo Augusto da Luz . Modeling the Traffic Effect for the Application Cores Mapping Problem onto NoCs. In: Ricardo Reis, Adam Osseiran, Hans-Joerg Pfleiderer. (Org.). VLSI-SoC from Systems to Silicon. Dordrecht: Springer, 2007, v. 1, p. 179-194.

  • MESQUITA, Daniel ; TECHER, Jean-denis ; TORRES, Lionel ; ROBERT, Michel ; CATHEBRAS, G. ; SASSATELLI, Gilles ; MORAES, Fernando Gehm . Current Mask Generation: an Analog Circuit to Thwart DPA Attacks. In: Ricardo Reis, Adam Osseiran, Hans-Joerg Pfleiderer. (Org.). VLSI-SoC from Systems to Silicon. Dordrecht: Springer, 2007, v. , p. 317-330.

  • AMORY, Alexandre de Morais ; OLIVEIRA, Leandro Augusto de ; MORAES, Fernando Gehm . Software-Based Test for Non-Programmable Cores in Bus-Based System-on-Chip Architectures. In: Glesner, M.; Reis, R.; Indrusiak, L.; Mooney, V.; Eveking, H. (Org.). VLSI-SOC: From Systems to Chips. 1ed.New York: Springer, 2006, v. 200, p. 165-179.

  • MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm . Redes Intra-chip: Projeto da Rede Hermes. In: Ricardo Reis; Sandro Sawicki; Rafael Santos. (Org.). Advanced Topics on Microelectronics. 1ed.Porto Alegre: Doravante Publishers, 2006, v. 1, p. 121-144.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; MÖLLER, Leandro Heleno ; BRIÃO, Eduardo Wenzel ; CARVALHO, Ewerson . Dynamic and Partial Reconfiguration in FPGAs SoCs: Requirements, Tools and a Case Study. In: Patrick Lyshght; Wolfgang Rosenstiel. (Org.). New Algorithms, Architectures and Applications for Reconfigurable Computing. Dordrecht: Springer, 2005, v. 1, p. 157-170.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Geração Automática de Leiaute. In: Antonio García Rozo; Ricardo da Luz Reis. (Org.). Sistemas Digitales - Metodologías de diseño VLSI. 1ed.Bogotá: Ediciones Uniandes, 2003, v. 1, p. 67-100.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; FERREIRA, Everton ; LIEDKE, Daniel . Implementação eficiente de uma arquitetura load/store em VHDL. In: Edward David Moreno Ordonez; Jorge Luiz e Silva. (Org.). Computação Reconfigurável - Experiências e Perspectivas. Maríla: Fundação de Ensino Eurípedes Soares da Rocha, 2000, v. , p. 2-13.

  • CALAZANS, Ney ; MORAES, Fernando Gehm ; QUINTANS, Katherine ; NEUWALD, Felipe . Accelerating Sorting Through the Use of Reconfigurable Hardware. In: Edward David Moreno Ordonez; Jorge Luiz e Silva. (Org.). Computação Reconfigurável - Experiências e Perspectivas. Marília: Fundação de Ensino Eurípedes Soares da Rocha, 2000, v. , p. 30-35.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel . Estudo da viabilidade de implementação de um sistema de localização e reconhecimento de objetos com uso de RNAs implementadas em FPGA. In: Edward David Moreno Ordonez; Jorge Luiz e Silva. (Org.). Computação Reconfigurável - Experiências e Perspectivas. Marília: Fundação de Ensino Eurípedes Soares da Rocha, 2000, v. , p. 226-235.

  • MORAES, Fernando Gehm . Anatomia de uma Ferramenta de Síntese Automática de Leiaute. In: Ricardo Reis. (Org.). Concepção de Circuitos Integrados. 1ed.Porto Alegre: sagra Luzzatto, 2000, v. , p. 187-232.

  • MORAES, Fernando Gehm . Projeto Físico Automático Utilizando a Ferramenta TROPIC. In: Ricardo Augusto da Luz Reis. (Org.). Sistemas Digitales. : , 2000, v. , p. 233-279.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel . A Virtual CMOS Library Approach for Fast Layout Synthesis. In: Luis Miguel Silveira; Srinivas Devadas; Ricardo Reis. (Org.). VLSI: Systems on a Chip. Lisbon: Kluwer Academic Publishers, 1999, v. , p. 415-426.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz ; KASTENSMIDT, Fernanda Lima . An Efficient Layout Style For Three-Metal CMOSMacro-Cells. In: Ricardo Reis; Luc Claesen. (Org.). VLSI: Integrated Systems on Silicon. London: Chapman & Hall, 1997, v. , p. 415-426.

  • ROBERT, Michel ; TORRES, Lionel ; MORAES, Fernando Gehm ; AUVERGNE, Daniel . Performance Comparison of Logic Blocks Units Implemented In FPGA's Families. In: Gabriele Saucier. (Org.). Logic and Architecture Synthesis - State of the art and novel approaches. Grenoble - França: Chapman & Hall, 1995, v. , p. 124-135.

  • RUARO, Marcelo ; CAIMI, LUCIANO L. ; FOCHI, Vinicius ; MORAES, FERNANDO G. . A Framework for Heterogeneous Many-core SoCs Generation. In: 2019 IEEE 10th Latin American Symposium on Circuits & Systems (LASCAS), 2019, Armenia. 2019 IEEE 10th Latin American Symposium on Circuits & Systems (LASCAS). Piscataway: IEEE, 2019. v. 1. p. 89-92.

  • CAIMI, Luciano ; MORAES, FERNANDO GEHM . Security in Many-Core SoCs Leveraged by Opaque Secure Zones. In: 2019 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2019, Miami. 2019 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2019. v. 1. p. 471-476.

  • KOROL, Guilherme ; MORAES, FERNANDO GEHM . A FPGA parameterizable multi-layer architecture for CNNs. In: Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design, 2019, São Paulo. Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design - SBCCI '19. New York: ACM Press, 2019. v. 1. p. 1-6.

  • DA SILVA, ALZEMIRO LUCAS ; MARTINS, ANDRÉ LUÍS DEL MESTRE ; MORAES, FERNANDO GEHM . Fine-grain temperature monitoring for many-core systems. In: Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design, 2019, São Paulo. Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design - SBCCI '19. New York: ACM Press, 2019. v. 1. p. 1-6.

  • MOREIRA, Luiz Carlos ; NETO, JOSÉ FONTEBASSO ; OLIVEIRA, Walter Silva ; FERAUCHE, Thiago ; HECK, GUILHERME ; CALAZANS, NEY LAERT VILAR ; MORAES, FERNANDO GEHM . An IR-UWB pulse generator using PAM modulation with adaptive PSD in 130nm CMOS process. In: Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design, 2019, São Paulo. Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design - SBCCI '19, 2019. v. 1. p. 1-6.

  • SANT'ANA, ANDERSON CAMARGO ; MEDINA, HENRIQUE MARTINS ; FIORENTIN, KEVIN BOUCINHA ; MORAES, FERNANDO GEHM . Lightweight security mechanisms for MPSoCs. In: Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design, 2019, São Paulo. Proceedings of the 32nd Symposium on Integrated Circuits and Systems Design - SBCCI '19. New York: ACM Press, 2019. v. 1. p. 1-6.

  • RUARO, Marcelo ; VELLOSO, Nedison ; JANTSCH, Axel ; MORAES, FERNANDO G. . Distributed SDN architecture for NoC-based many-core SoCs. In: the 13th IEEE/ACM International Symposium, 2019, New York. Proceedings of the 13th IEEE/ACM International Symposium on Networks-on-Chip - NOCS '19. New York: ACM Press, 2019. v. 1. p. 1-8.

  • OLIVEIRA, Bruno ; REUSCH, Rafael ; MEDINA, Henrique ; MORAES, FERNANDO . Evaluating the cost to cipher the NoC communication. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. v. 1. p. 1-4.

  • CAIMI, LUCIANO L. ; FOCHI, Vinicius ; WACHTER, Eduardo ; MORAES, FERNANDO G. . Runtime creation of continuous secure zones in many-core systems for secure applications. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. v. 1. p. 1-6.

  • RUARO, Marcelo ; MEDINA, HENRIQUE MARTINS ; AMORY, ALEXANDRE M. ; MORAES, FERNANDO GEHM . Software-Defined Networking Architecture for NoC-based Many-Cores. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. v. 1. p. 1.

  • JURACY, LEONARDO R. ; MOREIRA, MATHEUS T. ; KUENTZER, FELIPE A. ; MORAES, FERNANDO G. ; AMORY, ALEXANDRE M. . An LSSD Compliant Scan Cell for Flip-Flops. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. v. 1. p. 1.

  • BORTOLON, FELIPE T. ; ABICH, Geancarlo ; BAMPI, SERGIO ; REIS, RICARDO ; MORAES, FERNANDO ; OST, Luciano . Exploring the Impact of Soft Errors on NoC-based Multiprocessor Systems. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. v. 1. p. 1.

  • WEBER, IACANA I. ; MORAES, FERNANDO GEHM ; DE OLIVEIRA, LEONARDO L. ; CARARA, EVERTON A. . Exploring Asynchronous End-to-End Communication Through a Synchronous NoC. In: 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018, Bento Gonçalves - RS. 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018. p. 1-6.

  • FOCHI, Vinicius ; CAIMI, LUCIANO L. ; DA SILVA, MARCELO H. ; MORAES, FERNANDO GEHM . Fault-Tolerance at the Management Level in Many-Core Systems. In: 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018, Bento Gonçalves - RS. 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018. v. 1. p. 1-6.

  • OLIVEIRA, BRUNO S. ; MEDINA, Henrique ; SANTANA, Anderson ; MORAES, Fernando Gehm . Secure Environment Architecture for MPSoCs. In: SBCCI, 2018, Bento Gonçalves. Symposium on Integrated Circuits and Systems Design, 2018. v. 1. p. 1-6.

  • CAIMI, LUCIANO L. ; FOCHI, Vinicius ; MORAES, FERNANDO G. . Secure Admission of Applications in Many-cores. In: 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, Bordeaux. 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018. v. 1. p. 761-764.

  • HAMERSKI, JEAN CARLO ; DOMINGUES, ANDERSON R.P. ; MORAES, FERNANDO G. ; AMORY, ALEXANDRE . Evaluating Serialization for a Publish-Subscribe Based Middleware for MPSoCs. In: 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, Bordeaux. 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018. v. 1. p. 773-776.

  • MARCHESAN, GREGORY C. ; WEIRICH, NELSON R. ; CULAU, EDUARDO C. ; WEBER, IACANA IANISKI ; MORAES, FERNANDO GEHM ; CARARA, EVERTON ; DE OLIVEIRA, LEONARDO LONDERO . Exploring RSA Performance up to 4096-bit for Fast Security Processing on a Flexible Instruction Set Architecture Processor. In: 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, Bordeaux. 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018. v. 1. p. 757-760.

  • MARTINS, ANDRE ; RUARO, Marcelo ; SANTANA, Anderson ; MORAES, FERNANDO G. . Runtime energy management under real-time constraints in MPSoCs. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. v. 1. p. 1-2592.

  • RUARO, Marcelo ; MORAES, FERNANDO G. . Demystifying the cost of task migration in distributed memory many-core systems. In: 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. 2017 IEEE International Symposium on Circuits and Systems (ISCAS), 2017. v. 1. p. 1-151.

  • CAIMI, Luciano ; FOCHI, Vinicius ; WACHTER, Eduardo ; MUNHOZ, Daniel ; MORAES, FERNANDO GEHM . Activation of Secure Zones in Many-Core Systems with Dynamic Rerouting. In: IEEE International Symposium on Circuits and Systems (ISCAS), 2017, Baltimore. ISCAS, 2017. v. 1. p. 144-147.

  • BORTOLON, FELIPE T. ; MORAES, FERNANDO G. ; MOREIRA, MATHEUS T. ; BAMPI, SERGIO . Estimation methods for static noise margins in CMOS subthreshold logic circuits. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17. New York: ACM Press, 2017. v. 1. p. 90.

  • CAIMI, LUCIANO L. ; FOCHI, Vinicius ; WACHTER, Eduardo ; MUNHOZ, Daniel ; MORAES, FERNANDO G. . Secure admission and execution of applications in many-core systems. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17. New York: ACM Press, 2017. v. 1. p. 65.

  • BORTOLON, FELIPE T. ; MORAES, FERNANDO G. . Hardware and software infrastructure to implement many-core systems in modern FPGAs. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17. New York: ACM Press, 2017. v. 1. p. 79.

  • RUARO, Marcelo ; MEDINA, HENRIQUE MARTINS ; MORAES, FERNANDO GEHM . SDN-Based Circuit-Switching for Many-Cores. In: 2017 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2017, Bochum. 2017 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2017. v. 1. p. 385-390.

  • FOCHI, Vinicius ; CAIMI, LUCIANO L. ; RUARO, Marcelo ; WACHTER, Eduardo ; MORAES, FERNANDO G. . System management recovery protocol for MPSoCs. In: 2017 30th IEEE International SystemonChip Conference (SOCC), 2017, Munich. 2017 30th IEEE International System-on-Chip Conference (SOCC), 2017. v. 1. p. 367-374.

  • JURACY, Leonardo ; LAZZAROTTO, Felipe ; PIGATTO, Daniel ; CALAZANS, NEY LAERT VILAR ; MORAES, Fernando Gehm . XGT4: an Industrial Grade, Open Source Tester for Multi-Gigabit Networks. In: IEEE International Conference on Electronics, Circuits and Systems, 2017, Batumi. ICECS, 2017. v. 1.

  • RUARO, Marcelo ; LAZZAROTTO, FELIPE B. ; MARCON, CESAR A. ; MORAES, FERNANDO G. . DMNI: A specialized network interface for NoC-based MPSoCs. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016. v. 1. p. 1202-1205.

  • WACHTER, Eduardo ; BARRETO, Francisco ; FOCHI, VINICUIS ; AMORY, ALEXANDRE M. ; MORAES, FERNANDO G. . A layered approach for fault tolerant NoC-based MPSoCs Special session: Dependable MPSoCs. In: 2016 17th LatinAmerican Test Symposium (LATS), 2016, Foz do Iguacu. 2016 17th Latin-American Test Symposium (LATS), 2016. v. 1. p. 189-194.

  • MADALOZZO, Guilherme ; INDRUSIAK, LEANDRO S. ; MORAES, FERNANDO G. . Mapping of real-time applications on a packet switching NoC-based MPSoC. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. v. 1. p. 640-643.

  • MARTINS, ANDRE L. M. ; SANT'ANA, ANDERSON C. ; MORAES, FERNANDO G. . Runtime energy management for many-core systems. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. v. 1. p. 380-383.

  • RUARO, Marcelo ; CHAMORRA, Henrique ; RUBIN, Felipe ; AMORY, ALEXANDRE ; MORAES, FERNANDO G. . A data extraction and debugging framework for large-scale MPSoCs. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. v. 1. p. 616-619.

  • ABICH, G. ; MANDELLI, M. G. ; ROSA, F. R. ; MORAES, F. ; OST, L. ; REIS, R. . Extending FreeRTOS to support dynamic and distributed mapping in multiprocessor systems. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. v. 1. p. 712-715.

  • MADALOZZO, Guilherme ; DUENHA, Liana ; AZEVEDO, Rodolfo ; MORAES, FERNANDO G. . Scalability evaluation in many-core systems due to the memory organization. In: 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016, Monte Carlo. 2016 IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2016. v. 1. p. 396-399.

  • CASTILHOS, Guilherme ; MORAES, FERNANDO GEHM ; OST, Luciano . A lightweight software-based runtime temperature monitoring model for multiprocessor embedded systems. In: 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016, Belo Horizonte. 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016. v. 1. p. 1-6.

  • RUARO, Marcelo ; MORAES, FERNANDO GEHM . Dynamic Real-Time Scheduler for Large-Scale MPSoCs. In: the 26th edition, 2016, Boston. Proceedings of the 26th edition on Great Lakes Symposium on VLSI - GLSVLSI '16, 2016. v. 1. p. 341-356.

  • FERREIRA, JOAO M. ; SILVEIRA, Jarbas ; SILVEIRA, Jardel ; CATALDO, Rodrigo ; WEBBER, THAIS ; MORAES, FERNANDO G. ; MARCON, CESAR . Efficient traffic balancing for NoC routing latency minimization. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016. v. 1. p. 2599-2602.

  • MANDELLI, Marcelo ; OST, Luciano ; SASSATELLI, Gilles ; MORAES, FERNANDO . Trading-off system load and communication in mapping heuristics for improving NoC-based MPSoCs reliability. In: 2015 16th International Symposium on Quality Electronic Design (ISQED), 2015, Santa Clara. Sixteenth International Symposium on Quality Electronic Design, 2015. v. 1. p. 392-396.

  • BARRETO, FRANCISCO F. S. ; AMORY, ALEXANDRE M. ; MORAES, FERNANDO G. . Fault recovery protocol for distributed memory MPSoCs. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015. v. 1. p. 421-424.

  • WACHTER, Eduardo ; VENTROUX, Nicolas ; MORAES, FERNANDO G. . A context saving fault tolerant approach for a shared memory many-core architecture. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015. v. 1. p. 1570-1573.

  • FOCHI, Vinicius ; WACHTER, Eduardo ; ERICHSEN, Augusto ; AMORY, ALEXANDRE M. ; MORAES, FERNANDO G. . An integrated method for implementing online fault detection in NoC-based MPSoCs. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015. v. 1. p. 1562-1565.

  • DUENHA, Liana ; MADALOZZO, Guilherme ; SANTIAGO, Thiago ; MORAES, Fernando Gehm ; AZEVEDO, Rodolfo . Exploração de Desempenho, Consumo Dinâmico e Eficiência Energética em MPSoC. In: Simpósio em Sistemas Computacionais (WSCAD-SSC), 2015, Florianópolis. WSCAD, 2015. v. 1. p. 1.

  • SILVA, DOUGLAS R. G. ; MORAES, FERNANDO G. . Differentiation of MPSoCs message classes using multiple NoCs. In: 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015, Cairo. 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015. v. 1. p. 312-315.

  • FERNANDES, Ramon ; OLIVEIRA, Bruno ; SEPULVEDA, JOHANNA ; MARCON, CESAR ; MORAES, FERNANDO G. . A non-intrusive and reconfigurable access control to secure NoCs. In: 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015, Cairo. 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015. v. 1. p. 316-319.

  • RUARO, Marcelo ; MADALOZZO, Guilherme ; MORAES, FERNANDO G. . A hierarchical LST-based task scheduler for NoC-based MPSoCs with slack-time monitoring support. In: 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015, Cairo. 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015. v. 1. p. 308-311.

  • MARTINS, ANDRE L. M. ; RUARO, Marcelo ; MORAES, FERNANDO G. . Hierarchical energy monitoring for many-core systems. In: 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015, Cairo. 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015. v. 1. p. 657-660.

  • MADALOZZO, Guilherme ; MANDELLI, Marcelo ; OST, Luciano ; MORAES, FERNANDO G. . A platform-based design framework to boost many-core software development. In: 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015, Cairo. 2015 IEEE International Conference on Electronics, Circuits, and Systems (ICECS), 2015. p. 320-323.

  • HECK, GUILHERME ; HECK, LEANDRO S. ; MOREIRA, MATHEUS T. ; MORAES, FERNANDO G. ; CALAZANS, NEY L. V. . A digitally controlled oscillator for fine-grained local clock generators in MPSoCs. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS), 2015. v. 1. p. 1-4.

  • MANDELLI, Marcelo ; CASTILHOS, Guilherme ; SASSATELLI, Gilles ; OST, Luciano ; MORAES, FERNANDO G. . A Distributed Energy-aware Task Mapping to Achieve Thermal Balancing and Improve Reliability of Many-core Systems. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15, 2015. v. 1. p. 1-6.

  • GIBILUKA, Matheus ; MOREIRA, MATHEUS TREVISAN ; MORAES, FERNANDO GEHM ; CALAZANS, NEY LAERT VILAR . BAT-Hermes: A transition-signaling bundled-data NoC router. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS), 2015. v. 1. p. 1-4.

  • GUAZZELLI, RICARDO A. ; MORAES, FERNANDO G. ; CALAZANS, NEY L. V. ; MOREIRA, MATHEUS T. . SDDS-NCL Design. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15, 2015. v. ACM. p. 1-6.

  • ERICHSEN, Augusto ; WACHTER, Eduardo ; MORAES, FERNANDO GEHM . Rede Paralela Dedicada a Serviços para Tolerância a Falhas em MPSoCs baseados em NoC. In: Workshop Iberchip (IBERCHIP), 2014, Santiago. IBERCHIP, 2014. v. 1.

  • MARTINS, ANDRE L. M. ; SILVA, DOUGLAS R. G. ; CASTILHOS, GUILHERME M. ; MONTEIRO, THIAGO M. ; MORAES, FERNANDO G. . A method for NoC-based MPSoC energy consumption estimation. In: 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014, Marseille. 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014. v. 1. p. 427-430.

  • SILVA, DOUGLAS R. G. ; OLIVEIRA, BRUNO S. ; MORAES, FERNANDO G. . Effects of the NoC architecture in the performance of NoC-based MPSoCs. In: 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014, Marseille. 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014. v. 1. p. 431-434.

  • WACHTER, Eduardo ; ERICHSEN, Augusto ; JURACY, Leonardo ; AMORY, ALEXANDRE ; MORAES, FERNANDO G. . A Fast Runtime Fault Recovery Approach for NoC-Based MPSoCS for Performance Constrained Applications. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14, 2014. v. 1. p. 1-6.

  • CASTILHOS, Guilherme ; WACHTER, Eduardo ; MADALOZZO, Guilherme ; ERICHSEN, Augusto ; MONTEIRO, Thiago ; MORAES, FERNANDO . A framework for MPSoC generation and distributed applications evaluation. In: 2014 15th International Symposium on Quality Electronic Design (ISQED), 2014, Santa Clara. Fifteenth International Symposium on Quality Electronic Design, 2014. v. 1. p. 408-411.

  • MORENO, Edson ; WEBBER, THAIS ; MARCON, CESAR ; MORAES, FERNANDO ; CALAZANS, Ney . A monitored NoC with runtime path adaptation. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014. v. 1. p. 1965-1965.

  • ROSA, Felipe ; OST, Luciano ; RAUPP, THIAGO ; MORAES, FERNANDO ; REIS, RICARDO . Fast energy evaluation of embedded applications for many-core systems. In: 2014 24th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS), 2014, Palma de Mallorca. 2014 24th International Workshop on Power and Timing Modeling, Optimization and Simulation (PATMOS), 2014. v. 1. p. 1-6.

  • WACHTER, Eduardo ; ERICHSEN, Augusto ; JURACY, Leonardo ; AMORY, ALEXANDRE ; MORAES, FERNANDO . Runtime fault recovery protocol for NoC-based MPSoCs. In: 2014 15th International Symposium on Quality Electronic Design (ISQED), 2014, Santa Clara. Fifteenth International Symposium on Quality Electronic Design, 2014. v. 1. p. 132-139.

  • RUARO, Marcelo ; CARARA, EVERTON A. ; MORAES, FERNANDO G. . Runtime QoS Support for MPSoC. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14, 2014. v. 1. p. 1-6.

  • RUARO, Marcelo ; CARARA, EVERTON A. ; MORAES, FERNANDO G. . Tool-set for NoC-based MPSoC debugging ? A protocol view perspective. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014. v. 1. p. 2531-2534.

  • WACHTER, Eduardo ; ERICHSEN, Augusto ; AMORY, ALEXANDRE ; MORAES, FERNANDO . Topology-Agnostic Fault-Tolerant NoC Routing Method. In: Design Automation and Test in Europe, 2013, Grenoble. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2013, 2013. v. 1. p. 1595-1600.

  • AMORY, ALEXANDRE ; MORENO, Edson ; MORAES, FERNANDO ; LUBASZEWSKI, MARCELO S. . Determining the test sources/sinks for NoC TAMs. In: 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013, Natal. 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013. v. 1. p. 8-13.

  • CASTILHOS, Guilherme ; MANDELLI, Marcelo ; MADALOZZO, Guilherme ; MORAES, FERNANDO . Distributed resource management in NoC-based MPSoCs with dynamic cluster sizes. In: 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013, Natal. 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013. v. 1. p. 153-158.

  • MOREIRA, MATHEUS T. ; OLIVEIRA, BRUNO S. ; MORAES, FERNANDO G. ; CALAZANS, NEY L. V. . Charge sharing aware NCL gates design. In: 2013 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFTS), 2013, New York City. 2013 IEEE International Symposium on Defect and Fault Tolerance in VLSI and Nanotechnology Systems (DFTS), 2013. v. 1. p. 212-217.

  • AMORY, ALEXANDRE ; MOREIRA, Matheus ; CALAZANS, Ney ; MORAES, FERNANDO ; LAZZARI, Cristiano ; LUBASZEWSKI, MARCELO S. . Evaluating the scalability of test buses. In: 2013 International Symposium on SystemonChip (SoC), 2013, Tampere. 2013 International Symposium on System on Chip (SoC), 2013. v. 1. p. 1-6.

  • RUARO, Marcelo ; CARARA, EVERTON A. ; MORAES, FERNANDO G. . Adaptive QoS techniques for NoC-based MPSoCs. In: 2013 International Symposium on SystemonChip (SoC), 2013, Tampere. 2013 International Symposium on System on Chip (SoC), 2013. v. 1. p. 1-6.

  • MANDELLI, MARCELO G. ; DA ROSA, FELIPE R. ; OST, Luciano ; SASSATELLI, Gilles ; MORAES, FERNANDO G. . Multi-level MPSoC modeling for reducing software development cycle. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013. v. 1. p. 489-492.

  • GUINDANI, GUILHERME ; MORAES, FERNANDO G. . Achieving QoS in NoC-based MPSoCs through Dynamic Frequency Scaling. In: 2013 International Symposium on SystemonChip (SoC), 2013, Tampere. 2013 International Symposium on System on Chip (SoC), 2013. v. 1. p. 1-6.

  • HECK,Guilherme ; GUAZZELLI, Ricardo ; MORAES, Fernando Gehm ; CALAZANS, Ney ; SOARES, Rafael . HardNoC: A Platform to Validate Networks on Chip through FPGA Prototyping. In: SPL, 2012, Bento Gonçalves. VIII Southern Programmable Logic Conference, 2012. v. 1. p. 15-20.

  • WACHTER, Eduardo ; LUCAS, Carlo ; CARARA, Everton Alceu ; MORAES, Fernando Gehm . An Open-source Framework for Heterogeneous MPSoC Generation. In: SPL, 2012, Bento Gonçalves. VIII Southern Programmable Logic Conference, 2012. v. 1. p. 1-6.

  • MORAES, Fernando Gehm ; MADALOZZO, Guilherme ; CASTILHOS, Guilherme ; CARARA, Everton Alceu . Proposal and Evaluation of a Task Migration Protocol for NoC-based MPSoCs. In: ISCAS, 2012, Seoul. IEEE International Symposium on Circuits and Systems, 2012. v. 1. p. 644-647.

  • MOREIRA, Matheus ; OLIVEIRA, Bruno ; MORAES, Fernando Gehm ; CALAZANS, Ney . Impact of C-Elements in Asynchronous Circuits. In: ISQED, 2012, Santa Clara, USA. International Symposium on Quality Electronic Design, 2012. v. 1. p. 438-444.

  • ROSA, Thiago Raupp da ; LARREA, Vivian ; CALAZANS, Ney ; MORAES, Fernando Gehm . Power Consumption Reduction in MPSoCs through DFS. In: SBCCI, 2012, Brasília. Symposium on Integrated Circuits and Systems Design. New York: IEEE Xplore Digital Library, 2012. v. 1. p. 1-6.

  • WACHTER, Eduardo ; MORAES, Fernando Gehm . MAZENOC: Novel Approach for Fault-Tolerant NoC Routing. In: SOCC, 2012, Niagara Falls. IEEE International SOC Conference. New York: IEEE, 2012. v. 1. p. 364-369.

  • MÖLLER, Leandro Heleno ; INDRUSIAK, Leandro Soares ; OST, Luciano ; MORAES, Fernando Gehm ; GLESNER, Manfred . Comparative Analysis of Dynamic Task Mapping Heuristics in Heterogeneous NoC-based MPSoCs. In: SOC, 2012, Tampere. International Symposium on System-on-Chip, 2012. v. 1.

  • PETRY, Carlos ; WACHTER, Eduardo ; MORAES, Fernando Gehm ; CALAZANS, Ney ; CASTILHOS, Guilherme . A Spectrum of MPSoC Models for Design and Verification Spaces Exploration. In: RSP, 2012, Tampere. IEEE International Symposium on Rapid System Prototyping, 2012. v. 1. p. 30-35.

  • MORAES, Fernando Gehm ; CARARA, Everton Alceu ; RUARO, Marcelo ; MADALOZZO, Guilherme . Evaluation of Adaptive Management Techniques in NoC-Based MPSoCs. In: ICECS, 2012, Sevilha. IEEE International Conference on Electronics, Circuits, and Systems. New York: IEEE Xplore Digital Library, 2012. v. 1. p. 548-551.

  • MANDELLI, Marcelo ; CASTILHOS, Guilherme ; MORAES, Fernando Gehm . Enhancing Performance of MPSoCs through Distributed Resource Management. In: ICECS, 2012, Sevilha. IEEE International Conference on Electronics, Circuits, and Systems. New York: IEEE Xplore Digital Library, 2012. v. 1. p. 544-547.

  • MORAES, Fernando Gehm ; MOREIRA, Matheus ; LUCAS, Carlo ; CORREA, Dairan ; CARDOSO, Douglas ; MAGNAGUAGNO, Maurício ; CASTILHOS, Guilherme ; CALAZANS, Ney . A Generic FPGA Emulation Framework. In: ICECS, 2012, Sevilha. IEEE International Conference on Electronics, Circuits, and Systems. New York: IEEE Xplore Digital Library, 2012. v. 1. p. 233-236.

  • CARARA, Everton Alceu ; ALMEIDA, Gabriel Marchesan ; SASSATELLI, Gilles ; MORAES, Fernando Gehm . Achieving Composability in NoC-Based MPSoCs Through QoS Management at Software Level. In: DATE, 2011, Grenoble. Design, Automation & Test in Europe, 2011. v. 1. p. 417-422.

  • ALMEIDA, Gabriel Marchesan ; BUSSEUIL, R. ; CARARA, Everton Alceu ; HERBERT, N. ; VARYANI, S. ; SASSATELLI, Gilles ; BENOIT, Pascal ; TORRES, Lionel ; MORAES, Fernando Gehm . Predictive Dynamic Frequency Scaling for Multi-Processor Systems-on-Chip. In: ISCAS, 2011, Rio de Janeiro. IEEE International Symposium on Circuits and Systems, 2011. v. 1. p. 1500-1503.

  • MANDELLI, Marcelo ; OST, Luciano ; CARARA, Everton Alceu ; GUINDANI, Guilherme Montez ; ROSA, Thiago Gouvea da ; MEDEIROS, Guilherme ; MORAES, Fernando Gehm . Energy-Aware Dynamic Task Mapping for NoC-based MPSoCs. In: ISCAS, 2011, Rio de Janeiro. IEEE International Symposium on Circuits and Systems, 2011. p. 1676-1679.

  • WACHTER, Eduardo ; BIAZI, Adelcio ; MORAES, Fernando Gehm . HeMPS-S: A Homogeneous NoC-Based MPSoCs Framework Prototyped in FPGAs. In: RECOSOC, 2011, Montpellier. International Workshop on Reconfigurable Communication-centric Systems-on-Chip, 2011.

  • CHAVES, Tales ; CARARA, Everton Alceu ; MORAES, Fernando Gehm . Exploiting Multicast Messages in Cache-Coherence Protocols for NoC-based MPSoCs. In: RECOSOC, 2011, Montpellier. International Workshop on Reconfigurable Communication-centric Systems-on-Chip, 2011.

  • OST, Luciano ; ALMEIDA, Gabriel Marchesan ; MANDELLI, Marcelo ; WACHTER, Eduardo ; VARYANI, S. ; INDRUSIAK, Leandro Soares ; SASSATELLI, Gilles ; ROBERT, Michel ; MORAES, Fernando Gehm . Exploring Heterogeneous NoC-based MPSoCs: from FPGA to High-Level Modeling. In: RECOSOC, 2011, Montpellier. International Workshop on Reconfigurable Communication-centric Systems-on-Chip, 2011.

  • MANDELLI, Marcelo ; OST, Luciano ; AMORY, Alexandre de Morais ; MORAES, Fernando Gehm . Multi-Task Dynamic Mapping onto NoC-based MPSoCs. In: SBCCI, 2011, João Pessoa. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2011. v. 1. p. 191-196.

  • ROSA, Thiago Raupp da ; GUINDANI, Guilherme Montez ; CARDOSO, Douglas ; CALAZANS, Ney ; MORAES, Fernando Gehm . A Self-adaptable Distributed DFS Scheme for NoC-based MPSoCs. In: SBCCI, 2011, João Pessoa. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2011. v. 1. p. 203-208.

  • CHAVES, Tales ; CARARA, Everton Alceu ; MORAES, Fernando Gehm . Energy-efficient Cache Coherence Protocol for NoC-based MPSoCs. In: SBCCI, 2011, João Pessoa. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2011. v. 1. p. 215-220.

  • AMORY, Alexandre de Morais ; LAZZARI, Cristiano ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . Early Estimation of Wire Length for Dedicated Test Access Mechanisms in Networks-on-Chip based SoCs. In: SBCCI, 2011, João Pessoa. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2011. v. 1. p. 73-78.

  • OST, Luciano ; MANDELLI, Marcelo ; ALMEIDA, Gabriel Marchesan ; INDRUSIAK, Leandro Soares ; MÖLLER, Leandro Heleno ; GLESNER, Manfred ; SASSATELLI, Gilles ; ROBERT, Michel ; MORAES, Fernando Gehm . Exploring Dynamic Mapping Impact on NoC-based MPSoCs Performance Using a Model- based Framework. In: SBCCI, 2011, João Pessoa. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2011. v. 1. p. 185-190.

  • MORENO, Edson ; MARCON, César ; CALAZANS, Ney ; MORAES, Fernando Gehm . Arbitration and Routing Impact on NoC Design. In: RSP, 2011, Karlsruhe. IEEE International Symposium on Rapid System Prototyping, 2011. v. 1. p. 193-198.

  • AMORY, Alexandre de Morais ; MARCON, César ; MORAES, Fernando Gehm ; LUBASZEWSKI, Marcelo Soares . Task Mapping on NoC-Based MPSoCs with Faulty Tiles: Evaluating the Energy Consumption and the Application Execution Time. In: RSP, 2011, Karlsruhe. IEEE International Symposium on Rapid System Prototyping, 2011. v. 1. p. 164-170.

  • MOREIRA, Matheus ; OLIVEIRA, Bruno ; PONTES, Julian ; MORAES, Fernando Gehm ; CALAZANS, Ney . Adapting a C-Element Design Flow for Low Power. In: ICECS, 2011, Beirute. IEEE International Conference on Electronics, Circuits, and Systems, 2011. v. 1. p. 45-48.

  • PROLONGE, R. ; CLERMIDY, Fabien ; TEDESCO, Leonel Pablo ; MORAES, Fernando Gehm . Dynamic Flow Reconfiguration Strategy to Avoid Communication Hot-Spots. In: DSD, 2011, Oulu (Finland). Euromicro Conference on Digital System Design, 2011. v. 1. p. 519-524.

  • CHAVES, Tales ; PETRY, Carlos ; MORAES, Fernando Gehm . Hierarquia de Memória em MPSoC Baseado em NoC: Implementação e Avaliação. In: IBERCHIP, 2010, Foz de Iguaçu. Iberchip Workshop, 2010.

  • MOREIRA, Odair ; MORAES, Fernando Gehm . Implementação e Avaliação de um MPSoC Homogêneo Interconectado por NoC. In: IBERCHIP, 2010, Foz de Iguaçu. Iberchip Workshop, 2010.

  • MÖLLER, Leandro Heleno ; RODRIGUES, A. ; MORAES, Fernando Gehm ; INDRUSIAK, Leandro Soares ; GLESNER, Manfred . Instruction Set Simulator for MPSoCs based on NoCs and MIPS Processors. In: ReCoSoC, 2010, Karlsruhe. Reconfigurable Communication-centric Systems on Chip, 2010.

  • INDRUSIAK, Leandro Soares ; OST, Luciano ; MORAES, Fernando Gehm ; MAATTA, Sanna ; NURMI, Jari ; MÖLLER, Leandro Heleno ; GLESNER, Manfred . Evaluating the impact of communication latency on applications running over on-chip multiprocessing platforms: a layered approach. In: IEEE INDIN, 2010, Osaka. IEEE International Conference on Industrial Informatics, 2010. v. 1. p. 148-153.

  • MÖLLER, Leandro Heleno ; FISCHER, Peter ; MORAES, Fernando Gehm ; INDRUSIAK, Leandro Soares ; GLESNER, Manfred . Improving QoS of Multi-Layer Networks-On-Chip with Partial and Dynamic Reconfiguration of Routers. In: FPL, 2010, Milão. International Conference on Field-Programmable Logic and Applications. Los Alamitos: IEEE CPS, 2010. v. 1. p. 229-233.

  • TEDESCO, Leonel Pablo ; ROSA, Thiago Gouvea da ; CALAZANS, Ney ; MORAES, Fernando Gehm . Implementation and Evaluation of a Congestion Aware Routing Algorithm for Networks-on-Chip. In: SBCCI, 2010, São Paulo. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2010. v. 1. p. 91-96.

  • ALMEIDA, Gabriel Marchesan ; VARYANI, S. ; BUSSEUIL, R. ; SASSATELLI, Gilles ; TORRES, Lionel ; BENOIT, Pascal ; CARARA, Everton Alceu ; MORAES, Fernando Gehm . Evaluating the Impact of Task Migration in Multi-Processor Systems-on-Chip. In: SBCCI, 2010, São Paulo. Symposium on Integrated Circuits and Systems Design. New York: ACM, 2010. v. 1. p. 73-78.

  • PONTES, Julian ; MOREIRA, Matheus ; MORAES, Fernando Gehm ; CALAZANS, Ney . Hermes-AA A 65nm Asynchronous NoC Router with Adaptive Routing. In: SOCC, 2010, Las Vegas. IEEE International SoC Conference, 2010. v. 1. p. 493-498.

  • PONTES, Julian ; MOREIRA, Matheus ; MORAES, Fernando Gehm ; CALAZANS, Ney . Hermes-A ? An Asynchronous NoC Router with Distributed Routing. In: PATMOS, 2010, Grenoble. International Workshop on Power and Timing Modeling, Optimization and Simulation, 2010.

  • TEDESCO, Leonel Pablo ; ROSA, Thiago Gouvea da ; MORAES, Fernando Gehm . A message-level monitoring protocol for QoS flows in NoCs. In: SOC, 2010, Tampere. International Symposium on System-on-Chip, 2010. v. 1. p. 84-88.

  • MAATTA, Sanna ; INDRUSIAK, Leandro Soares ; OST, Luciano ; MÖLLER, Leandro Heleno ; GLESNER, Manfred ; MORAES, Fernando Gehm ; NURMI, Jari . A Case Study of Hierarchically Heterogeneous Application Modelling Using UML and Ptolemy II. In: SOC, 2010, Tampere. International Symposium on System-on-Chip, 2010. v. 1. p. 68-71.

  • OST, Luciano ; INDRUSIAK, Leandro Soares ; MAATTA, Sanna ; MANDELLI, Marcelo ; NURMI, Jari ; MORAES, Fernando Gehm . Model-based Design Flow for NoC-based MPSoCs. In: ICECS, 2010, Atenas. IEEE International Conference on Electronics, Circuits, and Systems, 2010.

  • MAATTA, Sanna ; INDRUSIAK, Leandro Soares ; OST, Luciano ; MÖLLER, Leandro Heleno ; GLESNER, Manfred ; MORAES, Fernando Gehm ; NURMI, Jari . Model Based Approach to Heterogeneous Application Modelling for on-Chip Multicore Platforms. In: ACES-MB, 2010, Oslo. 3rd International Workshop on Model Based Architecting and Construction of Embedded Systems, 2010.

  • CARARA, Everton Alceu ; OLIVEIRA, Roberto ; CALAZANS, Ney ; MORAES, Fernando Gehm . HeMPS - A Framework for NoC-Based MPSoC Generation. In: ISCAS, 2009, Taipei. IEEE International Symposium on Circuits and Systems, 2009. v. 1. p. 1345-1348.

  • OST, Luciano ; GUINDANI, Guilherme Montez ; INDRUSIAK, Leandro Soares ; REINBRECHT, Cezar ; ROSA, Thiago Raupp da ; MORAES, Fernando Gehm . A High Abstraction, High Accuracy Power Estimation Model for Networks-on-Chip. In: SBCCI, 2009, Natal. 22nd Symposium on Integrated Circuits and Systems Design. New York: ACM, 2009. v. 1. p. 193-198.

  • TEDESCO, Leonel Pablo ; CLERMIDY, Fabien ; MORAES, Fernando Gehm . A Path-Load Based Adaptive Routing Algorithm for Networks-on-Chip. In: SBCCI, 2009, Natal. 22nd Symposium on Integrated Circuits and Systems Design. New York: ACM, 2009. v. 1. p. 141-146.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Investigating Runtime Task Mapping for NoC-based Multiprocessor SoCs. In: VLSI-SoC, 2009, Florianópolis. 17th IFIP/IEEE International Conference on Very Large Scale Integration, 2009. v. 1. p. 71-76.

  • CARARA, Everton Alceu ; CALAZANS, Ney ; MORAES, Fernando Gehm . Managing QoS Flows at Task Level in NoC-Based MPSoCs. In: VLSI-SoC, 2009, Florianópolis. 17th IFIP/IEEE International Conference on Very Large Scale Integration, 2009. v. 1. p. 133-138.

  • LUCAS, Alzemiro Henrique ; MORAES, Fernando Gehm . Crosstalk fault tolerant NoC - design and evaluation. In: VLSI-SoC, 2009, Florianópolis. 17th IFIP/IEEE International Conference on Very Large Scale Integration, 2009. v. 1. p. 115-120.

  • MAATTA, Sanna ; INDRUSIAK, Leandro Soares ; OST, Luciano ; MÖLLER, Leandro Heleno ; GLESNER, Manfred ; NURMI, Jari ; MORAES, Fernando Gehm . Characterizing Embedded Applications using a UML Profile. In: SoC, 2009, Tampere. International Symposium on System-on-Chip, 2009. v. 1. p. 172-175.

  • CARVALHO, Ewerson ; MARCON, César ; CALAZANS, Ney ; MORAES, Fernando Gehm . Evaluation of Static and Dynamic Task Mapping Algorithms in NoC-Based MPSoCs. In: SoC, 2009, Tampere. International Symposium on System-on-Chip, 2009. v. 1. p. 87-90.

  • TEDESCO, Leonel Pablo ; CLERMIDY, Fabien ; MORAES, Fernando Gehm . A monitoring and adaptive routing mechanism for QoS traffic on mesh NoC architectures. In: CODES+ISSS, 2009, Grenoble. International Conference on Hardware-Software Codesign and System Synthesis. New York: ACM, 2009. v. 1. p. 109-117.

  • RODOLFO, Taciano Ares ; CALAZANS, Ney ; MORAES, Fernando Gehm . Floating Point Hardware for Embedded Processors in FPGAs: Design Space Exploration for Performance and Area. In: International Conference on ReConFigurable Computing and FPGAs, 2009, Cancun. Reconfig´09, 2009. p. 24-29.

  • GUINDANI, Guilherme Montez ; FERLINI, Frederico ; Oliveira, J. ; CALAZANS, Ney ; MORAES, Fernando Gehm . A 10 Gbps OTN Framer Implementation Targeting FPGA Devices. In: RECONFIG, 2009, Cancun. International Conference on ReConFigurable Computing and FPGAs, 2009. p. 30-35.

  • CARARA, Everton Alceu ; MORAES, Fernando Gehm . Deadlock-Free Multicast Routing Algorithm for Wormhole-Switched Mesh Networks-on-Chip. In: ISVLSI, 2008, Montpellier. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2008. v. 1. p. 341-346.

  • MORAES, Fernando Gehm ; CARARA, Everton Alceu ; PIGATTO, Daniel ; CALAZANS, Ney . MOTIM ? an Industrial Application Using NOCs. In: SBCCI, 2008, Gramado. 21th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2008. v. 1. p. 182-187.

  • OST, Luciano ; MORAES, Fernando Gehm ; INDRUSIAK, Leandro Soares ; GLESNER, Manfred ; MÖLLER, Leandro Heleno ; MAATTA, Sanna ; NURMI, Jari . A Simplified Executable Model to Evaluate Latency and Throughput of Networks-on-Chip. In: SBCCI, 2008, Gramado. 21th Symposium on Integrated Circuits and Systems Design. New York: ACM, 2008. v. 1. p. 170-175.

  • CARVALHO, Ewerson ; MORAES, Fernando Gehm . Congestion-aware Task Mapping in Heterogeneous MPSoCs. In: SoC, 2008, Tampere. International Symposium on System-on-Chip, 2008. v. 1.

  • MAATTA, Sanna ; INDRUSIAK, Leandro Soares ; OST, Luciano ; MÖLLER, Leandro Heleno ; NURMI, Jari ; GLESNER, Manfred ; MORAES, Fernando Gehm . Validation of executable application models mapped onto network-on-chip platforms. In: ndustrial Embedded Systems, 2008, La Grande Motte. SIES, 2008. v. 1. p. 118-125.

  • MARCON, César ; MORENO, Edson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Evaluation of Algorithms for Low Energy Mapping onto NoCs. In: ISCAS, 2007, New Orleans. IEEE International Symposium on Circuits and Systems, 2007. p. 389-392.

  • MESQUITA, Daniel ; MORAES, Fernando Gehm ; CALAZANS, Ney ; TORRES, Lionel ; ROBERT, Michel . Uma Arquitetura Dinamicamente Reconfigurável para Criptografia Robusta contra Ataques por Canais Colaterais. In: REC, 2007, Lisboa. II Jornadas sobre Sistemas Reconfiguráveis. Lisboa: IST Press, 2007. v. 1. p. 45-53.

  • MESQUITA, Daniel ; BADRIGNANS, Benoît ; TORRES, Lionel ; SASSATELLI, Gilles ; ROBERT, Michel ; MORAES, Fernando Gehm . A Cryptographic Coarse Grain Reconfigurable Architecture Robust Against DPA. In: RAW, 2007, Long Beach. 14th Reconfigurable Architectures Workshop. Piscataway: IEEE, 2007. v. 1. p. 170-175.

  • AMORY, Alexandre de Morais ; FERLINI, Frederico ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . DfT for the Reuse of Networks-on-Chip as Test Access Mechanism. In: VTS, 2007, Berkeley. 25th IEEE VLSI Test Symposium, 2007. v. 1. p. 435-440.

  • PALMA, José Carlos Sant'anna ; INDRUSIAK, Leandro Soares ; MORAES, Fernando Gehm ; ORTIZ, Alberto Garcia ; GLESNER, Manfred ; REIS, Ricardo Augusto da Luz . Inserting Data Encoding Techniques into NoC-Based Systems. In: ISVLSI, 2007, Porto Alegre. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2007. v. 1. p. 299-304.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Heuristics for Dynamic Task Mapping in NoC-based Heterogeneous MPSoCs. In: RSP, 2007, Porto Alegre. IEEE/IFIP International Workshop on Rapid System Prototyping. Los Alamiitos: IEEE, 2007. v. 1. p. 34-40.

  • TEDESCO, Leonel Pablo ; CALAZANS, Ney ; MORAES, Fernando Gehm . Buffer Sizing for QoS Flows in Wormhole Packet Switching NoCs. In: SBCCI, 2007, Rio de Janeiro. 20th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2007. p. 99-104.

  • CARARA, Everton Alceu ; CALAZANS, Ney ; MORAES, Fernando Gehm . Router Architecture for High-Performance NoCs. In: SBCCI, 2007, Rio de Janeiro. 20th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2007. v. 1. p. 111-116.

  • CARUSO, Luiz Carlos Mieres ; GUINDANI, Guilherme Montez ; SCHIMITT, Hugo Webber ; CALAZANS, Ney ; MORAES, Fernando Gehm . SPP-NIDS - A Sea of Processors Platform for Network Intrusion Detection Systems. In: RSP, 2007, Porto Algre. IEEE/IFIP International Workshop on Rapid System Prototyping. Los Alamiitos: IEEE, 2007. v. 1. p. 27-33.

  • MELLO, Aline Vieira de ; CALAZANS, Ney ; MORAES, Fernando Gehm . Rate-based Scheduling Police for QoS Flows in Networks on Chip. In: IFIP VLSI-SoC, 2007, Atlanta. IFIP International Conference on Very Large Scale Integration, 2007.

  • MÖLLER, Leandro Heleno ; GREHS, Ismael Augusto ; CARVALHO, Ewerson ; SOARES, Rafael ; CALAZANS, Ney ; MORAES, Fernando Gehm . A NoC-based Infrastructure to Enable Dynamic Self Reconfigurable System. In: ReCoSoC, 2007, Montpellier. Reconfigurable Communication-centric Systems-on-Chip Workshop, 2007.

  • PALMA, José Carlos Sant'anna ; INDRUSIAK, Leandro Soares ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz ; GLESNER, Manfred . Reducing the Power Consumption in Networks-on-Chip Through Data Coding Schemes. In: ICECS, 2007, Marrakech. 14th IEEE International Conference on Electronics, Circuits and Systems, 2007. v. 1. p. 1007-1010.

  • PONTES, Julian ; SOARES, Rafael ; CARVALHO, Ewerson ; MORAES, Fernando Gehm ; CALAZANS, Ney . SCAFFI: An intrachip FPGA asynchronous interface based on hard macros. In: ICCD, 2007, Lake Tahoe. 25th IEEE International Conference on Computer Design. Los Alamitos: IEEE, 2007. v. 1. p. 541-546.

  • AMORY, Alexandre de Morais ; GOSSEN, Kess ; MARINISSEN, Erik ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . Wrapper Design for the Reuse of Networks-on-Chip as Test Access Mechanism. In: ETS, 2006, Southampton. 11th IEEE European Test Symposium, 2006. v. 1. p. 213-218.

  • MÖLLER, Leandro Heleno ; GREHS, Ismael Augusto ; CALAZANS, Ney ; MORAES, Fernando Gehm . Reconfigurable Systems Enabled by a Network-on-Chip. In: FPL, 2006, Madri. 16TH INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE LOGIC AND APPLICATIONS. Piscataway: IEEE, 2006. v. 1. p. 857-860.

  • MESQUITA, Daniel ; BADRIGNANS, Benoît ; TORRES, Lionel ; SASSATELLI, Gilles ; ROBERT, Michel ; MORAES, Fernando Gehm . A Leak Resistant Architecture Against Side Channel Attacks. In: 16TH INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE LOGIC AND APPLICATIONS, 2006, Madrid. FPL 2006. Piscataway: IEEE, 2006. v. 1. p. 881-884.

  • TEDESCO, Leonel Pablo ; MELLO, Aline Vieira de ; GIACOMET, Leonardo ; CALAZANS, Ney ; MORAES, Fernando Gehm . Application Driven Traffic Modeling for NoCs. In: SBCCI, 2006, Ouro Preto. 19th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2006. v. 1. p. 62-67.

  • MÖLLER, Leandro Heleno ; SOARES, Rafael ; CARVALHO, Ewerson ; GREHS, Ismael Augusto ; CALAZANS, Ney ; MORAES, Fernando Gehm . Infrastructure for Dynamic Reconfigurable Systems: Choices and Trade-offs. In: SBCCI, 2006, Ouro Preto. 19th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2006. v. 1. p. 44-49.

  • PALMA, José Carlos Sant'anna ; ORTIZ, Alberto Garcia ; MORAES, Fernando Gehm ; GLESNER, Manfred ; REIS, Ricardo Augusto da Luz . Adaptive Coding in Networks-on-Chip: Transition Activity Reduction versus Power Overhead of the Codec Circuitry. In: PATMOS, 2006, Montpellier. Integrated Circuit and System Design. Power and Timing Modeling, Optimization and Simulation. Heidelberg: Springer Berlin, 2006. v. 1. p. 603-613.

  • MESQUITA, Daniel ; BADRIGNANS, Benoît ; TORRES, Lionel ; SASSATELLI, Gilles ; ROBERT, Michel ; MORAES, Fernando Gehm . A Leak Resistant SoC to Counteract Side Channel Attacks. In: SoC, 2006, Tampere. International Symposium on System-on-Chip. Piscataway: IEEE, 2006. v. 1. p. 24-27.

  • MELLO, Aline Vieira de ; TEDESCO, Leonel Pablo ; CALAZANS, Ney ; MORAES, Fernando Gehm . Evaluation of Current QoS Mechanisms in Networks on Chip. In: SoC, 2006, Tampere. International Symposium on System-on-Chip. Piscataway: IEEE, 2006. v. 1. p. 115-118.

  • MARCON, César ; CALAZANS, Ney ; MORAES, Fernando Gehm ; SUSIN, Altamiro Amadeu ; REIS, Igor Maicá ; HESSEL, Fabiano . Exploring NoC Mapping Strategies: An Energy and Timing Aware Technique. In: DATE, 2005, Munique. DESIGN, AUTOMATION AND TEST IN EUROPE CONFERENCE AND EXHIBITION. Piscataway: IEEE Computer Society, 2005. v. 1. p. 502-507.

  • MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; CALAZANS, Ney ; MORAES, Fernando Gehm . MultiNoC: A Multiprocessing System Enabled by a Network on Chip. In: DATE, 2005, Munique. DESIGN, AUTOMATION AND TEST IN EUROPE CONFERENCE AND EXHIBITION. Piscataway: IEEE Computer Society, 2005. v. 1. p. 234-239.

  • OST, Luciano ; MELLO, Aline Vieira de ; PALMA, José Carlos Sant'anna ; CALAZANS, Ney ; MORAES, Fernando Gehm . MAIA - A Framework for Networks on Chip Generation and Verification. In: ASP-DAC, 2005, Beijing. ASIA SOUTH PACIFIC DESIGN AUTOMATION CONFERENCE, 2005. v. 1. p. 18-21.

  • CALAZANS, Ney ; MORAES, Fernando Gehm ; MARCON, César ; PALMA, José Carlos Sant'anna . Design, Validation and Prototyping of the EMS SDH STM-1 Mapper Soft-core. In: LATW, 2005, Salvador. 6th IEEE Latin-American Test Workshop, 2005. v. 1. p. 313-318.

  • MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm ; CALAZANS, Ney . Processadores Reconfiguráveis: Estado da Arte. In: IBERCHIP, 2005, Salvador. XI Workshop IBERCHIP, 2005. v. 1. p. 110-113.

  • CARUSO, Luiz Carlos Mieres ; GUINDANI, Guilherme Montez ; SCHIMITT, Hugo Webber ; CALAZANS, Ney ; MORAES, Fernando Gehm . Arquitetura Mar de Processadores para Detecção de Intrusão em Redes. In: IBERCHIP, 2005, Salvador. XI Workshop IBERCHIP, 2005. v. 1. p. 247-250.

  • MELLO, Aline Vieira de ; TEDESCO, Leonel Pablo ; CALAZANS, Ney ; MORAES, Fernando Gehm . Virtual Channels in Networks on Chip: Implementation and Evaluation on Hermes NoC. In: SBCCI, 2005, Florianópolis. 18th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2005. v. 1. p. 178-183.

  • PALMA, José Carlos Sant'anna ; MARCON, César ; MORAES, Fernando Gehm ; CALAZANS, Ney ; REIS, Ricardo Augusto da Luz ; SUSIN, Altamiro Amadeu . Mapping Embedded Systems onto NoCs - The Traffic Effect on Dynamic Energy Estimation. In: SBCCI, 2005, Florianópolis. 18th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2005. v. 1. p. 196-201.

  • TEDESCO, Leonel Pablo ; MELLO, Aline Vieira de ; GARIBOTTI, Diego ; CALAZANS, Ney ; MORAES, Fernando Gehm . Traffic Generation and Performance Evaluation for Mesh-based NoCs. In: SBCCI, 2005, Florianópolis. 18th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2005. v. 1. p. 184-189.

  • MESQUITA, Daniel ; TECHER, Jean-denis ; TORRES, Lionel ; SASSATELLI, Gilles ; CAMBOM, Gaston ; ROBERT, Michel ; MORAES, Fernando Gehm . Current Mask Generation: A transistor level security against DPA attacks. In: SBCCI, 2005, Florianópolis. 18th Symposium on Integrated Circuits and Systems Design. New York: ACM Press, 2005. v. 1. p. 115-120.

  • MARCON, César ; PALMA, José Carlos Sant'anna ; SUSIN, Altamiro Amadeu ; REIS, Ricardo Augusto da Luz ; CALAZANS, Ney ; MORAES, Fernando Gehm . Modeling the Traffic Effect for the Application Cores Mapping Problem onto NoCs. In: IFIP VLSI-SOC, 2005, Perth. 13th IFIP International Conference on Very Large Scale Integration, 2005. v. 1. p. 391-396.

  • SASSATELLI, Gilles ; RISO, Séverine ; TORRES, Lionel ; ROBERT, Michel ; MORAES, Fernando Gehm . Packet-switching Network-On-Chip features exploration and characterization. In: IFIP VLSI-SOC, 2005, Perth. 13th IFIP International Conference on Very Large Scale Integration, 2005. v. 1. p. 403-408.

  • MESQUITA, Daniel ; TECHER, Jean-denis ; TORRES, Lionel ; ROBERT, Michel ; CAMBOM, Gaston ; SASSATELLI, Gilles ; MORAES, Fernando Gehm . Current Mask Generation: an analogical circuit to thwart DPA attack. In: IFIP VLSI-SOC, 2005, Perth. 13th IFIP International Conference on Very Large Scale Integration, 2005. v. 1. p. 539-544.

  • AMORY, Alexandre de Morais ; BRIÃO, Eduardo Wenzel ; COTA, Érika Fernandes ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . A Scalable Test Strategy for Network-on-Chip Routers. In: ITC, 2005, Austin. IEEE International Test Conference, 2005. v. 1. p. 591-599.

  • SASSATELLI, Gilles ; RISO, Séverine ; TORRES, Lionel ; ROBERT, Michel ; MORAES, Fernando Gehm . Mesh-based Network On Chip characterization: A GALS approach. In: DCIS, 2005, Lisboa. XX Conference on Design of Circuits and Integrated Systems, 2005. v. 1. p. 10-15.

  • MORAES, Fernando Gehm ; OST, Luciano ; MELLO, Aline Vieira de ; PALMA, José Carlos Sant'anna ; CALAZANS, Ney . NOCGEN - Uma Ferramenta para Geração de Redes Intra-Chip Baseada na Infra-Estrutura HERMES. In: IBERCHIP, 2004, Cartagena. X Workshop IBERCHIP, 2004. v. 1. p. 210-216.

  • CARVALHO, Ewerson ; MOLLER, Frederico Bartz ; MORAES, Fernando Gehm ; CALAZANS, Ney . Controle de Configurações em Sistemas Dinâmica e Parcialmente Reconfiguráveis. In: IBERCHIP, 2004, Cartagena. X Workshop IBERCHIP, 2004. v. 1. p. 435-445.

  • BRIÃO, Eduardo Wenzel ; CAMOZZATO, Daniel ; RIES, Luís Henrique ; MORAES, Fernando Gehm ; CALAZANS, Ney . Reconfiguração Parcial e Dinâmica para Núcleos de Propriedade Intelectual com Interfaces de Comunicação Padronizadas. In: IBERCHIP, 2004, Cartagena. X Workshop IBERCHIP, 2004. v. 1. p. 446-456.

  • MARCON, César ; AMORY, Alexandre de Morais ; LUBASZEWSKI, Marcelo Soares ; SUSIN, Altamiro Amadeu ; MORAES, Fernando Gehm ; CALAZANS, Ney ; HESSEL, Fabiano . Applying Memory Test Algorithms to Embedded System. In: LATW, 2004, Cartagena. 5th Latin-American Test Workshop, 2004. v. 1. p. 43-49.

  • AMORY, Alexandre de Morais ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . A Programmable Logic BIST Controller for IP Cores. In: LATW, 2004, Cartagena. 5th Latin-American Test Workshop, 2004. v. 1. p. 104-111.

  • SASSATELLI, Gilles ; TORRES, Lionel ; RISO, Séverine ; ROBERT, Michel ; MORAES, Fernando Gehm . Réseau d'Interconnexion pour les Systèmes sur Puce : le Réseau HERMES. In: SCS, 2004, Monastir. Congres International de Signaux, Circuits et Systemes, 2004.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; BRIÃO, Eduardo Wenzel ; MORAES, Fernando Gehm . PADReH - A Framework for the Design and Implementation of Dynamically and Partially Reconfigurable Systems. In: SBCCI, 2004, Ipojuca. 17TH SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEMS DESIGN. New York: ACM Press, 2004. v. 1. p. 10-15.

  • AMORY, Alexandre de Morais ; COTA, Érika Fernandes ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . Reducing test time with processor reuse in network-on-chip based systems. In: SBCCI, 2004, Ipojuca. 17TH SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEMS DESIGN. New York: ACM, 2004. v. 1. p. 111-116.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; MORAES, Fernando Gehm ; MESQUITA, Daniel . Reconfiguration Control for Dynamically Reconfigurable Systems. In: DCIS, 2004, Bordeaux. XIX Conference on Design of Circuits and Integrated Systems, 2004. v. 1.

  • AMORY, Alexandre de Morais ; MORAES, Fernando Gehm ; OLIVEIRA, Leandro Augusto de . Software-Based Test Integration in a SoC Design Flow. In: LATW, 2003, Natal. 4th IEEE Latin-American Test Workshop, 2003. v. 1. p. 169-174.

  • MESQUITA, Daniel ; MORAES, Fernando Gehm ; PALMA, José Carlos Sant'anna ; MÖLLER, Leandro Heleno ; CALAZANS, Ney . Remote and Partial Reconfiguration of FPGAs: Tools and Trends. In: RAW, 2003, Nice. 10th Reconfigurable Architectures Workshop, 2003. v. 1.

  • CARRO, Luigi ; CÔRREA, E. ; CARDOSO, R. ; MORAES, Fernando Gehm ; BAMPI, Sérgio . Exploiting reconfigurability for low-power control of embedded processors. In: ISCAS, 2003, Bangkok. IEEE International Symposium on Circuits and Systems, 2003. v. 5. p. 421-424.

  • MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm . Desenvolvimento de um Sistema Multiprocessado para Dispositivos FPGAs. In: IBERCHIP, 2003, Havana. IX Workshop IBERCHIP, 2003. v. 1.

  • HENTSCHKE, Renato ; FIORENTIN, D. ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Comparação de Posicionamento Simulated Annealing e Quadratura no Gerador Automático de Macro-Células TROPIC. In: IBERCHIP, 2003, Havana. IX Workshop IBERCHIP, 2003. v. 1.

  • FERREIRA, Sandro Binsfeld ; HAFFNER, Felipe ; PEREIRA, Luís Fernando Alves ; MORAES, Fernando Gehm . Design and Prototyping of Direct Torque Control of Induction Motors in FPGAs. In: SBCCI, 2003, São Paulo. 16th Symposium on Integrated Circuits and System Design. Los Alamitos: IEEE Computer Society, 2003. v. 1. p. 105-110.

  • CALAZANS, Ney ; MORENO, Edson ; HESSEL, Fabiano ; ROSA, Vitor ; MORAES, Fernando Gehm ; CARARA, Everton Alceu . From VHDL Register Transfer Level to SystemC Transaction Level Modeling: a Comparative Case Study. In: SBCCI, 2003, São Paulo. 16th Symposium on Integrated Circuits and System Design. Los Alamitos: IEEE Computer Society, 2003. v. 1. p. 355-360.

  • AMORY, Alexandre de Morais ; OLIVEIRA, Leandro Augusto de ; MORAES, Fernando Gehm . Software-Based Test for Non-Programmable Cores in Bus-Based System-on-Chip Architectures. In: IFIP VLSI-SOC, 2003, Darmstadt. International Conference on Very Large Scale Integration, 2003. v. 1. p. 174-179.

  • MORAES, Fernando Gehm ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; OST, Luciano ; CALAZANS, Ney . A Low Area Overhead Packet-switched Network on Chip: Architecture and Prototyping. In: IFIP VLSI-SOC, 2003, Darmstadt. International Conference on Very Large Scale Integration, 2003. v. 1. p. 318-323.

  • MESQUITA, Daniel ; TORRES, Lionel ; ROBERT, Michel ; SASSATELLI, Gilles ; MORAES, Fernando Gehm . Are coarse grain reconfigurable architectures suitable for cryptography?. In: IFIP VLSI-SOC, 2003, Darmstadt. International Conference on Very Large Scale Integration, 2003. v. 1. p. 276-281.

  • FERREIRA, Sandro Binsfeld ; MORAES, Fernando Gehm ; HAFFNER, José Felipe ; PEREIRA, Luís Fernando Alves . Torque Control with Stator Ripple Frequency Imposed by Dithering. In: COBEP, 2003, Fortaleza. 7th Brazilian Power Electronics Conference, 2003. v. 1. p. 10-20.

  • AMORY, Alexandre de Morais ; MORAES, Fernando Gehm ; OLIVEIRA, Leandro Augusto de ; HESSEL, Fabiano ; CALAZANS, Ney . Desenvolvimento de um Ambiente de Co-Simulação Distribuído e Heterogêneo. In: IBERCHIP, 2002, Guadalajara. VIII Workshop Iberchip, 2002. v. 1.

  • MARCON, César ; CALAZANS, Ney ; MORAES, Fernando Gehm ; RIES, Luís Henrique ; HESSEL, Fabiano . Modelagem e Descrição de Sistemas Computacionais - Um Estudo de Caso de Comparação das Linguagens VHDL e SDL. In: IBERCHIP, 2002, Guadalajara. VIII Workshop Iberchip, 2002. v. 1.

  • PALMA, José Carlos Sant'anna ; MELLO, Aline Vieira de ; CALAZANS, Ney ; MORAES, Fernando Gehm . Interface de Comunicação de Cores em FPGAs. In: IBERCHIP, 2002, Guadalajara. VIII Workshop Iberchip, 2002. v. 1.

  • BEZERRA, Eduardo ; POUCHET, M. ; CALAZANS, Ney ; MORAES, Fernando Gehm ; GOUGH, M. . An Adaptable Educational Platform for Engineering and IT Laboratory Based Courses. In: FIE, 2002, Boston. 2002 FRONTIERS IN EDUCATION CONFERENCE, 2002. v. 1. p. T1D22-T1D27.

  • CALAZANS, Ney ; MORAES, Fernando Gehm ; MARCON, César . Teaching Computer Organization and Architecture with Hands-on Experience. In: FIE, 2002, Boston. 2002 FRONTIERS IN EDUCATION CONFERENCE, 2002. v. 1. p. T2F15-T2F20.

  • AMORY, Alexandre de Morais ; MORAES, Fernando Gehm ; OLIVEIRA, Leandro Augusto de ; CALAZANS, Ney ; HESSEL, Fabiano . A Heterogeneous and Distributed Co-Simulation Environment. In: SBCCI, 2002, Porto Alegre. 15th SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM. Los Alamitos: IEEE Computer Society, 2002. v. 1. p. 115-120.

  • MARCON, César ; CALAZANS, Ney ; MORAES, Fernando Gehm . Requirements, Primitives and Models for Systems Specification. In: SBCCI, 2002, Porto Alegre. XV SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM. Los Alamitos: IEEE Computer Society, 2002. v. 1. p. 323-328.

  • PALMA, José Carlos Sant'anna ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm ; CALAZANS, Ney . Core Communication Interface for FPGAs. In: SBCCI, 2002, Porto Alegre. XV SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM. Los Alamitos: IEEE Computer Society, 2002. v. 1. p. 183-188.

  • MORAES, Fernando Gehm ; ZORZO, Avelino ; CALAZANS, Ney . Deriving Different Computer Science Curricula from a Common Core of Disciplines. In: ICTEM, 2002, Florianópolis. Informatics Curricula, Teaching Methods and Best Practice, 2002. v. 1. p. 43-49.

  • MARCON, César ; HESSEL, Fabiano ; AMORY, Alexandre de Morais ; RIES, Luís Henrique ; MORAES, Fernando Gehm ; CALAZANS, Ney . Prototyping of Embedded Digital Systems from SDL Language: a Case Study. In: HLDVT, 2002, Nice. IEEE International Workshop on High Level Design Validation and Test. Madison: Omnipress, 2002. v. 1. p. 133-138.

  • CAPPELATTI, Ewerton Artur ; MORAES, Fernando Gehm ; CALAZANS, Ney ; OLIVEIRA, Leandro Augusto de . Barramento de Alto Desempenho para Interação Software/Hardware. In: IBERCHIP, 2001, Montevidéu. VII Workshop IBERCHIP, 2001.

  • TOROK, Delfim ; MORAES, Fernando Gehm ; CALAZANS, Ney ; ANDREOLI, Andrey . Projeto, Implementação e Validação de um IP Soft Core Ethernet sobre Dispositivos Reconfiguráveis. In: IBERCHIP, 2001, Montevidéu. VII Workshop Iberchip, 2001.

  • MORAES, Fernando Gehm ; AMORY, Alexandre de Morais ; PETRINI JÚNIOR, J. . Sistema Integrado e Multiplataforma para Controle Remoto de Residências. In: IBERCHIP, 2001, Montevidéu. VII Workshop IBERCHIP, 2001.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; MARCON, César ; MELLO, Aline Vieira de . Um Ambiente de Compilação e Simulação para Processadores Embarcados Parametrizáveis. In: IBERCHIP, 2001, Montevidéu. VII Workshop Iberchip, 2001.

  • MESQUITA, Daniel ; MORAES, Fernando Gehm ; PALMA, José Carlos Sant'anna ; MÖLLER, Leandro Heleno ; CALAZANS, Ney . Reconfiguração Parcial e Remota de Cores FPGAs. In: IBERCHIP, 2001, Montevidéu. VII Workshop Iberchip, 2001.

  • MORAES, Fernando Gehm ; AMORY, Alexandre de Morais ; CALAZANS, Ney ; BEZERRA, Eduardo ; PETRINI JÚNIOR, J. . Using the CAN Protocol and Reconfigurable Computing Technology for Web-Based Smart House Automation. In: SBCCI, 2001, Pirenópolis. XIV SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM. Los Alamitos: IEEE, 2001. v. 1. p. 38-43.

  • MARTINS, João Batista ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Interconnection Length Estimation at Logic-Level. In: SBCCI, 2001, Pirenópolis. XIV SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM. Los Alamitos: IEEE, 2001. v. 1. p. 98-102.

  • MORAES, Fernando Gehm ; MELLO, Aline Vieira de ; CALAZANS, Ney . Ambiente de Desenvolvimento de Processador Embarcado para Aplicações de Codesign. In: SCR, 2001, Belo Horizonte. SEMINÁRIO DE COMPUTAÇÃO RECONFIGURÁVEL, 2001.

  • CALAZANS, Ney ; MORAES, Fernando Gehm ; MARCON, César ; BLAUTH, Vitor Hugo ; VALIATI, Ronaldo ; MANFROI, Édson . Effective Industry-Academia Cooperation in Telecom: a Method, a Case Study and Some Initial Results. In: SBrT, 2001, Fortaleza. XIX SIMPÓSIO BRASILEIRO DE TELECOMUNICAÇÕES, 2001.

  • PALMA, José Carlos Sant'anna ; MORAES, Fernando Gehm ; CALAZANS, Ney . Métodos para Desenvolvimento e Distribuição de IP Cores. In: SCR, 2001, Belo Horizonte. SEMINÁRIO DE COMPUTAÇÃO RECONFIGURÁVEL, 2001.

  • BEZERRA, Eduardo ; POUCHET, M. ; STIPIDIS, Elias ; MORAES, Fernando Gehm ; CALAZANS, Ney ; EINSFELDT, A. . RECKON - A reconfigurable prototyping kit for engineering and IT laboratory based courses. In: SCR, 2001, Belo Horizonte. SEMINÁRIO DE COMPUTAÇÃO RECONFIGURÁVEL, 2001.

  • MESQUITA, Daniel ; MORAES, Fernando Gehm ; CALAZANS, Ney . Reconfiguração Parcial e Remota de Dispositivos FPGA da Família Virtex. In: SCR, 2001, Belo Horizonte. SEMINÁRIO DE COMPUTAÇÃO RECONFIGURÁVEL, 2001.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm ; TORRES, Lionel . Codesign of Fully Parallel Neural Network for a Classification Problem. In: SCI, 2000, Orlando. 4th World Multiconference on Systemics, Cybernetics and Informatics, 2000. v. VI. p. 128-133.

  • MORAES, Fernando Gehm ; VELASCO, Josep . Deterministic versus Non-Deterministic Placement Algorithms for Automatic Layout Synthesis Tools. In: DCIS, 2000, Montpellier. XV Conference on Design of Circuits and Integrated Systems, 2000. p. 752-756.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel . A Fast Prototyping Neural Network Model for Image Classification. In: DCIS, 2000, Montpellier. XV Conference on Design of Circuits and Integrated Systems, 2000. p. 836-841.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel ; AZEMARD, Nadine . A Physical Synthesis Design Flow Based on Virtual Components. In: DCIS, 2000, Montpellier. XV Conference on Design of Circuits and Integrated Systems, 2000. p. 740-745.

  • FERREIRA, Fábio ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . LASCA - Interconnect Parasitic Extraction Tool for Deep-Submicron IC Design. In: SBCCI, 2000, Manaus. XIII SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM DESIGN. Los Alamitos: IEEE Computer Society, 2000. p. 327-332.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel . Design of a Classification System for Rectangular Shapes Using a Co-Design Environment. In: SBCCI, 2000, Manaus. XIII SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM DESIGN. Los Alamitos: IEEE Computer Society, 2000. p. 281-286.

  • FRAGOSO, João ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . WTROPIC: a WWW-based Macro-Cell Generator. In: SBCCI, 2000, Manaus. XIII SYMPOSIUM ON INTEGRATED CIRCUITS AND SYSTEM DESIGN. Los Alamitos: IEEE Computer Society, 2000. p. 133-138.

  • FERREIRA, Fábio ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Fast Interconnect Parasitic Extraction in Deep Submicron Using Bin-Based Algorithm. In: MWSCAS, 2000, Michigan. 43nd Midwest Symposium on Circuits and Systems, 2000.

  • MARTINS, João Batista ; FERREIRA, Fábio ; REIS, Ricardo Augusto da Luz ; MORAES, Fernando Gehm . Power Estimation at Logic-Level Considering Interconnection Capacitances. In: SBMICRO, 2000, Manaus. XV International Conference on Microelectronics and Packaging, 2000.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm . Uso de um Ambiente Codesign para a Implementação de Redes Neurais. In: IV CBRN, 1999, São José dos Campos. IV Congresso Brasileiro de Redes Neurais, 1999. p. 13-18.

  • MORAES, Fernando Gehm ; CALAZANS, Ney ; SILVA, Felipe Rocha ; BARRIOS, Maurício . Cleo-LIRMM: um experimento de implementação de processadores dedicados em plataformas de prototipação de sistemas embarcado. In: IBERCHIP, 1999, Lima. V Workshop Iberchip, 1999. p. 81-90.

  • MARQUES, Paulo Cesar ; MORAES, Fernando Gehm ; CALAZANS, Ney . PMAZE: Modelagem e roteamento para FPGAs. In: IBERCHIP, 1999, Lima. V Workshop Iberchip, 1999. p. 70-80.

  • CALAZANS, Ney ; MORAES, Fernando Gehm . VLSI Hardware Design by Computer Science Students: How early can they start? How far can they go?. In: FIE'99, 1999, Porto Rico. 1999 Frontiers in Education Conference, 1999. p. c6-12-c6-17.

  • MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel ; AUVERGNE, Daniel . Estimation of Layout Densities for CMOS Digital Circuits. In: PATMOS'98, 1998, Lyngby. International Workshop on Power and Timing Modeling, Optimization and Simulation, 1998. p. 61-70.

  • MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel ; AUVERGNE, Daniel . Evaluation of Transistor Densities for Submicronic CMOS Technologies. In: SBMICRO, 1998, Curitiba. XIII International Conference on Microelectronics and Packing, 1998. p. 123-130.

  • GUNTZEL, José Luiz ; PINTO, Ana ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . An Improved Path Enumeration Method Which Considers Different Fall and Rise Gate Delays. In: SBCCI, 1998, Buzios. XI Brazilian Symposium on Integrated Circuit Design. Los Alamitos: IEEE Computer Society, 1998. p. 208-211.

  • CARRO, Luigi ; JOHANN, Marcelo ; KINDEL, Marcus ; GONCALVES, P. ; LIMA, A. ; MIGLIORIN, G. ; NARDI, Giovani ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz ; JACOBI, Ricardo Pezzuol ; SUSIN, Altamiro Amadeu . Ambiente Agata de Projeto Versao Beta 2.0. In: IBERCHIP, 1997, Mexico. III Workshop Iberchip, 1997. p. 459-503.

  • MAHLMANN, L. G. ; MORAES, Fernando Gehm ; GUNTZEL, José Luiz ; REIS, Ricardo Augusto da Luz . TENTOS for Windows. In: IBERCHIP, 1997, Mexico. III Workshop Iberchip, 1997. p. 513-522.

  • MORAES, Fernando Gehm ; BEZERRA, Eduardo ; CALAZANS, Ney ; VARGAS, Fabian . Hardsoft: Plataforma Reconfigurável Para Caracterização Sob Radiação de Componentes Eletrônicos Empregados Em Satélite. In: VII SCTF, 1997, Campina Grande. VII Simposio de Computadores Tolerantes a Falhas, 1997. p. 139-152.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz ; TORRES, Lionel ; ROBERT, Michel ; AUVERGNE, Daniel . Pre-Layout Performance Prediction For Automatic Macro-Cellsynthesis. In: ISCAS, 1996, Atlanta. International Symposium on Circuits and Systems, 1996. p. 814-817.

  • CARRO, Luigi ; MORAES, Fernando Gehm ; JOHANN, Marcelo ; KINDEL, Marcus ; BENONI, P. ; MIGLIORIN, G. ; REIS, Ricardo Augusto da Luz ; SUSIN, Altamiro Amadeu . An Environment To Design Digital Circuits Based On The Brazilian Gate-Array. In: IBERCHIP, 1996, Sao Paulo. II Workshop Iberchip, 1996. p. 198-205.

  • MORAES, Fernando Gehm . A New Layout Style For High-Performance Circuits. In: SBCCI, 1996, Recife. IX Simpósio Brasileiro de Concepção de Circuitos Integrados, 1996. p. 153-163.

  • MORAES, Fernando Gehm ; REIS, André ; ROBERT, Michel ; AUVERGNE, Daniel . Library Free Implementation of CMOS Digital Asics. In: SICD, 1995, Zaragoza. X System and Integrated Circuit Design Congress, 1995. p. 191-196.

  • JOHANN, Marcelo ; MORAES, Fernando Gehm ; KINDEL, Marcus ; REIS, Ricardo Augusto da Luz . A Comparison Between Random Logic Layout Design Methodologies. In: SBMICRO, 1995, Canela. X Congresso da Sociedade Brasileira de Microeletrônica, 1995. p. 1-10.

  • MORAES, Fernando Gehm ; REIS, André ; ROBERT, Michel ; AUVERGNE, Daniel . Towards Optimal Use of CMOS Complex Gates in Automatic Layout Synthesis. In: SBMICRO, 1995, Canela. X Congresso da Sociedade Brasileira de Microeletrônica, 1995. p. 11-20.

  • MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel ; AUVERGNE, Daniel ; REIS, Ricardo Augusto da Luz . Performance Prediction For Automatic Layout Synthesis. In: SBMICRO, 1995, Canela. X Congresso da Sociedade Brasileira de Microeletrônica, 1995. p. 89-98.

  • ROBERT, Michel ; TORRES, Lionel ; MORAES, Fernando Gehm ; AUVERGNE, Daniel . Influence of Logic Block Layout Architecture on FPGA Performance. In: FPL, 1994, Praga. 4th International Workshop on FPGA, 1994. p. 34-44.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel . Power Efficient Layout Methodology. In: IV Int. Design Automation Workshop - RUSSIAN WOKSHOP, 1994, Moscou, 1994. p. 45-49.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel ; REIS, Ricardo Augusto da Luz . An Efficient Layout Synthesis Approach For CMOS Random Logic Circuits. In: SBMICRO, 1994, Rio de Janeiro. IX Congresso da Sociedade Brasileira de Microeletrônico, 1994. p. 48-57.

  • MORAES, Fernando Gehm ; AZEMARD, Nadine ; ROBERT, Michel ; AUVERGNE, Daniel . Flexible Macrocell Layout Generator. In: 4th ACM/SIGDA Physical Design Workshop, 1993, Los Angeles (USA). 4th ACM/SIGDA Physical Design Workshop, 1993. p. 105-116.

  • MORAES, Fernando Gehm ; AZEMARD, Nadine ; ROBERT, Michel ; AUVERGNE, Daniel . Tool Box For Performance Driven Macrocell Layout Generator. In: EUROCHIP, 1993, Toledo. EUROCHIP 93, 1993. p. 56-61.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; CATHEBRAS, G. ; AUVERGNE, Daniel . A Transparent Macrocell Layout Methodology. In: PATMOS, 1993, La Grande Motte. 3th International Workshop on Power, Timing Modeling and Optimization. Bruchsal: IT Press Verlag, 1993. p. 42-54.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . TENTOS - Gerenciador de Software Para Microeletrônica. In: SBCCI, 1991, Jaguariúna (SP). VI Simpósio Brasileiro de Concepção de Circuitos Integrados, 1991. p. 68-79.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Ferramenta para Sintese Automatica de Módulos em Logica Aleatória. In: SBMICRO, 1990, Campinas. V Simpósio Brasileiro de Microeletrônica, 1990. p. 12-21.

  • MORAES, Fernando Gehm ; PEREIRA, Carlos Eduardo ; MARCHIORO, G. . Esqueleto - Editor de Esquemas Eletricos. In: SBMICRO, 1990, Campinas. V Simpósio Brasileiro de Microeletrônica, 1990. p. 03-11.

  • REIS, André ; VARGAS, Fabian ; MORAES, Fernando Gehm . Teste, Depuracao e Resultados de um Circuito Codec para Modens. In: SBMICRO, 1990, Campinas. V Simpósio Brasileiro de Microeletrônica, 1990. p. 266-273.

  • MORAES, Fernando Gehm ; SUSIN, Altamiro Amadeu ; BARONE, Dante ; OSÓRIO, Fernando . Esqueleto - Editor de Esquemas Elétricos. In: CLEI, 1990, Assunción (Paraguai). 16th Conferencia Latinoamericano de Informatica, 1990. p. 589-597.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Extralo - Extrator Lógico. In: SBCCI, 1990, Ouro Preto. V Simpósio Brasileiro de Concepção de Circuitos Integrados, 1990. p. 167-176.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Avaliação da Ferramenta TRAGO. In: SBCCI, 1990, Ouro Preto. V Simpósio Brasileiro de Concepção de Circuitos Integrados, 1990. p. 197-205.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Sintese Automatica de Celulas Utilizando Estrategia Gate Matrix. In: SBMICRO, 1989, PORTO ALEGRE. IV Simpósio Brasileiro de Microeletrônica, 1989. p. 227-238.

  • REIS, André ; MORAES, Fernando Gehm . Modem - Desenvolvimento de um ASIC para Modens Banda Base. In: SBMICRO, 1989, PORTO ALEGRE. IV Simpósio Brasileiro de Microeletrônica, 1989. p. 617-626.

  • MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Sintese Automatica de Memorias Ram Utilizando Layout Simbolico. In: SBCCI, 1989, RIO DE JANEIRO. IV SBCCI, 1989. p. 143-153.

  • LUBASZEWSKI, Marcelo Soares ; REIS, Ricardo Augusto da Luz ; GOMES, R. ; MORAES, Fernando Gehm . A Biblioteca de Standard-Cells do Projeto Tranca. In: SBMICRO, 1988, SAO PAULO. III Simpósio Brasileiro de Microeletrônica, 1988. p. 331-341.

  • AMORY, Alexandre de Morais ; OST, Luciano ; MARCON, César ; MORAES, Fernando Gehm ; LUBASZEWSKI, Marcelo Soares . Evaluating Energy Consumption of Homogeneous MPSoCs using Spare Tiles. In: DATE, 2011, Grenoble. Design, Automation & Test in Europe, 2011. v. 1. p. 1164-1167.

  • CARARA, Everton Alceu ; MORAES, Fernando Gehm . Flow Oriented Routing for NoCs. In: SOCC, 2010, Las Vegas. IEEE International SoC Conference, 2010. v. 1. p. 367-370.

  • REINBRECHT, Cezar ; SCARTEZZINI, Gerson ; ROSA, Thiago Raupp da ; MORAES, Fernando Gehm . HeMPS Station: an environment to evaluate distributed applications in NoC-based MPSoCs. In: SIM, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. v. 1. p. 161-164.

  • GUINDANI, Guilherme Montez ; REINBRECHT, Cezar ; ROSA, Thiago Raupp da ; CALAZANS, Ney ; MORAES, Fernando Gehm . NoC Power Estimation at the RTL Abstraction Level. In: ISVLSI, 2008, Montpellier. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2008. v. 1. p. 475-478.

  • INDRUSIAK, Leandro Soares ; OST, Luciano ; MÖLLER, Leandro Heleno ; MORAES, Fernando Gehm ; GLESNER, Manfred . Applying UML Interactions and Actor-oriented Simulation to the Design Space Exploration of Network-on-Chip Interconnects. In: ISVLSI, 2008, Montpellier. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2008. v. 1. p. 491-494.

  • SASSATELLI, Gilles ; SAINT-JEAN , Nicolas ; WOSZEZENKI, Cristiane ; GREHS, Ismael Augusto ; MORAES, Fernando Gehm . Architectural Issues in Homogeneous NoC-Based MPSoC. In: RSP, 2007, Porto Alegre. IEEE/IFIP International Workshop on Rapid System Prototyping. Los Alamiitos: IEEE, 2007. v. 1. p. 139-142.

  • CARARA, Everton Alceu ; MELLO, Aline Vieira de ; MORAES, Fernando Gehm . Communication Models in Networks-on-Chip. In: RSP, 2007, Porto Alegre. IEEE/IFIP International Workshop on Rapid System Prototyping. Los Alamiitos: IEEE, 2007. v. 1. p. 57-60.

  • PALMA, José Carlos Sant'anna ; INDRUSIAK, Leandro Soares ; MORAES, Fernando Gehm ; ORTIZ, Alberto Garcia ; GLESNER, Manfred ; REIS, Ricardo Augusto da Luz . Evaluating the Impact of Data Encoding Techniques on the Power Consumption in Networks-on-Chip. In: ISVLSI, 2006, Karlsruhe. IEEE Symposium on Emerging VLSI Technologies and Architectures, 2006. v. 1. p. 426-427.

  • AMORY, Alexandre de Morais ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm ; MORENO, Edson . Test Time Reduction Reusing Multiple Processors in a Network-on-Chip Based Architecture. In: DATE, 2005, Munique. DESIGN, AUTOMATION AND TEST IN EUROPE CONFERENCE AND EXHIBITION. Piscataway: IEEE Computer Society, 2005. v. 1. p. 62-63.

  • CARARA, Everton Alceu ; MELLO, Aline Vieira de ; CALAZANS, Ney ; MORAES, Fernando Gehm . Canais Virtuais em Redes Intra-Chip - Implementação na rede HERMES. In: IBERCHIP, 2005, Salvador. XI Workshop IBERCHIP, 2005. v. 1. p. 320-321.

  • AMORY, Alexandre de Morais ; BRIÃO, Eduardo Wenzel ; COTA, Érika Fernandes ; LUBASZEWSKI, Marcelo Soares ; MORAES, Fernando Gehm . A Cost-Effective Test Flow for Homogeneous Network-on-Chip: a Case Study.. In: ETS, 2005, Tallinn. IEEE European Test Symposium, 2005. v. 1. p. 10-20.

  • MÖLLER, Leandro Heleno ; CALAZANS, Ney ; BRIÃO, Eduardo Wenzel ; MORAES, Fernando Gehm ; CARVALHO, Ewerson ; CAMOZZATO, Daniel . FiPRe: An Implementation Model to Enable Self-Reconfigurable Applications. In: FPL, 2004, Antuérpia. INTERNATIONAL CONFERENCE ON FIELD PROGRAMMABLE LOGIC AND APPLICATIONS. Berlin: Springer-Verlag, 2004. v. 1. p. 1042-1046.

  • MORAES, Fernando Gehm ; MESQUITA, Daniel ; PALMA, José Carlos Sant'anna ; MÖLLER, Leandro Heleno ; CALAZANS, Ney . Development of a Tool-Set for Remote and Partial Reconfiguration of FPGAs. In: DATE, 2003, Munique. Design, Automation and Test in Europe, 2003. v. 1. p. 1122-1123.

  • GUINDANI, Guilherme Montez ; REINBRECHT, Cezar ; ROSA, Thiago Raupp da ; MORAES, Fernando Gehm . Increasing NoC Power Estimation Accuracy through a Rate-Based Model. In: 3rd ACM/IEEE International Symposium on Networks-on-Chip, 2009, San Diego. NOCS. Piscataway: IEEE, 2009. v. 1. p. 89-89.

  • BASTOS, Erico ; CARARA, Everton Alceu ; PIGATTO, Daniel ; CALAZANS, Ney ; MORAES, Fernando Gehm . MOTIM - A Scalable Architecture for Ethernet Switches. In: ISVLSI, 2007, Porto Alegre. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2007. v. 1. p. 451-452.

  • CARVALHO, Ewerson ; CALAZANS, Ney ; MORAES, Fernando Gehm . Congestion-Aware Task Mapping in NoC-based MPSoCs with Dynamic Workload. In: ISVLSI, 2007, Porto Alegre. IEEE Computer Society Annual Symposium on VLSI. Piscataway, USA: IEEE Computer Society, 2007. v. 1. p. 459-460.

  • SASSATELLI, Gilles ; SAINT-JEAN , Nicolas ; BENOIT, Pascal ; TORRES, Lionel ; ROBERT, Michel ; WOSZEZENKI, Cristiane ; GREHS, Ismael Augusto ; MORAES, Fernando Gehm . Run-time mapping and communication strategies for Homogeneous NoC-Based MPSoCs. In: FCCM, 2007, Napa. Field-Programmable Custom Computing Machines, 2007. v. 1. p. 295-296.

  • GARGIA, Diego ; AMORY, Alexandre de Morais ; MORAES, Fernando Gehm ; LUBASZEWSKI, Marcelo Soares . A CAD Tool for the Integration on Hardware IP Blocks. In: SIM, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004. p. 55-58.

  • MORENO, Edson ; CALAZANS, Ney ; HESSEL, Fabiano ; ROSA, Vitor ; MORAES, Fernando Gehm ; CARARA, Everton Alceu . A Comparison of Different Levels of Abstraction Using VHDL and SystemC. In: SIM, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004. p. 86-90.

  • BRIÃO, Eduardo Wenzel ; CARVALHO, Ewerson ; MÖLLER, Leandro Heleno ; CAMOZZATO, Daniel ; CALAZANS, Ney ; MORAES, Fernando Gehm . A Generic Model of Embedded System to Enable Dynamic Self-Reconfigurable Applications. In: SIM, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004. p. 98-104.

  • CARVALHO, Ewerson ; BRIÃO, Eduardo Wenzel ; MÖLLER, Leandro Heleno ; MOLLER, Frederico Bartz ; MORAES, Fernando Gehm ; CALAZANS, Ney . Controlling Configurations on Dynamic Reconfigurable Systems. In: SIM, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004. p. 114-119.

  • MELLO, Aline Vieira de ; OST, Luciano ; MORAES, Fernando Gehm ; CALAZANS, Ney . Routing Algorithms on Mesh Based NoCs. In: SIM, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004. p. 134-138.

  • BONATO, Lee Vanderlei ; MOLZ, Rolf Fredi ; FURTADO, João Carlos ; FERRÃO, Marcos Flores ; MORAES, Fernando Gehm . Design of a fingerprint system using a hardware/software environment. In: FPGA, 2003, Monterey. international symposium on Field Programmable Gate Arrays. New York: ACM Press, 2003. v. 1. p. 240-240.

  • BONATO, Lee Vanderlei ; MOLZ, Rolf Fredi ; FURTADO, João Carlos ; MORAES, Fernando Gehm . Propose of a Hardware Implementation for Fingerprint Systems. In: FPL, 2003, Lisboa. International Conference on Field Programmable Logic and Applications, 2003. v. 1. p. 1158-1161.

  • AMORY, Alexandre de Morais ; OLIVEIRA, Leandro Augusto de ; MORAES, Fernando Gehm ; LUBASZEWSKI, Marcelo Soares . Software-Based Test for Non-Programmable Cores in Bus-Based System-on-Chip Architectures. In: SIM, 2003, Novo Hamburgo. 18th South Symposium on Microelectronics, 2003. v. 1. p. 153-162.

  • MORAES, Fernando Gehm ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; OST, Luciano ; CALAZANS, Ney . Networks on Chip: Architecture and Prototyping. In: SIM, 2003, Novo Hamburgo. 18th South Symposium on Microelectronics, 2003. v. 1. p. 163-168.

  • MESQUITA, Daniel ; TORRES, Lionel ; ROBERT, Michel ; SASSATELLI, Gilles ; MORAES, Fernando Gehm . A coarse grain reconfigurable architecture to compute modular product. In: SIM, 2003, Novo Hamburgo. 18th South Symposium on Microelectronics, 2003. v. 1. p. 9-16.

  • MORAES, Fernando Gehm ; PALMA, José Carlos Sant'anna ; REIS, Ricardo Augusto da Luz . NOCs: State-of-the-Art in Local Research Centers. In: SIM, 2003, Novo Hamburgo. 18th South Symposium on Microelectronics, 2003. v. 1. p. 173-176.

  • MÖLLER, Leandro Heleno ; MESQUITA, Daniel ; MORAES, Fernando Gehm . Tool-Set for Remote and Partial Reconfiguration. In: SIM, 2002, Gramado. 17th South Symposium on Microelectronics, 2002. v. 1. p. 127-130.

  • AMORY, Alexandre de Morais ; OLIVEIRA, Leandro Augusto de ; MORAES, Fernando Gehm . A Heterogeneous and Distributed Co-Simulation Environment. In: SIM, 2002, Gramado. 17th South Symposium on Microelectronics, 2002. v. 1. p. 131-135.

  • PALMA, José Carlos Sant'anna ; MELLO, Aline Vieira de ; MORAES, Fernando Gehm ; CALAZANS, Ney . Core Communication Interface for FPGAs. In: SIM, 2002, Gramado. 17th South Symposium on Microelectronics, 2002. v. 1. p. 140-143.

  • MARCON, César ; HESSEL, Fabiano ; AMORY, Alexandre de Morais ; RIES, Luís Henrique ; MORAES, Fernando Gehm ; CALAZANS, Ney . Modeling of Embedded Digital Systems from SDL Language: A Case Study. In: SIM, 2002, Gramado. 17th South Symposium on Microelectronics, 2002. v. 1. p. 144-148.

  • MOLZ, Rolf Fredi ; ENGEL, Paulo ; MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel . System Prototyping Dedicated to Neural Network Real-Time Image Processing. In: FPGA, 2001, Monterey. 9th ACM International Symposium on FPGAs, 2001. v. 1. p. 229-229.

  • FERREIRA, Fábio ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Extracting Capacitance and Resistance of the Interconnections in Deep Submicron IC Design. In: SIM, 2000, Torres. 15th South Symposium on Microelectronics, 2000. p. 59-62.

  • FRAGOSO, João ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . WTROPIC: A Macro-Cell Generator on Internet. In: SIM, 2000, Torres. 15th South Symposium on Microelectronics, 2000. p. 39-46.

  • MORAES, Fernando Gehm ; ROBERT, Michel ; AUVERGNE, Daniel . A Virtual CMOS Library Approach for Fast Prototyping. In: 14th SIM, 1999, Pelotas. South Symposium on Microelectronics, 1999. v. 1. p. 67-75.

  • MACHADO, Wagner ; MORAES, Fernando Gehm . Roteamento para Dispositivos FPGA. In: X Salão de Iniciação Científica da UFRGS, 1998, Porto Alegre. X Salão de Iniciação Científica da UFRGS, 1998. p. 69-69.

  • SILVA, Rodrigo S. ; MORAES, Fernando Gehm . Ferramenta de Posicionamento no Fluxo de Projeto para FPGAs. In: X Salão de Iniciação Científica da UFRGS, 1998, Porto Alegre. X Salão de Iniciação Científica da UFRGS, 1998. p. 68-68.

  • SILVA, Felipe Rocha ; BARRIOS, Maurício ; MORAES, Fernando Gehm . Protocolo de Comunicação DSP-FPGA. In: X Salão de Iniciação Científica da UFRGS, 1998, Porto Alegre. X Salão de Iniciação Científica da UFRGS, 1998. p. 68-68.

  • MORAES, Fernando Gehm ; TORRES, Lionel ; ROBERT, Michel ; AUVERGNE, Daniel . Evaluation of Transistor Densities for Submicronic CMOS Technologies. In: 13th SIM, 1998, Porto Alegre. South Symposium on Microelectronics, 1998. v. 1. p. 143-151.

  • MORAES, Fernando Gehm ; MARQUES, Paulo Cesar ; MACHADO, Wagner ; CALAZANS, Ney . PMAZE: A CAD Tool to Route FPGAs Devices. In: Porto Alegre, 1998, 13th SIM. South Symposium on Microelectronics, 1998. v. 1. p. 43-50.

  • MACHADO, Wagner ; SILVA, Rodrigo S. ; MORAES, Fernando Gehm . Configuração de FPGAs Utilizando VHDL & Handel-C: uma Visão Comparativa. In: I Jornada de Iniciação Científica da PUCRS, 1998, Porto Alegre, 1998. v. 1. p. 32-32.

  • KASTENSMIDT, Fernanda Lima ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . An Efficient Layout Style for Three-Metal Macro-Cells and Two-Metal Macro-Cells Comparison. In: 12th SIM, 1997, Porto Alegre. South Symposium on Microelectronics, 1997. v. 1. p. 49-54.

  • MARTINS, João Batista ; MORAES, Fernando Gehm ; REIS, Ricardo Augusto da Luz . Low Power Techniques and Power Estimation in Flip-Flops: A Review. In: SIM, 1996, Porto Alegre. 11th South Symposium on Microelectronics, 1996. v. 1. p. 79-82.

Seção coletada automaticamente pelo Escavador

Outras produções

MORAES, Fernando Gehm . TROPIC3. 2000.

MORAES, Fernando Gehm . TROPIC2. 1995.

MORAES, Fernando Gehm ; CARARA, Everton Alceu . MPSoC-H - Implementação e Avaliação de Sistema MPSoC Utilizando a Rede Hermes. 2005.

MELLO, Aline Vieira de ; OST, Luciano ; MORAES, Fernando Gehm ; CALAZANS, Ney . Evaluation of Routing Algorithms in Mesh Based NoCs. 2004.

MORAES, Fernando Gehm ; CALAZANS, Ney ; MELLO, Aline Vieira de ; MÖLLER, Leandro Heleno ; OST, Luciano . HERMES: an Insfrastructure for Low Area Overhead Packet-switching Networks on Chip. 2003.

CALAZANS, Ney ; IDE, Alessandro Noriaki ; MORENO, Edson ; RODOLFO, Taciano Ares ; MORAES, Fernando Gehm . Tutorial e Diretivas para Captura de Projeto, Validação e Prototipação de Módulos de Harware Descritos em SystemC. 2003.

MORAES, Fernando Gehm ; FERREIRA, Everton ; CALAZANS, Ney . Implementação de uma Arquitetura Load/Store em um Ambiente de Prototipação. 2000.

MORAES, Fernando Gehm . MPSoCs e Sistemas Embarcados. 2010 (Palestra proferida) .

MORAES, Fernando Gehm . Circuitos Programáveis (FPGAs). 2006 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI'2006 (refereee). 2006 (Referee em Congresso) .

MORAES, Fernando Gehm . Sistemas Dinamicamente Reconfiguráveis com Comunicação Via Redes Intra-Chip. 2006 (Palestra proferida) .

MORAES, Fernando Gehm . FPL'2006 (refereee). 2006 (Referee em Congresso) .

MORAES, Fernando Gehm . Cooperação Brasil-França em microeletrônica e a formação de Recursos Humanos. 2005 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI 2005 (referee). 2005 (Referee em Congresso) .

MORAES, Fernando Gehm . VIII Simpósio de Informática e III Mostra Regional de Software Acadêmico. 2004 (Referee em Congresso) .

MORAES, Fernando Gehm . SBCCI'2004 (referee). 2004 (Referee em Congresso) .

MORAES, Fernando Gehm . FPL - International Conference on Field Programmable Logic and Applications. 2004 (Referee em Congresso) .

MORAES, Fernando Gehm . HERMES: uma infra-estrutura para geração de redes intra-chip. 2004 (Palestra proferida) .

MORAES, Fernando Gehm . Projetos de Sistemas Integrados em um Único Circuito Integrado: o Problema de Interconexão. 2004 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI. 2003 (Referee em Congresso) .

MORAES, Fernando Gehm . FPL - International Conference on Field Programmable Logic and Applications. 2003 (Referee em Congresso) .

MORAES, Fernando Gehm . Projeto Automático de Leiaute. 2003 (Palestra proferida) .

MORAES, Fernando Gehm . Engenharia de Computação e Visões Institucionais. 2003 (Palestra proferida) .

MORAES, Fernando Gehm . Síntese Automática de Layout (Curso Básico da IV Escola de Microeletrônica). 2002 (Palestra proferida) .

MORAES, Fernando Gehm . Tecnologia de Microeletrônica- Metodologias de Concepção. 2002 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI. 2002 (Referee em Congresso) .

MORAES, Fernando Gehm . SBMicro. 2002 (Referee em Congresso) .

MORAES, Fernando Gehm . FPL - International Conference on Field Programmable Logic and Applications. 2002 (Referee em Congresso) .

MORAES, Fernando Gehm . DAC - Design Automation Conference (IEEE). 2002 (Referee em Congresso) .

MORAES, Fernando Gehm ; MESQUITA, Daniel . Tendências em Reconfiguração dinâmica de FPGAs. 2001 (Palestra proferida) .

MORAES, Fernando Gehm . Anatomia de uma Ferramenta de Síntese Automática de Layout. 2001 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI. 2001 (Referee em Congresso) .

MORAES, Fernando Gehm . SBMicro. 2001 (Referee em Congresso) .

MORAES, Fernando Gehm . FPL - International Conference on Field Programmable Logic and Applications. 2001 (Referee em Congresso) .

MORAES, Fernando Gehm . DAC - Design Automation Conference (IEEE). 2001 (Referee em Congresso) .

MORAES, Fernando Gehm . Co-Design e System-on-Chip. 2000 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI. 2000 (Referee em Congresso) .

MORAES, Fernando Gehm . DAC - Design Automation Conference (IEEE). 2000 (Referee em Congresso) .

MORAES, Fernando Gehm . Curso Básico de Síntese Automática de Layout. 2000 (Palestra proferida) .

MORAES, Fernando Gehm . SBCCI. 1999 (Referee em Congresso) .

MORAES, Fernando Gehm . DAC - Design Automation Conference (IEEE). 1999 (Referee em Congresso) .

MORAES, Fernando Gehm . SBCCI. 1998 (Referee em Congresso) .

MORAES, Fernando Gehm . Síntese Automática de Layout de Circuitos Integrados. 1997 (Palestra proferida) .

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2017 - Atual

    Protocolo para Admissão e Execução de Aplicações com Requisitos de Segurança em MPSoCs (PQG), Descrição: A motivação para esta pesquisa é o desenvolvimento de uma solução integrada para prover QoSS para aplicações críticas, considerando a reconfiguração do sistema para suportar a execução da(s) aplicação(ões) crítica(s) concomitantemente com aplicações não críticas. A originalidade da pesquisa reside no método proposto, reserva e isolação de recursos do MPSoC em uma região segura, sem a utilização de criptografia para os dados da aplicação nem a utilização de firewalls para controle de acesso aos processadores, além da utilização de retoteamento dinâmico de tráfego do MPSoC afim do mesmo não cruzar regiões seguras.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (3) / Mestrado acadêmico: (1) / Doutorado: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2017 - Atual

    Técnicas de Tolerância a Falhas, Gerenciamento Energético, e Segurança para o Projeto de MPSoCs (PQ), Descrição: O presente projeto de pesquisa possui 3 objetivos estratégico relacionados ao projeto de MPSoCs: (i) tolerância a falhas; (ii) gerenciamento energético; (iii) segurança. Tolerância a falhas pode ser definida como a propriedade que permite que um sistema continue a operar mesmo na presença de falhas em algum dos seus componentes, garantindo a este confiabilidade. Confiabilidade e tolerância a falhas são requisitos importantes para o presente e para o futuro dos MPSoCs. Um MPSoCs confiável provê esquemas de detecção e recuperação de falhas, tanto de fabricação quanto às devidas ao tempo de uso do sistema, para incrementar não apenas a confiabilidade e robustez, mas também a vida útil do sistema. Na medida em que é detectada a falha em algum componente os mecanismos de recuperação deverão prover alterações no ambiente. Em termos de comunicação, através do isolamento do canal ou mesmo do roteador em falha, há a necessidade de alterações do mecanismo de roteamento. Em termos de computação, como por exemplo a identificação da falha em um PE, há a necessidade de migração ou reenvio da tarefa para um processador sem falhas. Tolerância a falhas em MPSoCs foi um tema de pesquisa iniciado na vigência do projeto anterior, e contempla o primeiro objetivo estratégico deste projeto de pesquisa. O consumo de energia é uma característica fundamental para sistemas embarcados. Técnicas que visam fornecer algum grau de adaptabilidade em relação a redução de consumo de energia, utilizam principalmente o controle dinâmico de frequência e voltagem (DVFS) [GOO10]. O objetivo da técnica de DVFS é reduzir a energia consumida alterando a frequência de operação e a voltagem do PE, de acordo com estado das aplicações executando no PE. Um monitoramento constante é empregado e alimenta heurísticas de adaptação de frequência e voltagem. Considerando que a comunicação apresenta também um gasto de energia, outras técnicas podem auxiliar na redução do consumo de energia. O gerenciamento energético em tempo de execução compreende o segundo objetivo estratégico do presente projeto de pesquisa. O conceito de QoSS (do inglês Quality-of-Security-Service) foi proposto por [IRV01] como uma técnica que adiciona a segurança como uma dimensão de QoS para os sistemas de redes de computadores. Mais recentemente a área de Qualidade de Serviço de Segurança emergiu como uma área de interesse na pesquisa de MPSoCs. Desde então têm sido aplicados esforços para prover mecanismos de segurança (autenticação, confidencialidade, integridade, por exemplo) em MPSoCs. Tais mecanismos são providos através de módulos de segurança implementados em hardware com o objetivo de prevenir e mitigar ataques a memórias, ataques do tipo DoS (Denial-of-Service), ataques a canais de comunicação, intrusão de software malicioso, estouro de buffers, inserção de falhas, entre outros [GRA14], [COP13], [ISA13]. Técnicas de segurança em MPSoCs compreendem o terceiro objetivo estratégico do presente projeto de pesquisa.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Mestrado acadêmico: (1) Doutorado: (3) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.

  • 2017 - Atual

    TESTADOR PARA TRÁFEGO ETHERNET 40GbE, Descrição: O objetivo do presente Termo Aditivo é proporcionar a formação de recursos humanos e a pesquisa na área de testes de redes Ethernet 40 Gigabit e de sistemas digitais em FPGA. Dado que não existem soluções padronizadas para o teste de tais redes no contexto atual, é necessário empreender um conjunto de atividades de pesquisa original no assunto. Em acordo com esta situação, o projeto visa desenvolver hardware e software capaz de avaliar uma rede de comunicação de dados em alta velocidade através de um sistema digital desenvolvido em FPGA, motivado pelo crescimento da demanda do mercado por comunicações de banda-larga e a complexidade inerente de testar e gerenciar redes Ethernet.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (5) . , Integrantes: Fernando Gehm Moraes - Coordenador / CALAZANS, NEY LAERT VILAR - Integrante., Financiador(es): Teracom Telemática - Cooperação.

  • 2016 - 2017

    Tolerância a Falhas na Gestão de Recursos em MPSoCs com Gerência Distribuída (PDJ), Descrição: Com o crescente aumento de número de transistores em um único circuito integrado, tornou-se possível desenvolver sistemas completos em um único chip. O que permite este aumento é a redução no tamanho dos transistores. Apesar de aumentar a capacidade de integração de um chip, consumindo uma quantidade de potência aceitável em dispositivos móveis, nodos tecnológicos mais avançados são mais suscetíveis a diversos tipos de falhas em um circuito. O projeto proposto tem por objetivo estratégico desenvolver uma plataforma MPSoC com gerência distribuída com foco na tolerância a falhas na gestão de recursos. Com isso espera-se aumentar o tempo de vida de sistemas computacionais complexos, como smartphones, tablets e outros equipamentos portáteis com dezenas de processadores em um curto espaço de tempo e de forma mais precisa.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador / Eduardo Wachter - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa., Número de produções C, T & A: 3

  • 2014 - 2017

    Confiabilidade em Arquiteturas MPSoCs Baseadas em NoCs (PQG FAPERGS), Descrição: Os circuitos integrados (CIs) estão tornando-se cada vez mais complexos, implicando em uma redução de confiabilidade dos mesmos. A combinação de maior integração, menor tensão de alimentação e maior frequência aumenta a incidência de falhas permanentes e transientes nos CIs, ameaçando a robustez dos futuros sistemas computacionais. Isto não se aplica somente a sistemas críticos, mas também à eletrônica de consumo. Desta forma, é necessária a aplicação de técnicas de tolerância a falhas para manter o serviço desejado funcionando adequadamente mesmo na presença de falhas. O objetivo deste projeto é propor técnicas de tolerância a falhas para MPSoCs. Especificamente, propõe-se criar uma infraestrutura para o desenvolvimento de sistemas MPSoCs confiáveis, com ênfase no protocolo de comunicação tolerante a falhas. O trabalho a ser realizado está dividido em três macro-atividades: (1) detecção de erros permanentes no nível da rede intra-chip; (2) protocolo de comunicação tolerante a falhas; (3) tolerância a falhas no nível de aplicação. Ao final do presente projeto os resultados esperados incluem: (1) protocolo de comunicação entre tarefas tolerante a falhas; (2) proposição de um mecanismo para detecção de PE sem falha a ser utilizado em caso de falha em algum elemento de processamento.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (1) / Mestrado acadêmico: (1) / Doutorado: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2014 - 2017

    GERÊNCIA DISTRIBUÍDA DE RECURSOS EM MPSOCS BASEADOS EM NOCS (CNPQ UNIVERSAL), Descrição: Due to the growing need for parallel processing in embedded systems and advances in sub-micron technologies, the integration of a complete system in a chip has become technically feasible, resulting in the emergence of SoCs (System-on-Chip). Current trends point to MPSoCs (Multiprocessor SoCs) with hundreds of Processing Elements (PEs). The Intel SCC and Tilera TILE-Gx are examples from the industry, with 48 and 100 PEs respectively. Both architectures have a large number of PEs that are interconnected via a network on chip (NoC). Systems with thousands of PEs per chip are a technological perspective, which should become reality within a decade. Thus, scalability issue is real and has significant research relevance. Current MPSoC architectures have a centralized control architecture for system management. The architecture with centralized control has a single PE responsible for resource management functions, interface with external systems, mapping and migration heuristics, DVFS, etc. In MPSoCs with a large number of PEs, the centralized approach becomes a bottleneck, since only the manager PE is responsible to control the entire MPSoC, answer to service requests from all PEs and maintain a map of the location of tasks, which may become unfeasible due to the amount of PEs. This leads the concept of a distributed control architecture that consists of clustering the MPSoC in regions in which a PE of each region will serve as the local manager. The objective of this research project is to propose policies for distributed control in large MPSoCs, implementing techniques for distributed task mapping and migration, support for distributed monitoring, and support to quality of service (QoS) .. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (2) / Doutorado: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2013 - 2017

    CONTROLE DISTRIBUÍDO EM MPSOCS BASEADOS EM NOCS (Produtividade PQ), Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Mestrado acadêmico: (2) Doutorado: (3) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.

  • 2011 - 2014

    Sistemas Multiprocessados Integrados: Sincronização, Confiabilidade e Adaptabilidade (CAPES-COFECUB), Descrição: Projeto CAPES-COFECUB 708/11. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (4) / Doutorado: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador / Marcelo Soares Lubaszewski - Integrante / Michel Robert - Integrante / Lionel Torres - Integrante / Fernanda Gusmão de Lima Kastensmidt - Integrante / Ney Laert Vilar Calazans - Integrante / Gilles Sassatelli - Integrante / Pascal Benoit - Integrante., Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Cooperação.

  • 2011 - 2013

    Técnicas de Redução de Energia Consumida em Sistemas Multi-Processados em Chip (FAPERGS Pesquisador Gaúcho), Descrição: FAPERGS Pesquisador Gaúcho - processo 1008149. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Mestrado acadêmico: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2011 - 2012

    TA FACIN-PARKS - Estudo e desenvolvimento do protocolo LACP (Link Aggregation Control Protocol),, Descrição: Cooperação Universidade - Empresa. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (4) . , Integrantes: Fernando Gehm Moraes - Coordenador / Ney Laert Vilar Calazans - Integrante / César Augusto Missio Marcon - Integrante., Financiador(es): Parks Comunicações Digitais - Matriz - Auxílio financeiro.

  • 2011 - 2012

    TA FACIN-TERACOM - Emulação de circuitos digitais em FPGA, Descrição: Cooperação Universidade - Empresa. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (5) . , Integrantes: Fernando Gehm Moraes - Coordenador / Ney Laert Vilar Calazans - Integrante., Financiador(es): Teracom Telemática Ltda - Auxílio financeiro.

  • 2011 - 2011

    Desenvolvimento de Aplicação de Reconhecimento Automático de Placas de Veículos em um Sistema Embarcado com Múltiplos Processadores (Edital PIBIC/CNPq - 2011-2012), Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (2) . , Integrantes: Fernando Gehm Moraes - Coordenador / Alexandre de Morais Amory - Integrante / Edson Moreno - Integrante / Afonso Sales - Integrante / Ricardo M. Czekster - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.

  • 2010 - 2012

    Infra-Estrutura para Projeto de MPSoCs: Redes Intra-Chip, Auto-Adaptabilidade e Qualidade de Serviço (CNPq PQ 301599/2009-2), Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.

  • 2008 - 2009

    Infra-Estrutura para Projeto de MPSoCs: Alocação de Tarefas, Qualidade de Serviço e Reconfiguração (CNPQ UNIVERSAL 2007 - 471134/2007-4), Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador / César Augusto Missio Marcon - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2007 - 2010

    Infra-Estrutura para Projeto de MPSoCs: Redes Intra-Chip, Alocação de Tarefas e Qualidade de Serviço (CNPq PQ 300774/2006-0), Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Bolsa.

  • 2007 - 2009

    FINEP X10GIGA - Transponder OTN 10.7Gbps, Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador / Ney Laert Vilar Calazans - Integrante / Daniel Pigatto - Integrante., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

  • 2005 - 2008

    CAPES/COFECUB 495/05 - Utilização de Redes Intra-Chip em SoCs: Projeto, Reconfiguração e Teste, Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador / Marcelo Soares Lubaszewski - Integrante / Ricardo Augusto da Luz Reis - Integrante / Michel Robert - Integrante / Lionel Torres - Integrante / Altamiro Amadeu Susin - Integrante / Ney Laert Vilar Calazans - Integrante / Sérgio Bampi - Integrante / Pascal Nouet - Integrante / Michel Renovell - Integrante / Pascal Benoit - Integrante., Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro.

  • 2005 - 2008

    FINEP TETHA - CIRCUITO PARA TRANSPORTE DE DADOS ETHERNET/IP SOBRE REDES DE ALTA VELOCIDADE PDH/SDH, Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Integrante / Ney Laert Vilar Calazans - Coordenador / Daniel Pigatto - Integrante., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

  • 2003 - 2007

    Desenvolvimento de métodos de projeto e prototipação de sistemas computacionais, Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2003 - 2006

    RICHA - Redes de Interconexão Intra-Chip em Hardware, Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Gehm Moraes - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 1998 - 2002

    Library Free Integrated Circuit Design for Submicron Technologies (KIT 96106 - Financiado pela CEE), Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (0) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) . , Integrantes: Fernando Gehm Moraes - Coordenador / Michel Robert - Integrante / Daniel Auvergne - Integrante / Lionel Torres - Integrante / Alain Guyot - Integrante / Phillipe Coll - Integrante / Jordi Carrabina - Integrante., Financiador(es): Université Montpellier 2 - Sciences et Techniques - Cooperação., Número de produções C, T & A: 10 / Número de orientações: 3

Seção coletada automaticamente pelo Escavador

Prêmios

2017

Prêmio ASSESPRO-RS para o melhor TCC (Utilização do Protocolo Ethernet para a Interface de Comunicação em Sistemas Digitais Embarcados em FPGAs), ASSESPRO-RS.

2016

Prêmio ASSESPRO-RS para o melhor TCC (Comunicação de Alto Desempenho em Dispositivos FPGAs Através de Interfaces Ópticas), ASSESPRO-RS.

2015

Prêmio ASSESPRO-RS para o melhor TCC (Development of MPSoCs Management Systems in Modern FPGAs), ASSESPRO-RS.

2015

Prêmio ASSESPRO-RS para o melhor TCC (Desenvolvimento de Uma Interface de Comunicação Segura Utilizando o Padrão MACsec ), ASSESPRO-RS.

2014

CEITEC Master Thesis Award (LATW) - Title: Runtime Adaptive QoS Management In NoC-Based MPSoCs, UFC / IEEE / TTTC.

2012

IEEE Senior Member, IEEE.

2011

Best Paper Award - Early Estimation of Wire Length for Dedicated Test Access Mechanisms in Networks-on-Chip Based SoCs, 22th Symposium on Integrated Circuits and Systems Design.

2009

Best Paper Award - "Congestion-aware Task Mapping in Heterogenous MPSoCs", International Symposium on System-on-Chip 2008 (SOC 2008).

2009

Menção Honrosa 2008 - TESES (Autor: Alexandre de Morais Amory), CAPES.

2009

Prêmio ASSESPRO-RS para o melhor TCC (Desenvolvimento de um Ambiente de Execução de Aplicações Embarcadas para a Plataforma Multiprocessada HeMPs), ASSESPRO.

2009

Best Paper Award - "A High Abstraction, High Accuracy Power Estimation Model for Networks-on-Chip", 22nd Symposium on Integrated Circuits and Systems Design.

2005

Best Conceptual Design in the DATE´2005 Designers Forum, European Community, Europractice.

2005

II Xilinx Student Contest - First Place (SBCCI'05), Xilinx Inc..

2004

I Xilinx Student Contest - First Place (SBCCI'04), Xilinx Inc..

2002

Outstanding paper in its subject area in the SBCCI 2002, SBC - SBMICRO.

1998

Menção Honrosa - II Jornada de Iniciação Científica da PUCRS, PUC-RS - Pró-Reitoria de Pesquisa e Pós-Graduação.

1997

Menção Honrosa - I Jornada de Iniciação Científica da PUCRS, PUC-RS - Pró-Reitoria de Pesquisa e Pós-Graduação.

1994

Menção Tres Honorable avec Felicitations du Jury, na defesa de tese, Laboratório LIRMM.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Pontifícia Universidade Católica do Rio Grande do Sul, Faculdade de Informática, Departamento de Fundamentos da Computação. , AV. IPIRANGA, 6681 - PREDIO 32, Partenon, 90619900 - Porto Alegre, RS - Brasil, Telefone: (51) 33538717, Fax: (51) 33203621, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2017 - Atual

    Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul

    Vínculo: Comitê de Assessoramento, Enquadramento Funcional: Coordenador do CA de Ciências da Computação

  • 2015 - 2017

    Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul

    Vínculo: Colaborador, Enquadramento Funcional: Comitê Assessor - Mat., Est. e Computação

  • 2007 - 2009

    Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul

    Vínculo: Comitê Assessor, Enquadramento Funcional: Comitê Assessor - Mat., Est. e Computação

  • 1996 - Atual

    Pontifícia Universidade Católica do Rio Grande do Sul

    Vínculo: Celetista formal, Enquadramento Funcional: Professor titular, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 03/2017

      Direção e administração, Faculdade de Informatica, .,Cargo ou função, Membro da Comissão Científica da FACIN.

    • 03/2016

      Direção e administração, Faculdade de Informatica, .,Cargo ou função, Membro da Comissão Coordenadora do Pós-Graduação em Ciência da Computação (PPGCC).

    • 03/2002

      Ensino, Engenharia de Computação, Nível: Graduação,Disciplinas ministradas, Microeletrônica (4456C-04), Laboratório de Organização de Computadores (46184-02), Organização de Computadores (46131-04)

    • 01/2000

      Pesquisa e desenvolvimento , Faculdade de Informatica, .,Linhas de pesquisa

    • 03/1996

      Ensino, Faculdade de Informatica, Nível: Graduação,Disciplinas ministradas, Arquitetura de Computadores II (46124-04), Laboratório de Organização de Computadores (46184-02), Organização de Computadores (46131-04), Tópicos Especiais em Sistemas Digitais I (46264-04) - inativa, Trabalho de Conclusão I (46274-06), Trabalho de Conclusão II (46275-06)

    • 12/2011 - 03/2013

      Direção e administração, Faculdade de Informatica, .,Cargo ou função, Membro da Comisssão Coordenadora do PPGCC.

    • 12/2008 - 08/2010

      Direção e administração, Faculdade de Informatica, Programa de Pós graduação em Ciência da Computação (PPGCC).,Cargo ou função, Coordenador de Programa.

    • 01/2008 - 11/2008

      Direção e administração, Faculdade de Informatica, Programa de Pós graduação em Ciência da Computação (PPGCC).,Cargo ou função, Membro da Comissão Coordenadora do PPGCC.

    • 01/2002 - 08/2006

      Direção e administração, Faculdade de Engenharia / Engenharia de Computação, .,Cargo ou função, Coordenador de Curso.

    • 03/1998 - 02/1999

      Direção e administração, Faculdade de Informatica, Programa de Pós graduação em Ciência da Computação (PPGCC).,Cargo ou função, Membro da Comissão Coordenadora do PPGCC.

  • 2017 - Atual

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista PQ I C

  • 2017 - Atual

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Comitê de Assessoramento, Enquadramento Funcional: CA - Microeletrônica

  • 2013 - 2017

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista PQ I D, Carga horária: 20

  • 2004 - 2013

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Produtividade em Pesquisa, Enquadramento Funcional: Bolsista PQ II, Carga horária: 20

  • 1997 - 1999

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Produtividade em Pesquisa, Enquadramento Funcional: Bolsista PQ II-C, Carga horária: 20

  • 1995 - 1997

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Recém-doutor, Enquadramento Funcional: Bolsista Recém-doutor, Carga horária: 40, Regime: Dedicação exclusiva.

  • 1987 - 1988

    Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq

    Vínculo: Iniciação Científica, Enquadramento Funcional: Bolsista IC, Carga horária: 20

  • 1998 - 2002

    Université Montpellier 2 - Sciences et Techniques

    Vínculo: Colaborador, Enquadramento Funcional: Projeto de Pesquisa, Carga horária: 0

  • 1999 - 1999

    Université Montpellier 2 - Sciences et Techniques

    Vínculo: Professor Visitante, Enquadramento Funcional: Maître de Conférence

  • 1998 - 1999

    Université Montpellier 2 - Sciences et Techniques

    Vínculo: Professor Visitante, Enquadramento Funcional: Maître de Conférence

  • 1997 - 1998

    Université Montpellier 2 - Sciences et Techniques

    Vínculo: Professor Visitante, Enquadramento Funcional: Maître de Conférence

    Atividades

    • 11/1999 - 12/1999

      Ensino, ELECTRONIQUE, OPTRONIQUE ET SYSTEME, Nível: Pós-Graduação,Disciplinas ministradas, DEA Microeletrônica

    • 12/1998 - 02/1999

      Ensino, ELECTRONIQUE, OPTRONIQUE ET SYSTEME, Nível: Pós-Graduação,Disciplinas ministradas, DEA Microeletrônica

    • 11/1997 - 02/1998

      Ensino, ELECTRONIQUE, OPTRONIQUE ET SYSTEME, Nível: Pós-Graduação,Disciplinas ministradas, DEA Microeletrônica

  • 1995 - 1996

    Universidade Federal do Rio Grande do Sul

    Vínculo: Bolsista recém-doutor, Enquadramento Funcional: Bolsista, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 03/1995 - 08/1996

      Pesquisa e desenvolvimento , Pró-Reitoria de Pesquisa e Pós-Graduação, Curso de Pós-Graduação em Ciência da Computação.,Linhas de pesquisa