Fernando Luis Herrmann

Possui graduação em Ciência da Computação pela Universidade de Santa Cruz do Sul (2006) e mestrado em Ciência da Computação pela Universidade Federal de Santa Maria (2010). Atualmente é professor do ensino básico, técnico e tecnológico, no IFSul (Instituto Federal Sul-rio-grandense), câmpus Venâncio Aires, RS. Atuou como professor do curso de Sistemas de Informação da Faculdade Antônio Meneguetti de Restinga Seca, do curso de Engenharia da Computação da Universidade de Santa Cruz do Sul e também do curso de Técnico em Informática da Universidade Federal de Santa Maria. Tem experiência como desenvolvedor e analista de sistemas, projetista de circuitos integrados digitais e gerente de projetos. Atua principalmente nos seguintes temas: FPGA, Redes de Computadores, Arquitetura de Computadores, projeto de ASICs digitais.

Informações coletadas do Lattes em 04/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Mestrado em Ciência da Computação

2008 - 2010

Universidade Federal de Santa Maria
Título: Implementação de arquiteturas de pilha UDP/IP em hardware reconfigurável baseado no desempenho de vazão, latência e taxa de perda de quadros,Ano de Obtenção: 2010
João Baptista dos Santos Martins.Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Pilha de comunicação; UDP/IP; FPGA; RFC 2544; Vazão; Latëncia. Grande área: Ciências Exatas e da Terra

Graduação em Ciência da Computação

2000 - 2006

Universidade de Santa Cruz do Sul
Título: Melhoramento de Contraste Implementado em FPGA
Orientador: Rolf Fredi Molz

Seção coletada automaticamente pelo Escavador

Formação complementar

2012 - 2012

SSGPV4 - Gestão de Projetos (PMI) v4. (Carga horária: 40h). , SISNEMA, SISNEMA, Brasil.

2008 - 2008

Digital IC Design. (Carga horária: 367h). , Cadence Design Systems, Inc., CDN, Estados Unidos.

2008 - 2008

Certificação ITIL v2. (Carga horária: 1h). , EXIN - Examination Institute for Information Science, EXIN, Holanda.

2007 - 2007

SEFIP 8.3 e GRRF 1.3. (Carga horária: 6h). , Centro de Capacitação Profissional, CENOFISCO, Brasil.

2007 - 2007

Programação C para Microcontroladores PIC. (Carga horária: 30h). , Universidade de Santa Cruz do Sul, UNISC, Brasil.

2007 - 2007

Delphi Criação de Componentes. (Carga horária: 24h). , Aquasoft Tecnologia, AQUASOFT, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Alemão

Compreende Bem, Fala Bem, Lê Bem, Escreve Razoavelmente.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Hardware.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Microeletrônica e Processamento de Sinais/Especialidade: Microeletrônica e Processamento de Sinais.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Software Básico.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Metodologia e Técnicas da Computação/Especialidade: Banco de Dados.

Seção coletada automaticamente pelo Escavador

Organização de eventos

HERRMANN, F. L. . II Semana Acadêmica do Curso de Sistemas para Internet ? SASI e II Simpósio Acadêmico de Tecnologia da Informação ? SATI. 2016. (Outro).

Seção coletada automaticamente pelo Escavador

Participação em eventos

XVII Escola de Microeletrônica - EMICRO 2015 e XXX Seminário Sul de Microeletrônica ? SIM 2015015. 2015. (Seminário).

ICECS 2009 - 16th IEEE International Conference on Electronics Circuits and Systems. A Gigabit UDP/IP Network Stack in FPGA. 2009. (Congresso).

Fórum Internacional de Software Livre.. 2006. (Congresso).

XII Seminário de Iniciação Científica e XI Jornada de Ensino, Pesquisa e Extensão.Melhoramento de Contraste Implementado em FPGA. 2006. (Seminário).

VII Escola de Microeletrônica. 2005. (Seminário).

XX Simpósio Sul de Microeletrônica. 2005. (Simpósio).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Élen Cristina Bortoluzzi

RODRIGUES FILHO, J. L. S.;HERRMANN, F. L.; MATOS, J. O. C.. Governança de TI. 2016. Trabalho de Conclusão de Curso (Graduação em Sistema de Informação) - Faculdade Antônio Meneghetti.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Tatiana Gadelha Serra dos Santos

MOLZ, Rolf Fredi; KREUTZ, Márcio Eduardo;SANTOS, Tatiana Gadelha Serra. Melhoramento de Contraste Implementado em FPGA. 2006. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade de Santa Cruz do Sul.

Roseclea Duarte Medina

João Batista S Martins; Diógenes C da Silva Jr; NUNES, Raul Ceretta;MEDINA, R. D.. Implementação de Arquiteturas de Pilha UDP/IP em Hardware Reconfigurável Baseado no Desemprenho de Vazão, Latência e Taxa de Perda de Quadros. 2010. Dissertação (Mestrado em Programa de Pós-Graduação em Informática (PPGI)) - Universidade Federal de Santa Maria.

Raul Ceretta Nunes

MARTINS, João Baptista dos Santos; SILVA, D. C.;NUNES, R. C.. Implementação de Arquiteturas de Pilha UDP/IP em Hardware Reconfigurável baseado no Desempenho de Vazão, Latência e Taxa de PErda de Quadros. 2010. Dissertação (Mestrado em Informática) - Universidade Federal de Santa Maria.

Seção coletada automaticamente pelo Escavador

Orientou

Fábio Ivan Borchardt

Django Rest Framework, Melhoria de Sistema Legado; 2016; Trabalho de Conclusão de Curso; (Graduação em Sistema de Informação) - Faculdade Antônio Meneghetti; Orientador: Fernando Luís Herrmann;

Analissa Pase do Prado

Utilização da biblioteca Leaflet(Javascript) na publicação de produtos cartográficos do Instituto de Planejamento de Santa Maria; ; 2016; Orientação de outra natureza - Universidade Federal de Santa Maria; Orientador: Fernando Luís Herrmann;

Seção coletada automaticamente pelo Escavador

Foi orientado por

Rolf Fredi Molz

Melhoramento de Constraste Implementado em FPGA; 2006; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Universidade de Santa Cruz do Sul; Orientador: Rolf Fredi Molz;

João Baptista dos Santos Martins

IMPLEMENTAÇÃO DE ARQUITETURAS DE PILHA UDP/IP EM HARDWARE RECONFIGURÁVEL BASEADO NO DESEMPENHO DE VAZÃO, LATÊNCIA E TAXA DE PERDA DE QUADROS; 2010; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: João Baptista dos Santos Martins;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • HERRMANN, F. L. . Interactive Power and Area Reduction Applied to an UHF RFID Digital Block. In: WCAS, 2013, Curitiba. Chip in Curitiba 2013, 2013.

  • AGUIRRE, P. C. C. ; TEIXEIRA, L. ; MÜLLER, C. ; HERRMANN, F. L. ; PIEPER, L. Z. ; MARTINS, J. B. S. ; DE FREITAS, J. P. J. ; DESSBESELL, G. F. . A Full Duplex implementation of Internet Protocol version 4 in a FPGA device. In: SPL10 - VI Southern Conference on Programmable Logic, 2010, Porto de Galinhas, PE - Brazil. VI Southern Conference on Programmable Logic, 2010.

  • TEIXEIRA, L. ; AGUIRRE, P. C. C. ; MÜLLER, C. ; HERRMANN, F. L. ; PIEPER, L. Z. ; DE FREITAS, J. P. J. ; DESSBESELL, G. F. ; MARTINS, J. B. S. . A Comparison between Hardware and Software Full Duplex Internet Protocol Version 4 Implementations. In: XVI Iberchip Workshop, 2010, Iguaçu - Brazil. XVI Iberchip Workshop, 2010.

  • PERIN, G. ; MESQUITA, D. G. ; HERRMANN, F. L. ; MARTINS, J. B. S. . Montgomery Modular Multiplication on Reconfigurable Hardware: Fully Systolic Array vs Parallel Implementation. In: SPL10 - VI Southern Conference on Programmable Logic, 2010, Porto de Galinhas, PE - Brazil. VI Southern Conference on Programmable Logic, 2010.

  • HERRMANN, F. L. ; PERIN, G. ; DE FREITAS, J. P. J. ; BERTAGNOLLI, R. ; MARTINS, J. B. S. . An UDP/IP Network Stack in FPGA. In: SFORUM 2009 - IX Microelectronics Students, 2009, Natal - Brazil. SFORUM 2009 - IX Microelectronics Students, 2009.

  • HERRMANN, F. L. ; PERIN, G. ; DE FREITAS, J. P. J. ; BERTAGNOLLI, R. ; MARTINS, J. B. S. . A Gigabit UDP/IP Network Stack in FPGA. In: ICECS 2009 - 16th IEEE International Conference on Electronics Circuits and Systems, 2009, Yasmine Hammamet - Tunisia. ICECS 2009 - 16th IEEE International Conference on Electronics Circuits and Systems, 2009. v. único.

  • HERRMANN, F. L. ; MOLZ, R. F. ; SANTOS, Rafael Ramos dos . Melhoramento de Contraste Implementado em FPGA. In: XII Seminário de Iniciação Científica e XI Jornada de Ensino, Pesquisa e Extensão, 2006, Santa Cruz do Sul. Anais do XII Seminário de Iniciação Científica e XI Jornada de Ensino, Pesquisa e Extensão. Santa Cruz do Sul: EDUNIS, 2006. v. 1. p. 1-1.

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2007 - 2009

    Comunicação Segura de Voz Sobre IP em Redes Wireless, Descrição: O presente projeto se destina à concepção e ao projeto de um sistema dedicado (embarcado) voltado à comunicação sem fio. Tecnologia semelhante pode ser encontrada em aparelhos de telefonia celular, sem, no entanto, compreenderem as questões de segurança e redes sem fio. Mais precisamente, telefones celulares atuais contam com redes privadas para efetivação da comunicação. O que se pretende com este projeto é tornar disponível a comunicação móvel através de redes de comunicação de dados sem fio, privadas ou públicas, através do uso de tecnologia WiFi e Voz sobre IP. Ressalta-se a capacidade de segurança esperada através da criação de VPNs entre aparelhos móveis em redes sem fio públicas.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Fernando Luís Herrmann - Integrante / Guilherme Perin - Integrante / Rafael Bertagnolli - Integrante / Joao Baptista dos Santos Martins - Coordenador.

Seção coletada automaticamente pelo Escavador

Prêmios

2017

Paraninfo XVI Turma do Curso de Técnico em Informática, Colégio Politécnico da Universidade Federal de Santa Maria.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Instituto Federal Sul-Rio-Grandense, Instituto Federal Sul-Rio-Grandense - Campus Venâncio Aires. , Avenida das Indústrias, 1865, Jardim Universitario, 95800000 - Venâncio Aires, RS - Brasil, Telefone: (51) 37934200, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2017 - Atual

    Instituto Federal Sul-Rio-Grandense

    Vínculo: Servidor Público, Enquadramento Funcional: Professor EBTT, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 03/2017

      Ensino,,Disciplinas ministradas, Redes de Computadores, Sistemas Operacionais, Arquitetura de Computadores, Administração e Serviços de Rede

    • 02/2017

      Ensino, Especialização em Educação "A pesquisa como princípio pedagógico", Nível: Especialização,Disciplinas ministradas, Tecnologias da Informação e da Comunicação no Ensino

  • 2016 - 2017

    Universidade Federal de Santa Maria

    Vínculo: , Enquadramento Funcional: Professor Substituto, Carga horária: 40

  • 2008 - 2010

    Universidade Federal de Santa Maria

    Vínculo: Pesquisador, Enquadramento Funcional: Bolsista, Carga horária: 40

    Outras informações:
    Participante do Grupo de Microeletrônica - GMICRO - UFSM, desenvolvendo atividades em FPGAs e projeto de circuitos integrados.

    Atividades

    • 05/2016 - 02/2017

      Ensino, Técnico em Informática, Nível: Aperfeiçoamento,Disciplinas ministradas, Banco de Dados I, Banco de Dados II, Programação Comercial I, Programação Comercial II, Programação Orientada a Objetos

  • 2016 - 2016

    Universidade de Santa Cruz do Sul

    Vínculo: , Enquadramento Funcional: Professor, Carga horária: 4

    Atividades

    • 07/2016 - 12/2016

      Ensino, Engenharia de Computação, Nível: Graduação,Disciplinas ministradas, Microeletrônica

  • 2016 - 2017

    Faculdade Antônio Meneghetti

    Vínculo: Celetista, Enquadramento Funcional: Professor, Carga horária: 12

    Outras informações:
    Disciplinas ministradas: Programação Orientada a Objetos II Programação Orientada a Objetos III Tópicos Avançados em Programação

    Atividades

    • 02/2016 - 02/2017

      Ensino, Sistema de Informação, Nível: Graduação,Disciplinas ministradas, Programação Orientada a Objetos II, Programação Orientada a Objetos III, Tópicos Avançados em Programação

  • 2013 - 2016

    Fundação de Apoio à Tecnologia e Ciência

    Vínculo: Celetista, Enquadramento Funcional: Gerente de Projeto de Microcontroladores, Carga horária: 40

  • 2013 - 2013

    Centro de Tecnologia da Informação Renato Archer

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 40

    Outras informações:
    Bolsista do Projeto CITAR

  • 2013 - 2013

    Santa Maria Design House

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 40

  • 2010 - 2013

    Santa Maria Design House

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 40

  • 2004 - 2008

    Associated Tobacco Company (Brasil) Ltda

    Vínculo: Analista de Sistemas, Enquadramento Funcional: Analista de Sistemas, Carga horária: 44, Regime: Dedicação exclusiva.

  • 2001 - 2004

    Cantú & Stange Ltda

    Vínculo: Livre, Enquadramento Funcional: Programador, Carga horária: 44, Regime: Dedicação exclusiva.