Leonardo Londero de Oliveira

Graduado em Engenharia Elétrica, possui experiência no projeto de circuitos integrados, possuindo conhecimento em todas as etapas de projeto do fluxo de um ASIC. Obteve o título de Mestre pelo Programa de Pós Graduação em Engenharia Elétrica (PPGEE) da Universidade Federal de Santa Maria - UFSM, em março de 2005, onde trabalhou na pesquisa de análise de circuitos aritméticos de baixa potência. Ainda em 2004 realizou estágio no INESC-ID (Lisboa). Em maio de 2005 ingressou na CEITEC onde desempenhou diversas atividades referentes à formação da metodologia de trabalho, do fluxo de projeto (ambiente CADENCE), documentação de processos e fez parte da equipe responsável pelos dois primeiros chips comerciais da CEITEC. Em 2007 realizou a etapa de Doutorado sanduíche no INESC-ID/IST. Retomou atividades na CEITEC entre janeiro de 2008 e fevereiro de 2009. Desde o início de sua formação em microeletrônica, a atuação prática no fluxo de um ASIC esteve envolvida suas atividades. Concluiu Doutorado em Engenharia Elétrica em 2009. Desde 2010 é professor da UFSM.

Informações coletadas do Lattes em 18/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Engenharia Elétrica

2005 - 2009

Universidade Federal de Santa Maria
Título: ALGORITMO DE LOCALIZAÇÃO DE NODOS PARA REDES DE SENSORES MÓVEIS
Orientador: em Instituto Superior de Engenharia de Lisboa ( José Carlos Alves Pereira Monteiro)
com João Baptista dos Santos Martins. Palavras-chave: localization algorithm; wireless sensor network.Grande área: EngenhariasGrande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Microeletrônica / Especialidade: Projetos de Circtuitos Digitais. Setores de atividade: Agricultura, Pecuária, Silvicultura e Exploração Florestal.

Mestrado em Engenharia Elétrica

2003 - 2005

Universidade Federal de Santa Maria
Título: PROTOTIPAÇÃO E ANÁLISE DE CIRCUITOS MULTIPLICADORES ARRAY DE BAIXO CONSUMO,Ano de Obtenção: 2005
João Baptista dos Santos Martins.Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: consumo de potência, síntese física, prototipação; teste de funcionalidade.Grande área: EngenhariasSetores de atividade: Outro.

Graduação em Engenharia Elétrica

1998 - 2003

Universidade Federal de Santa Maria
Título: Projeto Físico e Avaliação de Potência Dissipada de Multiplicadores Array Binário em Complemento de 2 em Tecnologia CMOS 0.4um
Orientador: Sérgio Bampi

Seção coletada automaticamente pelo Escavador

Formação complementar

2004 - 2004

Extensão universitária em Oficina de Microfabricação: Proj. e Const. de Cis. (Carga horária: 80h). , Universidade Estadual de Campinas, UNICAMP, Brasil.

2003 - 2003

Treinamento Motorola "Embedded Software". (Carga horária: 16h). , Motorola Industrial Ltda., Motorola, Brasil.

2002 - 2002

Extensão universitária em Desenho Auxiliado por Computador para Eng. Elétric. (Carga horária: 24h). , Universidade Federal de Santa Maria, UFSM, Brasil.

2002 - 2002

Curso Avançado IV Escola de Microelet. da SBC-Sul. (Carga horária: 18h). , Fundação do Ensino da Engenharia em Santa Catarina, FEESC, Brasil.

2000 - 2000

Orientação para Crédito: Brasil Empreendedor. (Carga horária: 16h). , Nestle Brasil - Matriz, NESTLE, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Espanhol

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Microeletrônica.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Redes de Sensores.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Microeletrônica/Especialidade: Projetos de Circtuitos Digitais.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.

Seção coletada automaticamente pelo Escavador

Organização de eventos

DE OLIVEIRA, L.L. . IEEE CASS Santa Maria Workshop. 2018. (Outro).

DE OLIVEIRA, LEONARDO . XVII Escola de Microeletrônica Sul (EMICRO 2015) e XXX Simpósio Sul de Microeletrônica (SIM 2015). 2015. (Outro).

OLIVEIRA, L. L. . III Escola de Microeletrônica da SBC Sul. 2001. (Outro).

Seção coletada automaticamente pelo Escavador

Participação em eventos

CDNLive EMEA 2017. Conquista de Primeiro lugar na competição internacional entre 100 Universidades. 2017. (Olimpíada).

Place & Route with Cadence First Encounter. 2006. (Oficina).

Static Timing Analysis with Synopsys PrimeTime. 2006. (Oficina).

Synthesis with Synopsys dc_shell-t. 2006. (Oficina).

Chip on the Island: SBCCI 2005 and SBMicro 2005. 2005. (Congresso).

Oficina de Microfabricação: Projeto e Construção de Ci's e Mos. 2004. (Oficina).

VI EMICRO - Escola de Microeletrônica. 2004. (Seminário).

18th Symposium on Microelectronics Technology and Devices - CHIP IN SAMPA. 2003. (Simpósio).

Treinamento Motorola Embedded Software. 2003. (Seminário).

Curso Extracurricular de Desenho Auxiliado por Computador para Engenharia Elétrica. 2002. (Outra).

IV EMICRO - Escola de Microeletrônica. 2002. (Seminário).

I Fórum de Estudantes em Microeletrônica.A 5V-Bits CMOS Paralell ADC Based on Lookup Table Encoding. 2001. (Outra).

III EMICRO - Escola de Microeletrônica. 2001. (Seminário).

II EMICRO - Escola de Microeletrônica. 2000. (Seminário).

XV Congresso Regional de Iniciação Científica e Tecnológica. Projetos de Circuitos Integrados Utilizando a Ferramenta Magic/Linux. 2000. (Congresso).

XIV Congresso Regional de Iniciação Científica e Tecnológica. 1999. (Congresso).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Cristian Müller

DE OLIVEIRA, LEONARDO. MÉTODO DE MULTILATERAÇÃO PARA ALGORITMOS DE LOCALIZAÇÃO EM REDES DE SENSORES SEM FIO. 2014.

Aluno: Samuel Tumelero Valduga

DE OLIVEIRA, LEONARDO. ESQUEMA DE COMUNICAÇÃO MIMO PARA QUATRO ANTENAS TRANSMISSORAS E TAXA DE TRANSMISSÃO UNITÁRIA: ANÁLISE DE DESEMPENHO E DE ROBUSTEZ. 2014. Dissertação (Mestrado em Programa de Pós-Graduação em Informática) - Universidade Federal de Santa Maria.

Aluno: MATEUS BECK FONSECA

Renato Perez Ribas; BAPTISTA, João;OLIVEIRA, L. L.. EXPLORAÇÃO DE OPERADORES ARITMÉTICOS NA TRANSFORMADA RÁPIDA DE FOURIER. 2010. Dissertação (Mestrado em Programa de Pós-Graduação em Informática) - Universidade Federal de Santa Maria.

Aluno: CARLOS HENRIQUE BARRIQUELO

Antônio Carlos Schneider Beck Filho; Alexandre Campos; BAPTISTA, João;OLIVEIRA, L. L.. OTIMIZAÇÃO EM REDES DE SENSORES E ATUADORES SEM FIO EMPREGANDO A TEORIA DOS JOGOS. 2010. Tese (Doutorado em PROGRAMA DE PÓS-GRADUAÇÃO EM ENGENHARIA ELÉTRICA) - Universidade Federal de Santa Maria.

Aluno: Cristian Müller

Müller, CrístianMARTINS, João Baptista dos Santos; Prior, Cesar A.; Marques, Luiz Carlos Souza;OLIVEIRA, L. L.. FILTRO DIGITAL PARA UM CONVERSOR ANALÓGICO-DIGITAL SIGMA-DELTA EM CASCATA 2-2. 2011. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Aluno: Anderson Arjona

Natanael Rodrigues Gomes; Alexandre Campos;OLIVEIRA, L. L.. DISPOSITIVOS LÓGICOS PROGRAMÁVEIS. 2010. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Jumar Luis Russi; Julio Carlos Balzano de Matos;OLIVEIRA, L. L.. Concurso Público - Área sistemas Digitais, Edital 084/2010. 2010. Universidade Federal do Pampa.

Aguirre, Paulo César C. de;MARTINS, João Baptista dos Santos; Natanael Rodrigues Gomes; Prior, Cesar A.;OLIVEIRA, L. L.. POWER-ON-RESET COM BAIXO CONSUMO DE POTÊNCIA EM TECNOLOGIA CMOS DE 0.15uM E LEIAUTE DE CIRCUITOS INTEGRADOS MISTOS. 2011. Universidade Federal de Santa Maria.

Müller, CrístianMARTINS, João Baptista dos Santos; Natanael Rodrigues Gomes; Prior, Cesar A.;OLIVEIRA, L. L.. PROJETO DE UM FILTRO DIGITAL PARA UM CONVERSOR ANALÓGICO-DIGITAL SIGMA-DELTA EM CIRCUITO INTEGRADO. 2011. Universidade Federal de Santa Maria.

Sergio Antonio Brondani; Fabiane Vieira Romano;OLIVEIRA, L. L.. Avaliação de Desempenho Acadêmico para fins de Progressão para Classe Subseqüente. 2010. Universidade Federal de Santa Maria.

Alessandro Dal Col Lúcio - Coordenador Geral;OLIVEIRA, L. L.. 25º Jornada Acadêmica Integrada. 2010. Universidade Federal de Santa Maria.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Cesar Ramos Rodrigues

RODRIGUES, C. R.MARTINS, João Baptista dos SantosNUNES, Raul Ceretta. PROTOTIPAÇÃO E ANÁLISE DE CIRCUITOS MULTIPLICADORES ARRAY DE BAIXO CONSUMO. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Cesar Ramos Rodrigues

MARTINS, João Baptista dos Santos; Reis, R; Costa, E.;NUNES, Raul CerettaRODRIGUES, C. R.. Desenvolvimento em Hardware de um Algoritmo de Localização para Redes de Sensores Móveis. 2009. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Raul Ceretta Nunes

MARTINS, João Baptista dos Santos; MONTEIRO, José Carlos A. P.; COSTA, Eduardo; REIS, Ricardo A. L.;NUNES, R. C.; BARATTO, Giovani. Desenvolvimento em Hardware de um Algoritmo de Localização para Redes de Sensores Móveis. 2009. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Eduardo Antonio César da Costa

MARTINS, J. B.COSTA, E. A. C.BAMPI, S.. Prototipação e Análise de Circuitos Multiplicadores Array de Baixo Consumo. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Eduardo Antonio César da Costa

REIS, R.COSTA, E. A. C.; CAMPOS, A.; NUNES, R. C.. Algoritmo de Localização em Hardware para Redes de Sensores sem Fio Móveis. 2009.

Eduardo Antonio César da Costa

MARTINS, J. B.; MONTEIRO, J. C.;COSTA, E. A. C.REIS, R.; NUNES, R. C.; BARATTO, G.. Desenvolvimento em Hardware de um Algoritmo de Localização para Redes de Sensores Móveis. 2009. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade Federal de Santa Maria.

João Baptista dos Santos Martins

MARTINS, J. B. S.; BAMPI, Sergio;COSTA, Eduardo. Prototipação e Análise de Circuitos Multiplicadores Array de Baixo Consumo. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria.

João Baptista dos Santos Martins

MARTINS, J. B. S.; REIS, Ricardo Augusto da Luz;COSTA, Eduardo; CAMPOS, Alexandre;NUNES, Raul Ceretta. Algoritmo de Localização em Hardware para Redes de Sensores Sem Fio Móveis. 2009. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Maria.

João Baptista dos Santos Martins

MARTINS, J. B. S.COSTA, EduardoREIS, RicardoRODRIGUES, C. R.NUNES, Raul Ceretta. Desenvolvimento em Hardware de um Algoritmo de Localização para Redes de Sensores Móveis. 2008. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Seção coletada automaticamente pelo Escavador

Orientou

Grégory Calegari Marchesan

ACELERAÇÃO DO TREINAMENTO E EXECUÇÃO DE UMA REDE NEURAL EM UM PROCESSADOR DE PROPÓSITO GERAL RECONFIGURÁVEL PARA SISTEMAS EMBARCADOS; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia da Computação) - Universidade Federal de Santa Maria; Orientador: Leonardo Londero de Oliveira;

Guilherme Henrique dos Santos

IMPLEMENTAÇÃO DE UMA REDE NEURAL ARTIFICIAL EM HARDWARE PARA DETECÇÃO E CORREÇÃO DE RUÍDOS EM IMAGENS; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia da Computação) - Universidade Federal de Santa Maria; Orientador: Leonardo Londero de Oliveira;

Ciro Alberto Dias Perez Júnior

DESCRIÇÃO E PROJETO EM HDL DE UMA REDE NEURAL PERCEPTRON: RECONHECIMENTO DE CARACTERES EM BITMAP; 2016; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria; Orientador: Leonardo Londero de Oliveira;

Seção coletada automaticamente pelo Escavador

Foi orientado por

João Baptista dos Santos Martins

ALGORITMO DE LOCALIZAÇÃO DE NODOS PARA REDES DE SENSORES MÓVEIS; 2009; 0 f; Tese (Doutorado em Engenharia Elétrica) - Universidade Federal de Santa Maria, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: João Baptista dos Santos Martins;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • Müller, Crístian ; ALVES, DIMAS ; UCHOA-FILHO, BARTOLOMEU ; MACHADO, RENATO ; MARTINS, JOÃO ; DE OLIVEIRA, LEONARDO . An Improved Solution for Node Location Multilateration Algorithms in Wireless Sensor Networks. ELECTRONICS LETTERS (ONLINE) , v. 52, p. 1179-1181, onic.

  • Oliveira, Leonardo L. ; SANTOS, Cristiano ; FERRÃO, Daniel ; Costa, Eduardo ; Monteiro, José ; Martins, João Baptista ; BAMPI, Sergio ; REIS, Ricardo . A Comparison of Layout Implementations of Pipelined and Non-Pipelined Signed Radix-4 Array Multiplier and Modified Booth Multiplier Architectures. Vlsi-Soc: From Systems To Silicon. 1ed.: Springer US, 2007, v. , p. 25-39.

  • CULAU, EDUARDO C. ; MARCHESAN, GREGORY C. ; WEIRICH, NELSON R. ; DE OLIVEIRA, LEONARDO LONDERO . An Efficient Single Core Flexible Processor Architecture for 4096-bit Montgomery Modular Multiplication and Exponentiation. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1.

  • WEBER, IACANA I. ; MORAES, FERNANDO GEHM ; DE OLIVEIRA, LEONARDO L. ; CARARA, EVERTON A. . Exploring Asynchronous End-to-End Communication Through a Synchronous NoC. In: 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018, Bento Goncalves. 2018 31st Symposium on Integrated Circuits and Systems Design (SBCCI), 2018. p. 1.

  • MARCHESAN, GREGORY C. ; WEIRICH, NELSON R. ; CULAU, EDUARDO C. ; WEBER, IACANA IANISKI ; MORAES, FERNANDO GEHM ; CARARA, EVERTON ; DE OLIVEIRA, LEONARDO LONDERO . Exploring RSA Performance up to 4096-bit for Fast Security Processing on a Flexible Instruction Set Architecture Processor. In: 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, Bordeaux. 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018. p. 757.

  • MARTINS, L. G. L. ; MARTINS, João B ; NUNES, R. C. ; OLIVEIRA, L. L. . A Hybrid Method to Detecting Failures in Mobile Sensor Networks Using Localization Algorithms. In: NEWCAS, 2013, PARIS. 11th IEEE INTERNATIONAL NEWCAS CONFERENCE, 2013.

  • CHAGAS, Stephan Hermes ; MARTINS, João B ; OLIVEIRA, L. L. . An Approach to Localization Scheme of Wireless Sensor Networks Based on Artificial Neural Networks and Genetic Algorithms. In: NEWCAS, 2012, Montreal. NEWCAS 2012, 2012.

  • CHAGAS, Stephan Hermes ; MARTINS, João B ; OLIVEIRA, L. L. . Genetic Algorithms and Simulated Annealing Optimization Methods in Wireless Sensor Networks Localization Using Artificial Neural Networks. In: MWSCAS, 2012, Boise. 55th International Midwest Symposium on Circuits and Systems, 2012.

  • OLIVEIRA, L. L. ; Dessbesell ; BAPTISTA, João ; MONTEIRO, José Carlos . Hardware Implementation of a Centroid-based Localization Algorithm for Mobile Sensor Networks. In: IEEE International Symposium on Circuits and Systems (ISCAS), 2011, Rio de Janeiro. IEEE International Symposium on Circuits and Systems (ISCAS), 2011.

  • Müller, Crístian ; Aguirre, Paulo César C. de ; Teixeira, Lucas ; OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos . A Reconfigurable ASIC Implementation of a Network Gateway Based on the IPv4 Protocol. In: Workshop on Circuits and Systems Design, 2011, João Pessoa. First Workshop on Circuits and Systems Design, 2011.

  • CHAGAS, Stephan Hermes ; OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos . Review of Localization Schemes Using Artificial Neural Networks in Wireless Sensor Networks. In: South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011.

  • VIEIRA, Raphael C. ; Aguirre, Paulo César C. de ; OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos . Iterative Mode Hardware Implementation of CORDIC Algorithm. In: South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011.

  • OLIVEIRA, L. L. ; Dessbesell ; BAPTISTA, João ; MONTEIRO, José Carlos . CentroidM: a Centroid-based Localization Algorithm for Mobile Sensor Networks. In: Symposium on Integrated Circuits and Systems Design, 2010, São Paulo. SBCCI - Chip in Sampa, 2010.

  • OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos ; AITA, André Luiz . A Low-Price Platform to Test Digital Integrated Circuits Using FPGA. In: 48th IEEE MWSCAS International Midwest Symposium on Circuits and Systems, 2005, Cincinnati. 48th IEEE MWSCAS International Midwest Symposium on Circuits and Systems, 2005.

  • OLIVEIRA, L. L. ; SANTOS, Cristiano ; FERRÃO, Daniel ; COSTA, Eduardo da ; MONTEIRO, José Carlos ; MARTINS, João Baptista dos Santos ; BAMPI, Sergio ; REIS, Ricardo . A Comparison of Layout Implementations of Pipelined And Non-Pipelined Signed Radix-4 Array Multiplier And Modified Booth Multiplier Architectures. In: IFIP VLSI-SOC 2005, 2005, Perth. IFIP VLSI-SOC 2005, 2005.

  • OLIVEIRA, L. L. ; PACHECO, Márcio ; MANRIQUE, Roger ; GHISSONI, Sidinei ; CARDOSO, Adilson ; PIPPI, Rafael S ; MARTINS, João B . Implementation of an Access Control System Using Reconfigurable Architecture. In: XX SIM - Simpósio Sul de Microeletrônica, 2005, Santa Cruz do Sul. XX SIM - Simpósio Sul de Microeletrônica, 2005.

  • GHISSONI, S. ; DOS SANTOS MARTINS, J.B. ; DE OLIVEIRA, L.L. . A new methodology in power estimation in CMOS combinational circuits at logic level. In: , 2005, Covington. , 2005. p. 1251.

  • OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos ; AITA, André Luiz . An Entire Design Flow for Automated Integrated Circuits Synthesis in Mentor Graphics Environment. In: XIX Simpósio Sul de Microeletrônica, 2004, São Miguel das Missões. 19th South Symposium on Microelectronics, 2004.

  • DE OLIVEIRA, L.L. ; COSTA, E. ; BAMPI, S. . Array hybrid multiplier versus modified booth multiplier: comparing area and power consumption of layout implementations of signed radix-4 architectures. In: The 2004 47th Midwest Symposium on Circuits and Systems, 2004. MWSCAS '04., 2004, Hiroshima. The 2004 47th Midwest Symposium on Circuits and Systems, 2004. MWSCAS '04., 2004. p. II_213.

  • D. Tabarelli Brondani ; OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos ; AITA, André Luiz ; RODRIGUES, Cesar Ramos . Controle Digital de um Marcapaso Cardíaco com Saída para Visualização do Sinal através de Interface de Comunicação Serial. In: IBERCHIP?04, 2004, Cartagena de Indias. IWS'2004, 2004.

  • OLIVEIRA, L. L. ; BOSCHETTI, Marcos ; COSTA, Eduardo da ; BAMPI, Sergio ; BAPTISTA, João . Comparing 2's Complement Multipliers With Binary and Hybrid Operand Encoding. In: XVIII SIM - Simpósio Sul de Microeletrônica, 2003, Novo Hamburgo. 18th South Symposium on Microelectronics, 2003.

  • OLIVEIRA, L. L. ; RODRIGUES, Cesar Ramos . Amplificador Operacional CMOS de Baixa Potência para Implementação de em Marca-passo Cardíaco. In: XVII CONGRESSO REGIONAL DE INICIAÇÃO CIENTÍFICA E TECNOLÓGICA, 2002, PASSO FUNDO, 2002.

  • OLIVEIRA, L. L. ; MAINARDI, Josias Otaciel . A 5V-Bits CMOS Paralell ADC Based on Lookup Table Encoding. In: I Fórum de Estudantes de Microeletrônica, 2001, Pirenópolis, 2001.

  • OLIVEIRA, L. L. ; MAINARDI, Josias Otaciel ; RODRIGUES, Cesar Ramos . Conversor A/D FLASH de 5 bits. In: XVI Congresso Regional de Iniciação Científica e Tecnológica - CRICTE, 2001, Ijuí, 2001.

  • OLIVEIRA, L. L. ; PICADA, D. S. ; RODRIGUES, Cesar Ramos ; MAINARDI, Josias Otaciel . Biblioteca de Células Digitais para o Projeto de Circuitos Integrados. In: XV Congresso Regional de Iniciação Científica e Tecnológica - CRICTE, 2000, Rio Grande, 2000.

  • OLIVEIRA, L. L. ; MAINARDI, Josias Otaciel ; RODRIGUES, Cesar Ramos ; PICADA, D. S. . Projetos de Circuitos Integrados Utilizando a Ferramenta Magic/Linux. In: XV Congresso Regional de Iniciação Científica e Tecnológica - CRICTE, 2000, Rio Grande, 2000.

  • SILVA, Lucian Ribeiro da ; OLIVEIRA, L. L. ; MARTINS, João Baptista dos Santos . Revisão acerca de algoritmos de localização para redes de sensores móveis. In: Jornada Acadêmica Integrada, 2011, Santa Maria. 26a Jornada Acadêmica Integrada, 2011.

  • ENGEL, Rudimar ; MARTINS, João Baptista dos Santos ; OLIVEIRA, L. L. . Estudo de um Simulador para Rede de Sensores. In: Jornada Acadêmica Integrada, 2011, Santa Maria. 26a Jornada Acadêmica Integrada, 2011.

  • VIEIRA, Raphael C. ; MARTINS, João Baptista dos Santos ; OLIVEIRA, L. L. . Estudo de um framework de simulação para Redes de Sensores Sem Fio. In: Jornada Acadêmica Integrada, 2011, Santa Maria. 26a Jornada Acadêmica Integrada, 2011.

  • GUTERRES, L. F. T. ; MARTINS, João Baptista dos Santos ; Prior, Cesar A. ; OLIVEIRA, L. L. . Algoritmo de Localização de Nodos para Redes de Sensores Móveis. In: Jornada Acadêmica Integrada, 2010, Santa Maria. 25a Jornada Acadêmica Integrada, 2010.

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2006 - 2010

    Localização em Redes de Sensores, Descrição: A localização é importante para qualquer aplicação que necessite interpretação de dados em um contexto físico. Dados coletados do meio não possuem significado físico relevante se o interessado não consegue encontrar a localização do fenômeno sob estudo. Tome-se, por exemplo, cenário onde um grande número de sensores está distribuído na copa de árvores em uma floresta. Tais dispositivos seriam encarregados de monitorar princípios de incêndio. Uma vez que o foco é detectado, alguma ação por parte da entidade responsável precisa ser tomada para lidar com esta situação, entretanto, caso não haja informação a respeito da posição do fenômeno, pouco ou nada poderá ser feito para contornar a situação e a detecção feita pela rede pode ser inútil. O objetivo final é o desenvolvimento de algoritmo de localização para redes de sensores móveis com baixo consumo de potência.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Mestrado acadêmico: (1) . , Integrantes: Leonardo Londero de Oliveira - Coordenador / João Baptista - Integrante / Gustavo F. Dessbesell - Integrante.

  • 2003 - 2005

    Inserção de Vetores de Teste em Vários Níveis de Abstração Utilizando FPGA e simuladores, Descrição: Neste trabalho foi desenvolvido um procedimento de testes que teve por objetivo principal submeter arquiteturas de multiplicadores digitais aos mesmos vetores de teste em todas as etapas de projeto. A idéia surgiu da necessidade de testar circuitos prototipados sem a utilização de um analisador lógico que não era um equipamento disponível, mas sim utilizando os recursos presentes.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Leonardo Londero de Oliveira - Coordenador.

  • 2002 - 2007

    Prototipação e Análise de Multiplicadores Digitais, Descrição: Este projeto é desenvolvido em cooperação com outras 3 Universidades: UFPel, UFRGS e UTL - INESC-ID (Lisboa). Analisar desempenho e consumo de potência de novas arquiteturas de circuitos multiplicadores. Esta abordagem é estendida ao nível físico, onde são realizadas medições nos circuitos multiplicadores após as suas prototipações e posterior comparações de desempenho e consumo de potência entre as diferentes arquiteturas implementadas.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Leonardo Londero de Oliveira - Integrante / Sergio Bampi - Integrante / João Baptista dos Santos Martins - Coordenador / Eduardo Antônio César da Costa - Integrante / José Carlos Monteiro - Integrante., Financiador(es): Universidade Federal de Pelotas - Cooperação / Universidade Técnica de Lisboa - Instituto Superior Técnico - CFM - Cooperação / Universidade Federal do Rio Grande do Sul - Cooperação.

Seção coletada automaticamente pelo Escavador

Projetos de desenvolvimento

  • 2003 - 2006

    SISCA - Sistema de Controle de Acesso, Descrição: Este projeta visa percorrer etapas de desenvolvimento em FPGA até a integração em Silício de um sitema de monitoramento de acesso. Este sistema integra módulos de comunicação projetados em VHDL com o computador e Palm Top, aproveitando-se da tecnologia Bluetooh presente nestes dispositivos. O projeto também inclui a programação de softwares de gerenciamento. A etapa de construção de um protótipo em FPGA está concluída.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (5) / Doutorado: (2) . , Integrantes: Leonardo Londero de Oliveira - Integrante / Márcio Pacheco - Integrante / Roger Manrique - Integrante / Sidinei Ghissoni - Integrante / Adilson Cardoso - Integrante / Rafael S Pippi - Integrante / João B Martins - Coordenador / Gustavo Desbessel - Integrante., Número de produções C, T & A: 1

  • 2003 - 2006

    SISCA - Sistema de Controle de Acesso, Descrição: Este projeta visa percorrer etapas de desenvolvimento em FPGA até a integração em Silício de um sitema de monitoramento de acesso. Este sistema integra módulos de comunicação projetados em VHDL com o computador e Palm Top, aproveitando-se da tecnologia Bluetooh presente nestes dispositivos. O projeto também inclui a programação de softwares de gerenciamento. A etapa de construção de um protótipo em FPGA está concluída.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (5) / Doutorado: (2) . , Integrantes: Leonardo Londero de Oliveira - Integrante / Márcio Pacheco - Integrante / Roger Manrique - Integrante / Sidinei Ghissoni - Integrante / Adilson Cardoso - Integrante / Rafael S Pippi - Integrante / João B Martins - Coordenador / Gustavo Desbessel - Integrante., Número de produções C, T & A: 1

  • 2003 - 2006

    SISCA - Sistema de Controle de Acesso, Descrição: Este projeta visa percorrer etapas de desenvolvimento em FPGA até a integração em Silício de um sitema de monitoramento de acesso. Este sistema integra módulos de comunicação projetados em VHDL com o computador e Palm Top, aproveitando-se da tecnologia Bluetooh presente nestes dispositivos. O projeto também inclui a programação de softwares de gerenciamento. A etapa de construção de um protótipo em FPGA está concluída.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (5) / Doutorado: (2) . , Integrantes: Leonardo Londero de Oliveira - Integrante / Márcio Pacheco - Integrante / Roger Manrique - Integrante / Sidinei Ghissoni - Integrante / Adilson Cardoso - Integrante / Rafael S Pippi - Integrante / João B Martins - Coordenador / Gustavo Desbessel - Integrante., Número de produções C, T & A: 1

  • 2003 - 2006

    SISCA - Sistema de Controle de Acesso, Descrição: Este projeta visa percorrer etapas de desenvolvimento em FPGA até a integração em Silício de um sitema de monitoramento de acesso. Este sistema integra módulos de comunicação projetados em VHDL com o computador e Palm Top, aproveitando-se da tecnologia Bluetooh presente nestes dispositivos. O projeto também inclui a programação de softwares de gerenciamento. A etapa de construção de um protótipo em FPGA está concluída.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (5) / Doutorado: (2) . , Integrantes: Leonardo Londero de Oliveira - Integrante / Márcio Pacheco - Integrante / Roger Manrique - Integrante / Sidinei Ghissoni - Integrante / Adilson Cardoso - Integrante / Rafael S Pippi - Integrante / João B Martins - Coordenador / Gustavo Desbessel - Integrante., Número de produções C, T & A: 1

  • 2003 - 2006

    SISCA - Sistema de Controle de Acesso, Descrição: Este projeta visa percorrer etapas de desenvolvimento em FPGA até a integração em Silício de um sitema de monitoramento de acesso. Este sistema integra módulos de comunicação projetados em VHDL com o computador e Palm Top, aproveitando-se da tecnologia Bluetooh presente nestes dispositivos. O projeto também inclui a programação de softwares de gerenciamento. A etapa de construção de um protótipo em FPGA está concluída.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (2) / Mestrado acadêmico: (5) / Doutorado: (2) . , Integrantes: Leonardo Londero de Oliveira - Integrante / Márcio Pacheco - Integrante / Roger Manrique - Integrante / Sidinei Ghissoni - Integrante / Adilson Cardoso - Integrante / Rafael S Pippi - Integrante / João B Martins - Coordenador / Gustavo Desbessel - Integrante., Número de produções C, T & A: 1

Seção coletada automaticamente pelo Escavador

Prêmios

2017

Tensilica Global Design Contest 2017, CADENCE.

1996

Melhor Achievement, Junior Achievement.

1996

Protudo Destaque Estadual, Junior Achievement.

1996

Prêmio Destaque Financeiro, Junior Achievement.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal de Santa Maria, PPGEE - GMICRO - Grupo de Microeletrônica. , Avenida Roraima, 1000. Centro de Tecnologia. Sala 274., Camobi, 97105-900 - Santa Maria, RS - Brasil, Telefone: (55) 32209423, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2008 - 2009

    Centro de Excelência em Tecnologia Eletrônica Avançada

    Vínculo: Colaborador, Enquadramento Funcional: Projetista BackEnd, Carga horária: 32

  • 2005 - 2007

    Centro de Excelência em Tecnologia Eletrônica Avançada

    Vínculo: Autônomo, Enquadramento Funcional: Projetista Back-End, Carga horária: 30

    Outras informações:
    Atividades desenvolvidas: *Atuar junto aos projetistas de back-end na definição da do fluxo de trabalho a ser adotado direcionado aos softwares necessários para a realização de projeto das etapas do projeto de ASICs; *Validar a metodologia de acima descrita e o fluxo de trabalho da etapa de projeto digital, através da realização de um projeto completo, o qual tem por objetivo servir de base para as atividades do CEITEC referentes a esta etapa; *Projeto de ASIC's (backend); *Interagir junto ao processo de cotação de preços para a fabricação do primeiro chip comercial do CEITEC; *Interagir junto à especificação dos equipamentos iniciais necessários para o laboratório de testes; *Orientação de bolsistas.

  • 2005 - 2005

    Centro de Excelência em Tecnologia Eletrônica Avançada

    Vínculo: Voluntário, Enquadramento Funcional: Projetista Back-End, Carga horária: 30

    Outras informações:
    Durante este período o projetista realizou atividades referentes a etapas de estruturaçcão do Centro de Design. Incluem-se nestas atividades a definição em conjunto com a equimpe de back-end da metodologia de projeto a ser adotada pelo centro, fluxo de trabalho, cotação de equipamentos para o laboratório de testes, pesquisa de ferramentas de CAD.

    Atividades

    • 01/2008 - 01/2009

      Serviços técnicos especializados , Centro de Excelência em Tecnologias Avançadas, Centro de Excelência em Tecnologias Avançadas.,Serviço realizado, Projeto Backend.

    • 10/2005 - 01/2007

      Serviços técnicos especializados , Departamento Técnico, .,Serviço realizado, Projeto Back-End.

    • 05/2005 - 09/2005

      Estágios , Departamento Técnico, .,Estágio realizado, Definição de Fluxo de Trabalho, Metodologia e Ferramentas de CAD.

  • 2004 - 2004

    Universidade Técnica de Lisboa - Instituto Superior Técnico - CFM

    Vínculo: Pesquisador, Enquadramento Funcional: Pesquisador, Carga horária: 25

    Outras informações:
    Pesquisa no Grupo ALGOS (Algorithms for Optimization and Simulation) ? INESC (Instituto de Engenharia de Sistemas e Computadores) ? Portugal. Orientador: Prof. Dr. José Carlos Monteiro.

    Atividades

    • 10/2004 - 12/2005

      Pesquisa e desenvolvimento , INESC-ID, .,Linhas de pesquisa

  • 2002 - 2003

    Universidade Federal do Rio Grande do Sul

    Vínculo: Estagiário, Enquadramento Funcional: Estagiário

    Outras informações:
    Atividades desenvolvidas: layout full custom, com a ferramenta CADENCE, utilizando vários níveis de hierarquia. O objetivo deste projeto foi analisar o consumo de potência de uma arquitetura de multiplicador digital através de simulações em nível de transistores. A carga horária total estabeleceu-se em 200h.

    Atividades

    • 12/2002 - 03/2003

      Estágios , Instituto de Informática, Grupo de Microeletrônica Gme.,Estágio realizado, Atividades desenvolvidas: layout full custom, utilizando a ferramenta CADENCE, utilizando vários níveis de hierarquia. O objetivo deste projeto foi analisar o consumo de potência de uma arquitetura de multiplicador digital através de simulações em nível d.

  • 2003 - 2003

    Philip Morris

    Vínculo: Estágio, Enquadramento Funcional: Estágio, Carga horária: 25

  • 1998 - 1999

    Fundação de Apoio à Tecnologia e Ciência

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista, Carga horária: 20