Guilherme Ribeiro Corrêa

Guilherme Corrêa é professor na Universidade Federal de Pelotas (UFPel), lotado no Centro de Desenvolvimento Tecnológico (CDTec), onde atua nos cursos de Bacharelado em Ciência da Computação e Engenharia de Computação e no Programa de Pós-Graduação em Computação (PPGC). É doutor em Engenharia Electrotécnica e de Computadores pela Universidade de Coimbra - Portugal (2015), mestre em Ciência da Computação pela Universidade Federal do Rio Grande do Sul - UFRGS (2010), bacharel em Ciência da Computação pela Universidade Federal de Pelotas - UFPel (2008) e técnico em Sistemas de Telecomunicações pelo Centro Federal de Educação Tecnológica de Pelotas - CEFET/RS (2004). De 2008 a 2015, atuou como pesquisador do Instituto de Telecomunicações (Portugal). Atualmente, é pesquisador do Video Technology Research Group (ViTech) e do Grupo de Arquiteturas e Circuitos Integrados (GACI) da UFPel, onde concentra suas investigações nos seguintes temas: processamento digital de sinais visuais, compressão de imagem e vídeo, comunicação multimídia e projeto de sistemas digitais.

Informações coletadas do Lattes em 03/03/2020

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Engenharia Eletrotécnica e de Computadores

2010 - 2015

Universidade de Coimbra, UC, Portugal
Título: Computational Complexity Reduction and Scaling for High Efficiency Video Encoders
Prof. Dr. Luis Alberto da Silva Cruz. Coorientador: Prof. Dr. Luciano Volcan Agostini. Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Codificação de Vídeo; High Efficiency Video Coding; Complexidade Computacional.Grande área: Ciências Exatas e da TerraGrande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo. Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações / Especialidade: Sistemas de Telecomunicações.

Mestrado em Computação

2009 - 2010

Universidade Federal do Rio Grande do Sul
Título: Estudo e Desenvolvimento de Heurísticas e Arquiteturas de Hardware para Decisão Rápida do Modo de Codificação de Bloco para o Padrão H.264/AVC,Ano de Obtenção: 2010
Prof. Dr. Sergio Bampi.Coorientador: Prof. Dr. Luciano Volcan Agostini. Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Arquiteturas de Sistemas Computacionais; Codificação de Vídeo; H.264/AVC.Grande área: Ciências Exatas e da TerraGrande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.

Graduação em Bacharelado em Ciência da Computação

2005 - 2008

Universidade Federal de Pelotas
Título: Filtro Redutor do Efeito de Bloco Intercamadas para o Padrão H.264/SVC Realizado com Dispositivo FPGA
Orientador: Prof. Dr. Luciano Volcan Agostini
com Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.

Curso técnico/profissionalizante em Telecomunicações

2003 - 2004

Centro federal de Educacao tecnológica de pelotas

Seção coletada automaticamente pelo Escavador

Pós-doutorado

2020

Pós-Doutorado. , Universidade de Lisboa, UL, Portugal. , Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. , Grande área: Ciências Exatas e da Terra, Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Sistemas de Computação. , Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.

2015 - 2015

Pós-Doutorado. , Universidade Federal de Pelotas, UFPEL, Brasil. , Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. , Grande área: Ciências Exatas e da Terra, Grande Área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações / Especialidade: Sistemas de Telecomunicações.

Seção coletada automaticamente pelo Escavador

Formação complementar

2017 - 2017

Formação Pedagógica de Docentes Ingressantes. (Carga horária: 40h). , Universidade Federal de Pelotas, UFPEL, Brasil.

2011 - 2011

Embedded Linux on MicroBlaze Processor. (Carga horária: 20h). , Universidade do Porto, UP, Portugal.

2006 - 2008

Extensão universitária em Língua Alemã. (Carga horária: 250h). , Universidade Federal de Pelotas, UFPEL, Brasil.

2006 - 2008

Língua Inglesa. (Carga horária: 300h). , British House English School, BH, Brasil.

2007 - 2007

Curso Avançado da Escola de Microeletrônica. (Carga horária: 30h). , Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.

2006 - 2006

Curso Básico da Escola de Microeletrônica (EMICRO). (Carga horária: 30h). , Universidade Federal do Rio Grande do Sul, UFRGS, Brasil.

2003 - 2005

Extensão universitária em Língua Inglesa. (Carga horária: 280h). , Universidade Federal de Pelotas, UFPEL, Brasil.

2003 - 2003

Astrofísica Geral. (Carga horária: 120h). , Observatório Nacional, ON, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Espanhol

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Pouco.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Alemão

Compreende Pouco, Fala Pouco, Lê Pouco, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Arquitetura de Sistemas de Computação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Codificação de Imagem e Vídeo.

Seção coletada automaticamente pelo Escavador

Organização de eventos

CORREA, G. . Exhibition Chair - Chip in the Pampa 2018 (SBCCI, SBMicro, SForum, WCAS, INSCIT e FEEC). 2018. (Congresso).

CORREA, G. ; TAVARES, T. A. . Coordenador - XIV Workshop de Trabalhos de Iniciação Científica (WTIC) do XXIV Simpósio Brasileiro de Sistemas Multimídia e Web (WebMedia). 2017. (Congresso).

CORREA, G. . Publication Chair - 7th IEEE CASS Rio Grande do Sul Workshop. 2017. (Congresso).

CORRÊA, Guilherme . Coordenador Ciências Exatas e da Terra - XVIII Encontro de Pós-Graduação da UFPel. 2016. (Congresso).

CORRÊA, Guilherme . Coordenador Ciências Exatas e da Terra - XXV Congresso de Iniciação Científica (CIC) da UFPel. 2016. (Congresso).

CORREA, Guilherme . Coordenador Ciências Exatas e da Terra - XVII Encontro de Pós-Graduação (ENPOS) da UFPel. 2015. (Congresso).

CORREA, Guilherme . Coordenador Ciências Exatas e da Terra - XXIV Congresso de Iniciação Científica (CIC) da UFPel. 2015. (Congresso).

CORRÊA, Guilherme . Coordenador Acadêmico - XII Semana Acadêmica da Computação (SACOMP). 2007. (Outro).

Seção coletada automaticamente pelo Escavador

Participação em eventos

ICASSP 2019 2019 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP). Coding Tree Early Termination for Fast HEVC Transrating Based on Random Forests. 2019. (Congresso).

Video and Image Compression in the AI Era.Complexity Reduction Based on Machine Learning for Video Coding/transcoding. 2019. (Seminário).

XXV Simpósio Brasileiro de Sistemas Multimídia e Web (WebMedia).Fast Partitioning Decision Making for Prediction Units on H.264-to-HEVC Transcoding Using Machine Learning. 2019. (Simpósio).

Chip in the Pampa 2018. 2018. (Congresso).

2nd IEEE CASS Seasonal School on Digital Processing of Visual Signals and Applications.Redução de Complexidade em Codificadores e Transcodificadores de Vídeo Utilizando Técnicas de Aprendizado de Máquina. 2017. (Outra).

IV Workshop O Futuro da Videocolaboração (CT-Video).Aplicações de Aprendizado de Máquina na Codificação de Vídeo HEVC. 2017. (Seminário).

XXIII Simpósio Brasileiro de Sistemas Multimídia e Web (WebMedia). 2017. (Simpósio).

VI Fórum da Internet no Brasil. 2016. (Congresso).

2015 IEEE International Symposium on Circuits and Systems.Encoding Time Control System for HEVC Based on Rate-Distortion-Complexity Analysis. 2015. (Simpósio).

XVII Encontro de Pós-Graduação da UFPel. 2015. (Congresso).

XXIV Congresso de Iniciação Científica da UFPel. 2015. (Congresso).

2014 IEEE 21st International Conference on Electronics, Circuits, and Systems. Classification-Based Early Termination for Coding Tree Structure Decision in HEVC. 2014. (Congresso).

9th Conference on Telecommunications. Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. 2013. (Congresso).

IEEE International Conference on Computer as a Tool (EUROCON). Complexity Control of HEVC through Quadtree Depth Estimation. 2013. (Congresso).

IEEE International Conference on Electronics, Circuits, and Systems. Computational Complexity Control For HEVC Based on Coding Tree Spatio-Temporal Correlation. 2013. (Congresso).

IEEE International Conference on Electronics, Circutis, and Systems. Dynamic Tree-Depth Adjustment for Low Power HEVC Encoders. 2012. (Congresso).

IEEE International Conference on Image Processing. Motion Compensated Tree Depth Limitation for Complexity Control of HEVC Encoding. 2012. (Congresso).

Picture Coding Symposium 2012.Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. 2012. (Simpósio).

12th IEEE International Conference on Multimedia and Expo, ICME 2011. SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. 2011. (Congresso).

Embedded Linux on the MicroBlaze Processor. 2011. (Oficina).

25th South Symposium on Microelectronics - SIM2010.Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. 2010. (Simpósio).

IEEE Latin American Symposium on Circuits and Systems - LASCAS 2010.A MIPS-based ASIP to Accelerate the Inverse Hadamard Tranform for H.264/AVC Video Coding. 2010. (Simpósio).

Workshop on High Performance Computing. 2010. (Oficina).

24th South Symposium on Microelectronics - SIM2009.A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. 2009. (Simpósio).

23rd South Symposium on Microelectronics - SIM2008.Fault-Tolerant Fast Adders Implemented in FPGAs. 2008. (Simpósio).

Chip in the Pampa - Students Forum on Microelectronics - SForum 2008.Set-Tolerant Fast Adders Implemented in FPGAs. 2008. (Simpósio).

Chip in the Pampa - XXIII SBMICRO. 2008. (Simpósio).

Chip in the Pampa - XXI SBCCI. 2008. (Congresso).

22nd South Symposium on Microelectronics - SIM 2007. 2007. (Simpósio).

XII Semana Acadêmica de Ciência da Computação da UFPel - SACOMP UFPel. 2007. (Outra).

XVI Congresso de Iniciação Científica da UFPel. Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. 2007. (Congresso).

21st South Symposium on Microelectronics - SIM 2006.A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. 2006. (Simpósio).

II Semana Acadêmica da Escola de Informática da UCPel - SAEI 2006. 2006. (Outra).

XI Semana Acadêmica de Ciência da Computação - SACOMP UFPel. 2006. (Outra).

X Semana Acadêmica de Ciência da Computação - SACOMP UFPel. 2006. (Outra).

XV Congresso de Iniciação Científica da UFPel. Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Congresso).

4ª Semana Acadêmica de Sistemas de Informação - SASI 2005. 2005. (Seminário).

6º Fórum Internacional do Software Livre - FISL 2005. 2005. (Outra).

I Semana Acadêmica da Escola de Informática da UCPel - SAEI 2005. 2005. (Seminário).

Empreendedorismo - Informação & Pesquisa Tecnológica. 2003. (Simpósio).

I Semana Acadêmica de Tecnologia em Sistemas de Telecomunicações - SATSI 2003. 2003. (Outra).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Luiz Henrique De Lorenzi Cancellier

CORREA, G.DINIZ, C.; WILLRICH, R.. Exploiting Block Size as a Parameter to Reduce Integer Motion Estimation Complexity on HEVC. 2019. Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: André Beims Bräscher

PINTO, A. S. R.;SILVA, M. G.CORREA, G.. Evaluation of Motion Estimation Lagrange Multipliers in HEVC. 2019. Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: Mário Roberto de Freitas Saldanha

PALOMINO, D. M.CORREA, G.; CAMPOS, V. F.. Redução do Tempo de Codificação de Mapas de Profundidade do 3D-HEVC Usando Árvores de Decisão Estáticas Construídas Através de Data Mining. 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Luciano Almeida Braatz

CORREA, G.GÜNTZEL, J. L. A.; ROSA JR, L. S.. Energy/Quality-Aware Hardware Solutions for the Residual Coding Loop Components of the High Efficiency Video Coding Standard. 2018. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: MARCEL MOSCARELLI CORRÊA

DINIZ, C.; MARQUES, F. S.;CORREA, G.. Exploração no Espaço de Projeto da Predição Intraquadro do Padrão HEVC de Codificação de Vídeos. 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Anderson Martins

CORREA, G.; NAZAR, G.. Hierarquia de Memória Configurável para Redução Energética no Codificador de Vídeo HEVC. 2017. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: FABIANE KONRAD REDIESS

ROSA, V. S.; ROSA JR, L. S.;CORRÊA, G.. Otimizações Algorítmicas e Desenvolvimento de Hardware para o In-Loop Filter do Padrão HEVC. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Dieison Soares Silveira

GÜNTZEL, J. L. A.; MATTOS, J. C. B.;CORRÊA, G.. Algoritmos e Arquiteturas de Hardware para Compressão de Quadros de Referência em Codificadores de Vídeo Digitais. 2015. Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Fabio Luís Livi Ramos

CORREA, G.; VIZZOTTO, B.; AZAMBUJA, J. R.. Efficient High-Throughput and Power-Saving Hardware Architectural Design for the HEVC Entropy Encoder. 2019. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rafael Cunha Cardoso

SOUZA, F. F.;CORREA, G.; AGOSTINI, L.; OLIVEIRA, R. A. S.; SILVA, T. E. M. C.. Um Arcabouço de Referência para Concepção de Soluções de Tecnologia Assistiva de Alto Nível. 2019. Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Ismael Seidel

ROMA, N. F. V.; WILLRICH, R.;DINIZ, C. M.CORREA, G.. Exploiting SATD Properties to Reduce Energy in Video Coding. 2019. Tese (Doutorado em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: Mário Roberto de Freitas Saldanha

DINIZ, C.CORREA, G.; PALOMINO, D.. Um estudo sobre os algoritmos e as funcionalidades do padrão emergente Versatile Video Coding. 2019. Exame de qualificação (Doutorando em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Guilherme Povala

COLLARES, T.;CORREA, G.. Imagens Médicas e a Doença de Alzheimer: Conceitos e Desafios. 2019. Exame de qualificação (Doutorando em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Fabio Luís Livi Ramos

CORRÊA, G.; AZAMBUJA, J. R.;SUSIN, A.. Efficient High-Throughput and Power-Saving Hardware Architectural Design for the HEVC Entropy Encoder. 2018. Exame de qualificação (Doutorando em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

Aluno: Gustavo Freitas Sanchez

CORRÊA, G.; MUSSE, S. R.. Multi-Level Complexity Reduction Scheme in 3D-HEVC Depth Maps Intra-Frame Prediction. 2017. Exame de qualificação (Doutorando em Ciência da Computação) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Rafael Cunha Cardoso

CORREA, G.; YAMIN, A.. Mapeamento Sistemático de Literatura sobre o Desenvolvimento de Soluções voltadas a Tecnologia Assistiva de Alto Nível. 2017. Exame de qualificação (Doutorando em COMPUTAÇÃO) - Universidade Federal de Pelotas.

Aluno: Ismael Seidel

SUSIN, A.CORREA, G.; SANTOS, L. C. V.. Exploiting SATD Properties to Reduce Energy in Video Coding. 2016. Exame de qualificação (Doutorando em Doutorado em Ciência da Computação) - Universidade Federal de Santa Catarina.

Aluno: Luiz Henrique De Lorenzi Cancellier

CORREA, G.; WILLRICH, R.. Exploiting HEVC Robustness to Integer Motion Estimation Pruning. 2018. Exame de qualificação (Mestrando em Ciências da Computação) - Universidade Federal de Santa Catarina.

Aluno: Marcos Roberto Pasqualetto Bueno

CORREA, G.; ROSA JR, L. S.. Desenvolvimento de uma Arquitetura de Hardware para Deblocking Filter segundo o Padrão HEVC. 2019. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

Aluno: Douglas Wahast da Costa

FERRUGEM, A. P.;CORREA, G.. Acelerando a Compensação de Movimento do HEVC Utilizando Hardware Virtual na Nuvem. 2019. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Mateus Santos de Melo

CORREA, G.; MATTOS, J. C. B.. Filtros de Interpolação da etapa de Compensação de Movimento em um decodificador de vídeo segundo o padrão HEVC em MPSoC. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

Aluno: Victor Renan Covalski Junes

CORREA, G.; FERREIRA JR., P. R.. Uma Arquitetura Colaborativa para a Detecção de Ataques de Phishing. 2018. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Matheus Eduardo Rodrigues Freitag

CORREA, G.; ROSA JR, L. S.; COSTA, V. K.. Controle Social para o Monitoramento em Tempo Real no Transporte Público Urbano. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Renata Zottis Junges

CORREA, G.; ADAMATTI, D. F.. Detecção e Reconhecimento de Sinais de Trânsito em Vídeos Utilizando Processamento Digital de Imagens e Aprendizado de Máquina. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Gustavo Fernandes dos Santos

CORREA, G.; ARAUJO, R. M.. DERIS-B: Decentralized Recoverable Identification System Based on Blockchain. Um Conjunto de Protocolos para Identificação de Pessoas via Blockchain. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

Aluno: Douglas Silva Corrêa

CORREA, G.; SALDANHA, M.. Exploração no Projeto de Hierarquia de Memória para Codificação de Vídeo Energeticamente Eficiente no Padrão HEVC. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

Aluno: Fabio Abib Hecktheuer

CORREA, G.; TAVARES, T. A.. Detecção de degeneração macular usando técnicas de processamento de imagens. 2018. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Helena Dufau de Carvalho

CORREA, G.; YAMIN, A.. Avaliação do uso de esteganografia para reduzir vulnerabilidades em redes de sensores sem fio. 2018. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas.

Aluno: Natália Toralles Darley

CORRÊA, G.; COSTA, V. K.; TERRA, V. S. S.. Interação de Usuário com Interfaces Tangíveis: Uma Análise de Experiências Utilizando o Projeto AR Sandbox. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Maurício Estivalet Peske

CORREA, G.; AGUIAR, M. S.; FERREIRA JR., P. R.. Usando Redes Neurais Artificiais para identificar o tipo de vestimenta utilizada por uma pessoa e estimar sua resistência térmica. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: ítalo Dombrowski Machado

CORRÊA, G.PALOMINO, D. M.; SOARES, R. I.. Controlador de Energia para o Codificador x265 Utilizando Frentes de Pareto. 2017. Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas.

Aluno: Edemar Dias Xavier Junior

TAVARES, T. A.;CORREA, G.; COSTA, V. K.; MICHELON, F. F.. Promoção do Conhecimento Histórico Local: Uma Proposta de Interatividade para o Memorial Anglo UFPEL. 2016. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

CORREA, G.; PORTO, M.; FREITAS, L. A.. Banca para professor substituto na área de Ciência da Computação, Edital 039/2018. 2019. Universidade Federal de Pelotas.

TAVARES, T. A.;CORREA, G.; CAMARGO, V. V.. Banca para professor substituto na área de Ciência da Computação, Edital 018/2017. 2017. Universidade Federal de Pelotas.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Júlio Carlos Balzano de Mattos

MATTOS, J. C. B.SUSIN, A. A.; ROESLER, V.. Estudo e Desenvolvimento de Heurísticas e Arquiteturas de Hardware para Decisão Rápida do Modo de Codificação de Bloco para o Padrão H.264/AVC. 2010. Dissertação (Mestrado em Ciência da Computação) - Universidade Federal do Rio Grande do Sul.

Júlio Carlos Balzano de Mattos

MATTOS, J. C. B.; AGOSTINI, Luciano Volcan; ROSA JÚNIOR, Leomar Soares. Filtro Redutor do Efeito de Bloco Intercamadas para o Padrão H.264/SVC Realizado com Dispositivo FPGA. 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Leomar Soares da Rosa Junior

DA ROSA JUNIOR, L. S.MATTOS, J. C. B.. Filtro Redutor do Efeito de Bloco Intercamadas para o Padrão H.264/SVC Realizado com Dispositivo FPGA. 2009. Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas.

Seção coletada automaticamente pelo Escavador

Orientou

Adson Ileon Ripinski Duarte

a definir; Início: 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Paulo Henrik Ribeiro Gonçalves

a definir; Início: 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; (Coorientador);

Andrea Volz Garcez

a definir; Início: 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Orientador);

Yan Balinhas Soares

a definir; Início: 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Thiago Luiz Alves Bubolz

a definir; Início: 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; (Orientador);

Mateus Mendes Gonçalves

a definir; Início: 2018; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Orientador);

Gustavo de Castro Feijó

a definir; Início: 2018; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Lucas Barreiro Agostini

a definir; Início: 2018; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Bianca Santos da Cunha da Silveira

a definir; Início: 2020; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Orientador);

Garibaldi da Silveira Júnior

a definir; Início: 2020; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Orientador);

Alex Machado Borges

a definir; Início: 2019; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Orientador);

MARCEL MOSCARELLI CORRÊA

a definir; Início: 2018; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Isis Duarte Bender

a definir; Início: 2018; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Roberta de Carvalho Nobre Palau

a definir; Início: 2017; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Cristiano Flores dos Santos

a definir; Início: 2017; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; (Coorientador);

Narúsci dos Santos Bastos

a definir; Início: 2017; Tese (Doutorado em COMPUTAÇÃO) - Universidade Federal de Pelotas; (Coorientador);

Guilherme Schmalfuss Tessman

Desenvolvimento de Aplicação para Obtenção e Manipulação de Dados de uma Plataforma de Informação Turística; Início: 2018; Trabalho de Conclusão de Curso (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas; (Orientador);

Giovanni D'Avila de Avila

Projeto de Transcodificador Braille e Sistema Reprodutor de Livros Digitais para Cegos; Início: 2018; Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas; (Orientador);

Gustavo Barbosa dos Santos

Análise da Experiência do Usuário em Streaming de Vídeo Adaptativo sobre HTTP em Condições de Rede Controladas; Início: 2018; Trabalho de Conclusão de Curso (Graduação em Ciência da Computação) - Universidade Federal de Pelotas; (Orientador);

Matheus Correa Lindino

Redução de complexidade da transcodificação de vídeo homogênea segundo o padrão HEVC; Início: 2019; Iniciação científica (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; (Orientador);

Luiz Cezar Moreira de Campos Neto

Redução de complexidade na etapa de predição intra-quadro do codificador de vídeo AV1; Início: 2019; Iniciação científica (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; (Orientador);

Alex Machado Borges

Soluções para Redução de Complexidade da Transcodificação de Vídeos HEVC para AV1; 2019; Dissertação (Mestrado em COMPUTAÇÃO) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Guilherme Ribeiro Corrêa;

Eliezer Luz Ribeiro

Colorful Blocks: Ferramenta para Visualização e Interpretação de Dados Extraídos de Codecs de Vídeo; 2019; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Frederico de Olveira Sedrez

Implementação de website e sistema de e-commerce da Livraria da UFPel utilizando arquitetura MVC; 2019; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Cândido Signorini Moraes

Padrão de Busca Dinâmico Baseado em Conteúdo para Estimação de Movimento de Baixa Complexidade em Codificadores de Vídeo; 2019; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Yan Ballinhas Soares

Redução da Complexidade de Transcodificação H; 264/AVC para HEVC Utilizando Aprendizado de Máquina; 2018; Trabalho de Conclusão de Curso; (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Paulo Henrik Gonçalves

Esquema Híbrido para Redução do Esforço Computacional da Estimação de Movimento no Codificador de Vídeo HEVC; 2018; Trabalho de Conclusão de Curso; (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Thiago Luiz Alves Bubolz

Decisões Rápidas de Estruturas de Particionamento na Transcodificação de Vídeo Homogênea no Padrão HEVC; 2018; Trabalho de Conclusão de Curso; (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Eduardo Dias da Silva

Redução da Complexidade do Processo de Codificação de Vídeos de Conteúdo de Tela segundo a Extensão Screen Content Coding (SCC) do Padrão HEVC; 2017; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Mateus Wachholz Noremberg

Redução de Complexidade do Algoritmo Test Zone Search para Estimação de Movimento no Codificador de Vídeo HEVC; 2016; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Guilherme Ribeiro Corrêa;

Pargles Wenz Dall'Oglio

Implementação e Análise de Métodos para Redução de Complexidade Computacional do Codificador HEVC Baseados em Técnicas de Aprendizado de Máquina; 2015; Trabalho de Conclusão de Curso; (Graduação em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Daniel Munari Vilchez Palomino

Desenvolvimento e implementação em hardware de heurísticas rápidas para o módulo de decisão de modo do padrão H; 264/AVC de codificação de vídeo (co-orientador); 2010; Trabalho de Conclusão de Curso; (Graduação em Bacharelado em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Cândido Moraes

Investigação de Soluções para Estimação de Movimento de Baixa Complexidade; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Guilherme Ribeiro Corrêa;

Paulo Henrik Ribeiro Gonçalves

Redução de Complexidade do Algoritmo de Estimação de Movimento Test Zone Search (TZS); 2017; Iniciação Científica; (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Guilherme Ribeiro Corrêa;

Thiago Luiz Alves Bubolz

Desenvolvimento de um Transcodificador Homogêneo de Baixa Complexidade para Adaptação de Taxa de Bits em Vídeos HEVC; 2016; Iniciação Científica; (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Guilherme Ribeiro Corrêa;

Douglas Silva Corrêa

Investigação de Soluções para a Realização de Decisões Rápidas de Prediction Units na Codificação Segundo o Padrão HEVC; 2015; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Guilherme Ribeiro Corrêa;

Eliezer Luz Ribeiro

Investigação de Soluções para a Realização de Decisões Rápidas de Coding Units na Codificação Segundo o Padrão HEVC; 2015; Iniciação Científica; (Graduando em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Guilherme Ribeiro Corrêa;

Vinicius Signori Furlan

Utilização de Técnicas de Data Mining e Machine Learning para Redução de Complexidade do Codificador HEVC; 2015; Iniciação Científica; (Graduando em Ciência da Computação) - Universidade Federal de Pelotas, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Guilherme Ribeiro Corrêa;

Giovanni D'Avila de Avila

Desenvolvimento de Soluções para Redução da Complexidade Computacional na Decisão de Estruturas de Particionamento do Codificador 3D-HEVC; 2015; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Guilherme Ribeiro Corrêa;

Seção coletada automaticamente pelo Escavador

Foi orientado por

Luis Alberto da Silva Cruz

Computational Complexity Reduction and Control for HEVC Codecs; Início: 2011; Tese (Doutorado em Doutoramento em Eng; Elect; e de Computadores) - Universidade de Coimbra, Conselho Nacional de Desenvolvimento Científico e Tecnológico; (Coorientador);

Luciano Volcan Agostini

Estudo e Desenvolvimento de Heurísticas e Arquiteturas de Hardware para Decisão Rápida do Modo de Codificação de Bloco para o Padrão H; 264/AVC; 2010; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Luciano Volcan Agostini;

Luciano Volcan Agostini

Computational Complexity Reduction and Scaling for High Efficiency Video Encoders; 2015; Tese (Doutorado em Engenharia Electrotecnica e de Computadores) - Universidade de Coimbra, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Coorientador: Luciano Volcan Agostini;

Luciano Volcan Agostini

2016; Universidade Federal de Pelotas, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Luciano Volcan Agostini;

Luciano Volcan Agostini

Desenvolvimento de Arquitetura para Vídeo Escalável Segundo o padrão H; 264/AVC; 2008; Trabalho de Conclusão de Curso; (Graduação em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: Luciano Volcan Agostini;

Luciano Volcan Agostini

Desenvolvimento de Arquitetura para as Transformadas do Perfil High do Padrão H; 264/AVC; 2007; Iniciação Científica; (Graduando em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Luciano Volcan Agostini;

Sergio Bampi

Estudo e desenvolvimento de heurísticas e arquiteturas de hardware para decisão rápida do modo de codificação de bloco para o padrão H; 264/AVC; 2010; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Sergio Bampi;

José Luis Almada Guntzel

Análise de Falhas Não-Permanentes em Circuitos Integrados Provocadas por Radiação; 2006; 0 f; Iniciação Científica; (Graduando em Bacharelado Em Ciência da Computação) - Universidade Federal de Pelotas; Orientador: José Luís Almada Güntzel;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • CORREA, M. ; WASKOW, B. ; GOEBEL, J. ; PALOMINO, D. ; CORREA, G. ; AGOSTINI, L. . A High-Throughput Hardware Architecture for AV1 Non-Directional Intra Modes. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS , v. 1, p. 1-14, 2020.

  • BUBOLZ, THIAGO LUIZ ALVES ; CONCEICAO, RUHAN A. ; GRELLERT, MATEUS ; AGOSTINI, LUCIANO ; ZATT, Bruno ; Correa, Guilherme . Quality and Energy-Aware HEVC Transrating Based on Machine Learning. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS I-REGULAR PAPERS , v. 99, p. 1-13, 2019.

  • AFONSO, VLADIMIR ; CONCEICAO, RUHAN ; SALDANHA, MARIO ; BRAATZ, LUCIANO ; PERLEBERG, MURILO ; CORRÊA, Guilherme ; PORTO, Marcelo ; AGOSTINI, L. V. ; ZATT, Bruno ; SUSIN, Altamiro . Energy-Aware Motion and Disparity Estimation System for 3D-HEVC With Run-Time Adaptive Memory Hierarchy. IEEE Transactions on Circuits and Systems for Video Technology , v. 29, p. 1878-1892, 2019.

  • GONCALVES, PAULO ; MORAES, CANDIDO ; PORTO, MARCELO ; Correa, Guilherme . Complexity-Aware TZS Algorithm for Mobile Video Encoders. JICS. JOURNAL OF INTEGRATED CIRCUITS AND SYSTEMS (ED. PORTUGUÊS) , v. 14, p. 1-9, 2019.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Fast coding tree structure decision for HEVC based on classification trees. Analog Integrated Circuits and Signal Processing , v. 87, p. 129-139, 2016.

  • CORRÊA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Complexity scalability for real-time HEVC encoders. Journal of Real-Time Image Processing , v. 12, p. 107-122, 2016.

  • CORRÊA, Guilherme ; ASSUNCAO, PEDRO A. ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Pareto-Based Method for High Efficiency Video Coding With Limited Encoding Time. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY , v. 26, p. 1734-1745, 2016.

  • MONTEIRO, E. ; CORREA, G. ; BAMPI, S. ; CRUZ, L. A. S. . From HD to UHD video: implications for embedded systems implementations of software-based HEVC video encoders. IEEE COMSOC MMTC Communications - Frontiers , v. 11, p. 61-66, 2016.

  • CORRÊA, Guilherme ; ASSUNCAO, PEDRO A. ; AGOSTINI, L. V. ; DA SILVA CRUZ, LUIS A. . Fast HEVC Encoding Decisions Using Data Mining. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS FOR VIDEO TECHNOLOGY , v. 25, p. 660-673, 2015.

  • CORRÊA, Guilherme ; PALOMINO, D. M. ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. . Low-Complexity Hierarchical Mode Decision Algorithms Targeting VLSI Architecture Design for the H.264/AVC Video Encoder. VLSI Design , v. 2012, p. 1-20, 2012.

  • CORRÊA, Guilherme ; AGOSTINI, L. V. ; CRUZ, Luís A. . Sample-Level Filtering Order for High-Throughput and Memory-Aware H.264 Deblocking Filter. ISRN Signal Processing , v. 2012, p. 1-6, 2012.

  • PALOMINO, D. M. ; CORRÊA, Guilherme ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. ; SUSIN, Altamiro . Algorithm and Hardware Design of a Fast Intra Frame Mode Decision Module for H.264/AVC Encoders. International Journal of Reconfigurable Computing (Print) , v. 2012, p. 1-10, 2012.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Performance and Computational Complexity Assessment of High-Efficiency Video Encoders. IEEE Transactions on Circuits and Systems for Video Technology (Print) , v. 22, p. 1899-1909, 2012.

  • CORRÊA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Complexity Control of High Efficiency Video Encoders for Power-Constrained Devices. IEEE Transactions on Consumer Electronics , v. 57, p. 1866-1874, 2011.

  • DORNELLES, Robson ; SAMPAIO, Felipe ; PALOMINO, D. M. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, L. V. . Arquitetura de um Módulo T Dedicado à Predição Intra do Padrão de Compressão de Vídeo H.264/AVC para Uso no Sistema Brasileiro de Televisão Digital. Hífen (PUCRS. Impresso) , v. 32, p. 75-82, 2008.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. DA SILVA . Complexity-Aware High Efficiency Video Coding. 1. ed. Berlim: Springer International Publishing, 2016. v. 1. 225p .

  • CORREA, G. ; GRELLERT, M. ; BAMPI, S. ; CRUZ, L. A. S. . Aplicações de Aprendizado de Máquina na Codificação de Vídeo HEVC. In: Leandro Ciuffo; Valter Roesler. (Org.). Anais do XXIII Simpósio Brasileiro de Sistemas Multimídia e Web: Workshop do CT-Vídeo - O Futuro da Videocolaboração. 1ed.Porto Alegre: SBC, 2017, v. , p. 267-294.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Computational Resource Management for Video Coding in Mobile Environments. In: Constandinos X. Mavromoustakis; Evangelos Pallis; George Mastorakis. (Org.). Modeling and Optimization in Science and Technologies. 1ed.Berlim: Springer International Publishing, 2014, v. 3, p. 515-549.

  • BUBOLZ, Thiago ; GRELLERT, MATEUS ; ZATT, Bruno ; Correa, Guilherme . Coding Tree Early Termination for Fast HEVC Transrating Based on Random Forests. In: ICASSP 2019 2019 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2019, Brighton. ICASSP 2019 - 2019 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2019. p. 1802-1806.

  • CORREA, MARCEL ; WASKOW, BIANCA ; GOEBEL, JONES ; PALOMINO, DANIEL ; Correa, Guilherme ; AGOSTINI, LUCIANO . A High Throughput Hardware Architecture Targeting the AV1 Paeth Intra Predictor. In: 2019 IEEE 10th Latin American Symposium on Circuits & Systems (LASCAS), 2019, Armenia. 2019 IEEE 10th Latin American Symposium on Circuits & Systems (LASCAS), 2019. p. 93-96.

  • CORREA, MARCEL ; WASKOW, BIANCA ; ZATT, Bruno ; PALOMINO, DANIEL ; Correa, Guilherme ; AGOSTINI, LUCIANO . High Throughput Hardware Design for AV1 Paeth and Smooth Intra Modes. In: 2019 IEEE International Symposium on Circuits and Systems (ISCAS), 2019, Sapporo. 2019 IEEE International Symposium on Circuits and Systems (ISCAS), 2019. p. 1-5.

  • Correa, Guilherme ; DALLOGLIO, PARGLES ; PALOMINO, DANIEL ; AGOSTINI, LUCIANO . Online Machine Learning for Fast Coding Unit Decisions in HEVC. In: 2019 Data Compression Conference (DCC), 2019, Snowbird. 2019 Data Compression Conference (DCC), 2019. p. 564.

  • BORGES, ALEX ; ZATT, Bruno ; PORTO, MARCELO ; Correa, Guilherme . Fast Hevc-to-Av1 Transcoding Based On Coding Unit Depth Inheritance. In: 2019 IEEE International Conference on Image Processing (ICIP), 2019, Taipei. 2019 IEEE International Conference on Image Processing (ICIP), 2019. p. 3571.

  • GONCALVES, MATEUS ; AGOSTINI, LUCIANO ; PALOMINO, DANIEL ; PORTO, MARCELO ; Correa, Guilherme . Encoding Efficiency and Computational Cost Assessment of State-Of-The-Art Point Cloud Codecs. In: 2019 IEEE International Conference on Image Processing (ICIP), 2019, Taipei. 2019 IEEE International Conference on Image Processing (ICIP), 2019. p. 3726.

  • CORREA, MARCEL ; ZATT, Bruno ; PALOMINO, DANIEL ; Correa, Guilherme ; AGOSTINI, LUCIANO . A Fast Local Mode Decision for the HEVC Intra Prediction Based on Direction Detection. In: 2019 27th European Signal Processing Conference (EUSIPCO), 2019, A Coruna. 2019 27th European Signal Processing Conference (EUSIPCO), 2019. p. 1.

  • BENDER, ISIS ; PALOMINO, DANIEL ; AGOSTINI, LUCIANO ; Correa, Guilherme ; PORTO, MARCELO . Compression Efficiency and Computational Cost Comparison between AV1 and HEVC Encoders. In: 2019 27th European Signal Processing Conference (EUSIPCO), 2019, A Coruna. 2019 27th European Signal Processing Conference (EUSIPCO), 2019. p. 1.

  • BORGES, ALEX ; ZATT, Bruno ; PORTO, MARCELO ; AGOSTINI, LUCIANO ; Correa, Guilherme . Complexity Scalable HEVC-to-AV1 Transcoding Based on Coding Tree Depth Inheritance. In: 2019 27th European Signal Processing Conference (EUSIPCO), 2019, A Coruna. 2019 27th European Signal Processing Conference (EUSIPCO), 2019. p. 1.

  • SOARES, YAN ; CORRÊA, Guilherme ; AGOSTINI, LUCIANO . Fast partitioning decision making for prediction units on H.264-to-HEVC transcoding using machine learning. In: the 25th Brazillian Symposium, 2019, Rio de Janeiro. Proceedings of the 25th Brazillian Symposium on Multimedia and the Web - WebMedia '19, 2019. p. 161-168.

  • BUBOLZ, Thiago ; ZATT, Bruno ; Correa, Guilherme ; GRELLERT, MATEUS . Evaluation of machine learning algorithms for fast video transcoding in streaming services. In: the 25th Brazillian Symposium, 2019, Rio de Janeiro. Proceedings of the 25th Brazillian Symposium on Multimedia and the Web - WebMedia '19, 2019. p. 181-184.

  • AFONSO, VLADIMIR ; SUSIN, Altamiro ; PERLEBERG, MURILO ; CONCEICAO, Ruhan ; Correa, Guilherme ; AGOSTINI, LUCIANO ; ZATT, Bruno ; PORTO, MARCELO . Hardware-Friendly Unidirectional Disparity-Search Algorithm for 3D-HEVC. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1-5.

  • CORREA, Douglas ; Correa, Guilherme ; PALOMINO, DANIEL ; ZATT, Bruno . OTED: Encoding Optimization Technique Targeting Energy-Efficient HEVC Decoding. In: 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018, Florence. 2018 IEEE International Symposium on Circuits and Systems (ISCAS), 2018. p. 1-5.

  • BUBOLZ, Thiago ; CONCEICAO, Ruhan ; GRELLERT, MATEUS ; ZATT, Bruno ; AGOSTINI, LUCIANO ; Correa, Guilherme . Fast and energy-efficient HEVC transrating based on frame partitioning inheritance. In: 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018, Puerto Vallarta. 2018 IEEE 9th Latin American Symposium on Circuits & Systems (LASCAS), 2018. p. 1-5.

  • GRELLERT, MATEUS ; BAMPI, Sergio ; Correa, Guilherme ; ZATT, Bruno ; DA SILVA CRUZ, LUIS A. . Learning-Based Complexity Reduction and Scaling for HEVC Encoders. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1208-5.

  • GONCALVES, PAULO ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO ; Correa, Guilherme . Octagonal-Axis Raster Pattern for Improved Test Zone Search Motion Estimation. In: ICASSP 2018 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018, Calgary. 2018 IEEE International Conference on Acoustics, Speech and Signal Processing (ICASSP), 2018. p. 1763-5.

  • PALAU, R. ; GOEBEL, J. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. . A Low-Power 8K@60fps HEVC Deblocking Filter Architecture. In: 8th Workshop on Circuits and Systems Design (WCAS), 2018, Bento Gonçalves. Proceedings of the 8th Workshop on Circuits and Systems Design (WCAS), 2018.

  • STORCH, Iago ; ZATT, Bruno ; AGOSTINI, LUCIANO ; Correa, Guilherme ; PALOMINO, DANIEL . Memory-Aware Tiles Workload Balance through Machine-Learnt Complexity Reduction for HEVC. In: 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018, Bordeaux. 2018 25th IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2018. p. 521-4.

  • BORGES, ALEX ; BRAATZ, LUCIANO ; ZATT, Bruno ; PORTO, MARCELO ; CORRÊA, Guilherme . Segmented spline hardware design for high dynamic range video pre-processor. In: the 30th Symposium, 2017, Fortaleza. Proceedings of the 30th Symposium on Integrated Circuits and Systems Design Chip on the Sands - SBCCI '17, 2017. p. 143-146.

  • GONCALVES, PAULO ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Multiple early-termination scheme for TZ search algorithm based on data mining and decision trees. In: 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017, Luton. 2017 IEEE 19th International Workshop on Multimedia Signal Processing (MMSP), 2017. p. 1-6.

  • SANTOS, CRISTIANO ; CONCEIÇÃO, RUHAN ; AGOSTINI, LUCIANO ; CORRÊA, Guilherme ; ZATT, Bruno ; PORTO, MARCELO . Rate and Complexity-Aware Coding Scheme for Fixed-Camera Videos Based on Region-of-Interest Detection. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 409-413.

  • BUBOLZ, Thiago ; CONCEIÇÃO, RUHAN ; ALMEIDA, HEITOR ; MOREIRA, ÉRICK ; ZATT, Bruno ; TAVARES, TATIANA ; PORTO, MARCELO ; CORRÊA, Guilherme . Video Quality Assessment of Early SKIP/DIS for 3D-HEVC Complexity Reduction. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 73-80.

  • MELO, MATEUS ; GOEBEL, JONES ; FARIAS, DANIEL ; SANTOS, CRISTIANO ; TAVARES, TATIANA ; CORRÊA, Guilherme ; ZATT, Bruno ; PORTO, MARCELO . Objective and Subjective Video Quality Assessment in Mobile Devices for Low-Complexity H.264/AVC Codecs. In: the 23rd Brazillian Symposium, 2017, Gramado. Proceedings of the 23rd Brazillian Symposium on Multimedia and the Web - WebMedia '17, 2017. p. 429-432.

  • AVILA, Giovanni ; CONCEICAO, Ruhan ; BUBOLZ, Thiago ; ZATT, Bruno ; PORTO, MARCELO ; AGOSTINI, LUCIANO ; Correa, Guilherme . Complexity reduction of 3D-HEVC based on depth analysis for background and ROI classification. In: 2017 25th European Signal Processing Conference (EUSIPCO), 2017, Kos. 2017 25th European Signal Processing Conference (EUSIPCO), 2017. p. 1031-1034.

  • CONCEICAO, Ruhan ; AVILA, Giovanni ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Rate-distortion-complexity analysis for prediction unit modes in 3D-HEVC depth coding. In: 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS), 2016, Florianopolis. 2016 IEEE 7th Latin American Symposium on Circuits & Systems (LASCAS). p. 287.

  • CONCEICAO, Ruhan ; AVILA, Giovanni ; Correa, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Complexity reduction for 3D-HEVC depth map coding based on early Skip and early DIS scheme. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 1116-1120.

  • Correa, Guilherme ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Fast H.264/AVC to HEVC transcoder based on data mining and decision trees. In: 2016 IEEE International Symposium on Circuits and Systems (ISCAS), 2016, Montréal. 2016 IEEE International Symposium on Circuits and Systems (ISCAS). p. 2539.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Encoding time control system for HEVC based on Rate-Distortion-Complexity analysis. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS). p. 1114-1117.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . A Method for Early-Splitting of HEVC Inter Blocks Based on Decision Trees. In: 22nd European Signal Processing Conference, 2014, Lisboa. Proceedings of the 22nd European Signal Processing Conference, 2014.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Four-step algorithm for early termination in HEVC inter-frame prediction based on decision trees. In: 2014 Visual Communications and Image Processing (VCIP), 2014, Valletta. 2014 IEEE Visual Communications and Image Processing Conference. p. 65-68.

  • Correa, Guilherme ; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Classification-based early termination for coding tree structure decision in HEVC. In: 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS), 2014, Marseille. 2014 21st IEEE International Conference on Electronics, Circuits and Systems (ICECS). p. 239-242.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. DA SILVA . Coding Tree Depth Estimation for Complexity Reduction of HEVC. In: 2013 Data Compression Conference (DCC), 2013, Snowbird. 2013 Data Compression Conference. p. 43-52.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Complexity control of HEVC through quadtree depth estimation. In: IEEE EUROCON 2013, 2013, Zagreb. Eurocon 2013. p. 81-86.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Constrained encoding structures for computational complexity scalability in HEVC. In: 2013 Picture Coding Symposium (PCS), 2013, San Jose. 2013 Picture Coding Symposium (PCS). p. 297.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Computational complexity control for HEVC based on coding tree spatio-temporal correlation. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS). p. 937-940.

  • CORRÊA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. In: Picture Coding Symposium 2012, 2012, Cracóvia. Picture Coding Symposium 2012, 2012. p. 425-428.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Motion compensated tree depth limitation for complexity control of HEVC encoding. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing.

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; DA SILVA CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Dynamic tree-depth adjustment for low power HEVC encoders. In: 2012 19th IEEE International Conference on Electronics, Circuits and Systems (ICECS 2012), 2012, Seville. 2012 19th IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2012).

  • PALOMINO, D. M. ; CORRÊA, Guilherme ; DINIZ, C. M. ; BAMPI, Sergio ; AGOSTINI, L. V. ; SUSIN, Altamiro . Algorithm and Hardware Design of a Fast Intra-Frame Mode Decision Module for H.264/AVC Encoders. In: 24º Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI), 2011, João Pessoa. Anais do 24º Simpósio Brasileiro de Concepção de Circuitos Integrados (SBCCI). New York: ACM, 2011. p. 143-148.

  • CORRÊA, Guilherme ; PALOMINO, D. M. ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. In: 12th IEEE International Conference on Multimedia and Expo, ICME 2011, 2011, Barcelona. Proceedings of the 12th IEEE International Conference on Multimedia and Expo, ICME 2011. Barcelona, 2011.

  • DINIZ, CLAUDIO ; Correa, Guilherme ; SUSIN, Altamiro ; BAMPI, Sergio . Comparative analysis of parallel SAD calculation hardware architectures for H.264/AVC video coding. In: 2010 First IEEE Latin American Symposium on Circuits and Systems (LASCAS), 2010, Foz do Iguacu. 2010 First IEEE Latin American Symposium on Circuits and Systems (LASCAS), 2010. p. 113.

  • POSSER, Gracieli ; Correa, Guilherme ; REIS, RICARDO ; CARRO, Luigi ; BAMPI, Sergio . A MIPS-based ASIP to accelerate the inverse Hadamard tranform for H.264/AVC video coding. In: 2010 First IEEE Latin American Symposium on Circuits and Systems (LASCAS), 2010, Foz do Iguacu. 2010 First IEEE Latin American Symposium on Circuits and Systems (LASCAS), 2010. p. 109-112.

  • CORRÊA, Guilherme ; PALOMINO, D. M. ; DINIZ, C. M. ; PORTO, Roger E. C. ; AGOSTINI, L. V. . Homogeneity and Distortion-Based Intra Mode Decision Architecture for H.264/AVC. In: IEEE International Conference on Electronics, Circuits and Systems, ICECS 2010, 2010, Atenas. Proceedings of the IEEE International Conference on Electronics, Circuits and Systems, ICECS 2010, 2010.

  • CORRÊA, Guilherme ; AGOSTINI, L. V. ; CRUZ, Luís A. . Filtro Redutor de Efeito de Bloco Entre Camadas do Padrão H.264/AVC Escalável. In: XV Workshop Iberchip, 2009, Buenos Aires. XV Workshop Iberchip, 2009.

  • CORREA, Guilherme ; SILVA, THAISA ; CRUZ, LUIS A. ; AGOSTINI, LUCIANO . Design of an interlayer deblocking filter architecture for H.264/SVC based on a novel sample-level filtering order. In: 2009 IEEE Workshop on Signal Processing Systems (SiPS), 2009, Tampere. 2009 IEEE Workshop on Signal Processing Systems. p. 102-108.

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Sensitivity Analysis to SETs Considering Timing and Logic Masking. In: 9th IEEE Latin-American Test Workshop, LATW 2008, 2008, Puebla. Proceedings of the 9th IEEE Latin-American Test Workshop, LATW 2008, 2008.

  • CORRÊA, Guilherme ; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Arquitetura de Somador de Alto Desempenho Baseada no Recálculo Parcial com Carry Invertido. In: XXXIV Conferencia Latinoamericana de Informática, 2008, Santa Fé, Argentina. Proceedings of the XXXIV Conferencia Latinoamericana de Informática, 2008.

  • PALOMINO, D. M. ; CORRÊA, Guilherme ; DORNELLES, Robson ; SAMPAIO, Felipe ; NOBLE, Diego ; AGOSTINI, L. V. . Implementation and Analysis of Architectures for the 4x4 2-D Forward Hadamard Transform of H.264/AVC. In: XXXIV Conferencia Latinoamericana de Informática, 2008, Santa Fé, Argentina. Proceedings of the XXXIV Conferencia Latinoamericana de Informática, 2008.

  • MESQUITA, Eduardo Macedo ; CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Reducing TMR Resource Overhead in Hardened Carry-Select Adders. In: 8th IEEE Latin-American Test Workshop, 2007, Cuzco, Peru. Proceedings of the 8th IEEE Latin-American Test Workshop, 2007.

  • GONCALVES, P. ; PORTO, M. ; CORREA, G. . OARP: Raster Pattern for Improvement of the TZSearch Motion Estimation. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 55-58.

  • BUBOLZ, T. ; GRELLERT, M. ; ZATT, B. ; CORREA, G. . Machine Learning-Based Fast Partitioning Decision for HEVC Transrating. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 75-78.

  • STORCH, I. ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. ; PALOMINO, D. . HEVC Video Coding Using Decision Trees for a Memory-Friendly Tiles Workload Balance. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 79-82.

  • WASKOW, B. ; CORREA, M. ; GOEBEL, J. ; PALOMINO, D. ; CORREA, G. ; AGOSTINI, L. . An UHD 4K @ 120fps Hardware for the AV1 Paeth Intra Mode. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 115-118.

  • PALAU, R. ; GOEBEL, J. ; PALOMINO, D. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. . Low-Power 8K UHD Deblocking Filter Architecture for Real Time HEVC. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 179-182.

  • GONCALVES, M. ; AGOSTINI, L. ; PALOMINO, D. ; PORTO, M. ; CORREA, G. . Comparative Analysis Between State-of-the-art Point Cloud Codecs. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 187-190.

  • CORREA, M. ; WASKOW, B. ; ZATT, B. ; PALOMINO, D. ; CORREA, G. ; AGOSTINI, L. . A Hardware Design for the AV1 Paeth and Smooth Intra Prediction Modes Targeting UHD Videos. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 227-230.

  • BORGES, A. ; ZATT, B. ; PORTO, M. ; CORREA, G. . HEVC-to-AV1 Transcoder Acceleration Based on Block Size Inheritance. In: 34th South Symposium on Microelectronics, 2019, Pelotas. 34th South Symposium on Microelectronics, 2019. p. 247-250.

  • MORAES, C. ; GONCALVES, PAULO ; PORTO, MARCELO ; CORREA, G. . Low-Complexity TZS Algorithm for Embedded Video Encoders. In: 18th Students Forum on Microelectronics, 2018, Bento Gonçalves. Proceedings of the 18th Students Forum on Microelectronics, 2018.

  • BUBOLZ, Thiago ; GRELLERT, M. ; CONCEIÇÃO, RUHAN ; ZATT, Bruno ; AGOSTINI, LUCIANO ; CORREA, G. . Energy-Aware HEVC Transrating based on Frame Partitioning Inheritance. In: 18th Students Forum on Microelectronics, 2018, Bento Gonçalves. Proceedings of the 18th Students Forum on Microelectronics, 2018.

  • CORREA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. In: 9th Conference on Telecommunications, 2013, Castelo Branco. Proceedings of the 9th Conference on Telecommunications, 2013. v. 1. p. 289-292.

  • PALOMINO, D. M. ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; SUSIN, Altamiro . Fast Distortion-Based Heuristic and Hardware Design for the H.264/AVC Intra-Frame Decision. In: 26th South Symposium on Microelectronics, 2011, Novo Hamburgo. 26th South Symposium on Microelectronics, 2011.

  • CORRÊA, Guilherme ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. In: 25th South Symposium on Microelectronics, 2010, Porto Alegre. 25th South Symposium on Microelectronics. Porto Alegre: EDIPUCRS, 2010. p. 49-52.

  • CORRÊA, Guilherme ; AGOSTINI, L. V. ; CRUZ, Luís A. . A Fast FPGA Implementation of the Inter-layer Deblocking Filter for H.264/SVC. In: 7th Conference on Telecommunications, 2009, Santa Maria da Feira. 7th Conference on Telecommunication, 2009.

  • CORRÊA, Guilherme ; SILVA, Thaísa Leal ; CRUZ, Luís A. ; AGOSTINI, L. V. . A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária, 2009. p. 231-234.

  • SILVA, Thaísa Leal ; REDIESS, Fabiane Konrad ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; SUSIN, Altamiro ; BAMPI, Sergio . Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics. Pelotas: Editora e Gráfica Universitária, 2009. p. 247-250.

  • CORRÊA, Guilherme ; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Evaluating Fault-Tolerant Fast Adders Implemented in FPGAs. In: 4th Southern Conference on Programmable Logic, 2008, Bariloche. 4th Southern Conference on Programmable Logic: Designer Forum Proceedings, 2008.

  • CORRÊA, Guilherme ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, Gerson G. . Aplicação de Técnicas de Processamento Paralelo no Algoritmo Full Search de Estimação de Movimento. In: 8ª Escola Regional de Alto Desempenho (ERAD 2008), 2008, Santa Cruz do Sul. Anais da 8ª Escola Regional de Alto Desempenho. Porto Alegre, 2008. p. 205-208.

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . A Two-Step SET Sensitivity Estimation Technique. In: 23rd South Symposium on Microelectronics, 2008, Bento Gonçalves, RS. Proceedings / XXIII South Symposium on Microelectronics, 2008. p. 81-84.

  • CORRÊA, Guilherme ; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Fault-Tolerant Fast Adders Implemented in FPGAs. In: 23rd South Symposium on Microelectronics - SIM2008, 2008, Bento Gonçalves, RS. Proceedings / XXIII South Symposium on Microelectronics, 2008. p. 85-88.

  • SAMPAIO, Felipe ; DORNELLES, Robson ; PALOMINO, D. M. ; CORRÊA, Guilherme ; NOBLE, Diego ; AGOSTINI, L. V. . Architectural Templates for the 4X4 Transforms of the H.264/AVC Standard targeting the Intra Prediction Coder. In: Students Forum on Microelectronics - SForum 2008, 2008, Gramado. SForum 2008 - Student Forum on Microelectronics, 2008.

  • CORRÊA, Guilherme ; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Transient Fault-Tolerant Fast Adders Implemented in FPGAs. In: 8th Student Forum on Microelectronics, SFORUM 2008, 2008, Gramado. Proceedings of the 8th Student Forum on Microelectronics, SFORUM 2008, 2008.

  • VORTMANN, João Alberto ; PETRY, Rafael de Lima ; CORRÊA, Guilherme ; REDIESS, Fabiane Konrad ; AGOSTINI, L. V. ; CAVALHEIRO, Gerson G. . Estimação de Movimento com Multiprogramação Leve. In: WSCAD-SSC 2008 - Workshop em Sistemas Computacionais de Alto Desempenho, 2008, Campo Grande. WSCAD-SSC 2008 - Workshop em Sistemas Computacionais de Alto Desempenho, 2008.

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; MATEUS, Gustavo ; VICOSA JR., Elvio ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Timing Aware Pre-Analysis of Single Event Transient Propagation. In: 22nd South Symposium on Microelectronics, 2007, Porto Alegre. Proceedings of the 22nd South Symposium on Microelectronics. Porto Alegre: Gráfica Guarani, 2007.

  • CORRÊA, Guilherme ; PETRY, Rafael de Lima ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. In: 21st South Symposium on Microelectronics, 2006, Porto Alegre. Proceedings of the 21st South Symposium on Microelectronics. Porto Alegre: Gráfica Guarani, 2006. p. 25-28.

  • BORGES, A. ; PORTO, M. ; ZATT, B. ; CORREA, G. . ANÁLISE DE CORRELAÇÃO DAS ESTRUTURAS DE PARTICIONAMENTO NA TRANSCODIFICAÇÃO DE VÍDEOS HEVC PARA AV1. In: XX Encontro de Pós-Graduação da UFPel, 2018, Pelotas. XX Encontro de Pós-Graduação da UFPel, 2018.

  • GONCALVES, M. ; PORTO, M. ; AGOSTINI, L. ; CORREA, G. . ANÁLISE DA RELAÇÃO ENTRE CARACTERÍSTICAS DE QUADROS INTRA E DECISÕES DE PARTICIONAMENTO DE CUS NO PADRÃO HEVC. In: XX Encontro de Pós-Graduação da UFPel, 2018, Pelotas. XX Encontro de Pós-Graduação da UFPel, 2018.

  • KESSLER, H. C. ; ACOSTA, R. B. ; MUNOZ, M. ; NEVES, V. M. F. ; CORREA, G. . GERENCIAMENTO DOS LABORATÓRIOS DOS CURSOS DE COMPUTAÇÃO E PLANEJAMENTO DE OFICINA DE MANUTENÇÃO DE COMPUTADORES. In: IV Congresso de Ensino de Graduação da UFPel, 2018, Pelotas. IV Congresso de Ensino de Graduação da UFPel, 2018.

  • PIT, M. ; CORREA, G. ; PALOMINO, D. M. ; PORTO, M. . EXPLORAÇÃO DE UM ALGORITMO ALTERNATIVO PARA A DECISÃO DE MODO INTRA EM CODIFICADORES DE VÍDEO HEVC. In: II Congresso de Inovação Tecnológica da UFPel, 2018, Pelotas. II Congresso de Inovação Tecnológica da UFPel, 2018.

  • GONCALVES, P. ; PORTO, M. ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. . PADRÃO DE BUSCA PARA ESTIMAÇÃO DE MOVIMENTO RÁPIDA NO CODIFICADOR DE VÍDEO HEVC. In: XXVII Congresso de Iniciação Científica da UFPel, 2018, Pelotas. XXVII Congresso de Iniciação Científica da UFPel, 2018.

  • BUBOLZ, Thiago ; CONCEICAO, R. ; GRELLERT, M. ; ZATT, B. ; AGOSTINI, L. ; CORREA, G. . TRANSCODIFICADOR HEVC HOMOGÊNEO DE BAIXO CONSUMO ENERGÉTICO BASEADO EM ÁRVORES DE DECISÃO. In: II Congresso de Inovação Tecnológica da UFPel, 2018, Pelotas. II Congresso de Inovação Tecnológica da UFPel, 2018.

  • PIT, M. ; CORREA, G. ; PALOMINO, D. M. ; PORTO, M. . ANÁLISE DA DISTRIBUIÇÃO DOS MODOS DE PREDIÇÃO INTRA EM CODIFICADORES DE VÍDEO SEGUNDO O PADRÃO HEVC. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

  • SILVA, E. D. ; PORTO, M. ; CORREA, G. . ANÁLISE DA UTILIZAÇÃO DAS FERRAMENTAS PARA CODIFICAÇÃO DE CONTEÚDO DE TELA NO CODIFICADOR DE VÍDEO HEVC-SCC. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

  • GONCALVES, P. ; CORREA, G. ; PORTO, M. ; ZATT, B. ; AGOSTINI, L. . ESTIMAÇÃO DE MOVIMENTO RÁPIDA PARA O CODIFICADOR DE VÍDEO HEVC BASEADA EM APRENDIZADO DE MÁQUINA. In: I Congresso de Inovação Tecnológica da UFPel, 2017, Pelotas. I Congresso de Inovação Tecnológica da UFPel, 2017.

  • BUBOLZ, Thiago ; CONCEIÇÃO, RUHAN ; PORTO, M. ; CORREA, G. . REDUÇÃO DE COMPLEXIDADE NA TRANSCODIFICAÇÃO HOMOGÊNEA NO PADRÃO HEVC PARA ADAPTAÇÃO DE TAXA DE BITS. In: XXVI Congresso de Iniciação Científica da UFPel, 2017, Pelotas. XXVI Congresso de Iniciação Científica da UFPel, 2017.

  • BORGES, A. ; PORTO, M. ; CORREA, G. . ESTUDO E ANÁLISE PRELIMINAR DE DESEMPENHO DO FUTURO CODIFICADOR DE VÍDEO AOMEDIA VIDEO 1. In: XIX Encontro de Pós-Graduação da UFPel, 2017, Pelotas. XIX Encontro de Pós-Graduação da UFPel, 2017.

  • SALDANHA, M. ; CORREA, G. ; PORTO, M. ; AGOSTINI, L. . HEURÍSTICA PARA REDUÇÃO DE TEMPO DE EXECUÇÃO DA ESTIMAÇÃO DE MOVIMENTO DOS MAPAS DE PROFUNDIDADE DO 3D-HEVC. In: XIX Encontro de Pós-Graduação da UFPel, 2017, Pelotas. XIX Encontro de Pós-Graduação da UFPel, 2017.

  • AVILA, Giovanni ; CONCEICAO, Ruhan ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO ; CORRÊA, Guilherme . Análise de Eficiência e Complexidade da Codificação da Profundidade de Vídeos Digitais Segundo o Padrão 3D-HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXIV Congresso de Iniciação Científica da UFPel, 2016.

  • NOREMBERG, Mateus ; PORTO, MARCELO ; CORRÊA, Guilherme . Redução de Complexidade do Algoritmo Test Zone Search para Estimação de Movimento no Codificador de Vídeo HEVC. In: XXV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXV Congresso de Iniciação Científica da UFPel, 2016.

  • FURLAN, Vinicius ; CORRÊA, Guilherme ; AGOSTINI, LUCIANO . Análise Comparativa entre os Algoritmos C4.5 e C5.0 para Implementação no Codificador de Vídeo HEVC. In: XXV Congresso de Iniciação Científica da UFPel, 2016, Pelotas. XXV Congresso de Iniciação Científica da UFPel, 2016.

  • CONCEICAO, Ruhan ; AVILA, Giovanni ; CORRÊA, Guilherme ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, LUCIANO . Heurística para Redução de Complexidade no Codificador de Mapas de Profundidade do 3D-HEVC. In: XVIII Encontro de Pós-Graduação da UFPel, 2016, Pelotas. XVIII Encontro de Pós-Graduação da UFPel, 2016.

  • CORREA, Douglas ; AVILA, Giovanni ; STORCH, Iago ; AGOSTINI, LUCIANO ; CORREA, Guilherme . Validação de um Esquema Baseado em Data Mining para Redução de Complexidade Computacional em Codificadores de Vídeo de Alta Eficiência. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

  • RIBEIRO, Eliezer ; CORREA, Guilherme ; AGOSTINI, LUCIANO ; ZATT, Bruno . Estudo e Implementação de Descritores de Imagens para Redução de Complexidade Computacional do Processo de Particionamento de Quadros em Codificadores HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

  • AVILA, Giovanni ; CONCEICAO, Ruhan ; ZATT, Bruno ; AGOSTINI, LUCIANO ; PORTO, Marcelo Schiavon ; CORREA, Guilherme . Exploração no Espaço de Síntese da Arquitetura da Transformada Discreta dos Cossenos com Dimensão de 8 Pontos do Padrão HEVC. In: XXIV Congresso de Iniciação Científica da UFPel, 2015, Pelotas. Anais do XXIV Congresso de Iniciação Científica da UFPel, 2015.

  • CONCEICAO, Ruhan ; CORREA, Guilherme ; PORTO, Marcelo Schiavon ; ZATT, Bruno ; AGOSTINI, LUCIANO . Avaliação da Decisão de Modo do Codificador de Vídeo 3D-HEVC. In: XVII Encontro de Pós-Graduação da UFPel, 2015, Pelotas. Anais do XVII Encontro de Pós-Graduação da UFPel, 2015.

  • PALOMINO, D. M. ; CORRÊA, Guilherme ; AGOSTINI, L. V. . Desenvolvimento de Heuristica Baseada em Homogeneidade e Distorção para a Decisão de Modo de Codificação da Predição Intra do Padrão H.264/AVC. In: XIX Congresso de Iniciação Científica da UFPel, 2010, Pelotas. XIX Congresso de Iniciação Científica da UFPel, 2010.

  • REDIESS, Fabiane Konrad ; CORRÊA, Guilherme ; AGOSTINI, L. V. . Desenvolvimento de Hardware para o Filtro Redutor de Efeito de Bloco Inter-Camadas do Padrão H.264 Escalável de Compressão de Vídeo com Foco nas Futuras Gerações do Sistema Brasileiro de TV Digital. In: XVII Congresso de Iniciação Científica da UFPel, 2008, Pelotas. XVII Congresso de Iniciação Científica da UFPel, 2008.

  • CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise Automática da Propagação de Single-Event Transients Utilizando os Algoritmos PODEM e SAT. In: XVI Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI Congresso de Iniciação Científica da UFPel, 2007.

  • CORRÊA, Guilherme ; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. In: XVI Congresso de Iniciação Científica da UFPel, 2007, Pelotas. XVI Congresso de Iniciação Científica da UFPel, 2007.

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; GÜNTZEL, J. L. A. . Análise da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. In: XVIII Salão de Iniciação Científica da UFRGS, 2006, Porto Alegre. XVIII Salão de Iniciação Científica da UFRGS. Porto Alegre, 2006.

  • CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Avaliação de Arquiteturas de Somadores Tolerantes à Radiação Implementados em FPGAs. In: XV Congresso de Iniciação Científica da UFPel, 2006, Pelotas. XV Congresso de Iniciação Científica da UFPel, 2006.

  • CORREA, G. . Redução de Complexidade em (Trans)Codificação de Vídeo Digital: Estratégias e Desafios. 2019. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, G. . Introduction to the Versatile Video Coding (VVC) standard: new tools and comparison with HEVC. 2019. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, G. . Complexity Reduction Based on Machine Learning for Video Coding/transcoding. 2019. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, G. . (Trans)Codificação de Vídeo em Tempo Real: aplicações, desafios e futuro. 2018. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, G. . Redução de Complexidade em Codificadores e Transcodificadores de Vídeo Utilizando Técnicas de Aprendizado de Máquina. 2017. (Apresentação de Trabalho/Conferência ou palestra).

  • CORRÊA, Guilherme . Redução, Escalonamento e Controle de Complexidade Computacional para Codificadores de Vídeo de Alta Eficiência. 2015. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, Guilherme . Redução, Escalonamento e Controle de Complexidade Computacional para Codificadores de Vídeo de Alta Eficiência. 2015. (Apresentação de Trabalho/Conferência ou palestra).

  • CORREA, G. ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . Encoding Time Control System for HEVC Based on Rate-Distortion-Complexity Analysis. 2015. (Apresentação de Trabalho/Congresso).

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; CRUZ, LUIS A. . Classification-Based Early Termination for Coding Tree Structure Decision in HEVC. 2014. (Apresentação de Trabalho/Congresso).

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, L. V. ; CRUZ, Luís A. . Maximum Coding Tree Depth Adjustment for Complexity Scalability of HEVC. 2013. (Apresentação de Trabalho/Congresso).

  • CORREA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Complexity Control of HEVC through Quadtree Depth Estimation. 2013. (Apresentação de Trabalho/Congresso).

  • CORREA, Guilherme ; ASSUNCAO, PEDRO ; AGOSTINI, LUCIANO ; DA SILVA CRUZ, LUIS A. . Computational Complexity Control For HEVC Based on Coding Tree Spatio-Temporal Correlation. 2013. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Adaptive Coding Tree for Complexity Control of High Efficiency Video Encoders. 2012. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Motion Compensated Tree Depth Limitation for Complexity Control of HEVC Encoding. 2012. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; ASSUNCAO, P. A. ; AGOSTINI, L. V. ; CRUZ, Luís A. . Dynamic Tree-Depth Adjustment for Low Power HEVC Encoders. 2012. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; PALOMINO, D. M. ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . SHBS: A Heuristic for Fast Inter Mode Decision of H.264/AVC Standard Targeting VLSI Design. 2011. (Apresentação de Trabalho/Congresso).

  • POSSER, Gracieli ; CORRÊA, Guilherme ; REIS, R. A. L. ; CARRO, Luigi ; BAMPI, Sergio . A MIPS-based ASIP to Accelerate the Inverse Hadamard Tranform for H.264/AVC Video Coding. 2010. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; SILVA, Thaísa Leal ; CRUZ, Luís A. ; AGOSTINI, L. V. . A Novel Filtering Order for the H.264 Deblocking Filter and Its Hardware Design Targeting the SVC Interlayer Prediction. 2010. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; DINIZ, C. M. ; AGOSTINI, L. V. ; BAMPI, Sergio . Adaptive Distortion Metric Architecture for H.264/AVC Video Coding. 2009. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Set-Tolerant Fast Adders Implemented in FPGAs. 2008. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; FRANCK, Helen ; MESQUITA, Eduardo Macedo ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Fault-Tolerant Fast Adders Implemented in FPGAs. 2008. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; MESQUITA, Eduardo Macedo ; FRANCK, Helen ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise da Proteção de Somadores Tolerantes a Radiação Implementados em FPGAs. 2007. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . Análise Automática da Propagação de Single-Event Transients Utilizando os Algoritmos PODEM e SAT. 2007. (Apresentação de Trabalho/Congresso).

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Avaliação de Arquiteturas de Somadores Tolerantes à Radiação Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; BRAGA, Matheus Porciuncula ; AGOSTINI, L. V. ; GÜNTZEL, J. L. A. . Análise Automática da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

  • CORRÊA, Guilherme ; PETRY, Rafael de Lima ; GÜNTZEL, J. L. A. ; AGOSTINI, L. V. . A Comparison Between Multiplier Architectures Implemented in Altera FPGAs. 2006. (Apresentação de Trabalho/Congresso).

  • BRAGA, Matheus Porciuncula ; CORRÊA, Guilherme ; GÜNTZEL, J. L. A. . Análise da Propagação de Single-Event Transients em Circuitos Combinacionais Implementados em FPGAs. 2006. (Apresentação de Trabalho/Congresso).

Seção coletada automaticamente pelo Escavador

Outras produções

CORREA, Guilherme . Sistema para Catalogação e Gerenciamento do Acervo Documental do Fundo Ministro Alexandre Cassiano do Nascimento. 2010.

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2019 - Atual

    Soluções para Redução do Custo Computacional de Codificadores e Transcodificadores de Vídeo Estado-da-Arte, Descrição: Este projeto tem como foco principal o desenvolvimento de soluções para redução de complexidade de codificadores e transcodificadores de vídeo digital. O projeto tem como prioridade a redução de complexidade de codificadores atualmente em fase de desenvolvimento e com perspectiva de finalização em curto prazo, como é o caso do padrão em fase de estudo e definição pelo JVET. Além disso, serão propostas técnicas de redução de complexidade para os transcodificadores que permitam a compatibilidade entre os novos padrões e os padrões que os antecedem. As soluções propostas ao longo do projeto serão focadas em otimizações algorítmicas, baseadas em heurísticas e técnicas de mineração de dados e aprendizado de máquina. Projeto financiado pelo edital Universal-CNPq 2018.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (2) / Doutorado: (1) . , Integrantes: Guilherme Ribeiro Corrêa - Coordenador / Daniel Munari Palomino - Integrante / CRUZ, LUIS A. - Integrante / Alex Borges - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Integrante / Mateus Mendes Gonçalves - Integrante / Thiago Luiz Alves Bubolz - Integrante / Paulo Henrik Ribeiro Gonçalves - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2019 - Atual

    Codificação de Vídeo de Alto Desempenho com Paralelismo Massivo em GPUs e Computação Aproximada, Descrição: Este projecto pretende explorar a complementaridade das competências oferecidas pelas equipas brasileira e portuguesa para aumentar o desempenho de codificadores de vídeo, tomando por base a norma High Efficiency Video Coding (HEVC) e suas extensões, além de futuras normas actualmente em preparação. O projecto prevê a investigação de novas heurísticas para redução de complexidade, a exploração de paralelismo em GPUs e o desenvolvimento de arquiteturas dedicadas com computação aproximada.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Guilherme Ribeiro Corrêa - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Coordenador / Daniel Palomino - Integrante / César Augusto Missio Marcon - Integrante / Leonel Sousa - Integrante / Tiago Dias - Integrante / Nuno Roma - Integrante., Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro / Fundação para a Ciência e a Tecnologia - Auxílio financeiro.

  • 2017 - Atual

    Redução de Complexidade em Transcodificadores de Vídeo Digital: Soluções Heurísticas e Baseadas em Aprendizado de Máquina, Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Guilherme Ribeiro Corrêa - Coordenador / Pedro Amado Assunção - Integrante / Luis Alberto da Silva Cruz - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Mateus Grellert - Integrante., Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2016 - Atual

    Algoritmos Eficientes para a Codificação de Vídeos em Sistemas Embarcados Adaptativos, Descrição: Este projeto visa a geração de algoritmos otimizados para a área de codificação de vídeos, tirando proveito de sistemas embarcados adaptativos, para que sejam executados com maior desempenho e menor consumo energético. Como ponto de partida para as investigações propostas, os algoritmos de codificação de vídeos do padrão HEVC, estado da arte na área, serão otimizados para a execução em sistemas embarcados com unidades reconfiguráveis transparentes (para que possam ser otimizados sem modificação alguma no código).. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Guilherme Ribeiro Corrêa - Integrante / Júlio Carlos Balzano de Mattos - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Coordenador / Daniel Palomino - Integrante / Antonio Carlos Scheneider Beck Filho - Integrante / Gabriel Luca Nazar - Integrante / Mateus Beck Rutzig - Integrante., Financiador(es): Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2015 - 2016

    Estudo e Desenvolvimento de Técnicas para Redução e Controle Dinâmico da Complexidade Computacional de Codificadores de Vídeo de Alta Eficiência, Descrição: Este projeto tem como objeto de estudo o desenvolvimento e a implementação de algoritmos que possibilitem a redução e o controle da complexidade computacional em codificadores de vídeo de alta eficiência. O codificador de vídeo segundo o padrão High Efficiency Video Coding (HEVC) será o principal foco do projeto, embora este também inclua atividades envolvendo o processo de transcoding H.264/AVC para HEVC e o processo de transrating HEVC.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (2) / Especialização: (0) / Mestrado acadêmico: (0) / Mestrado profissional: (0) / Doutorado: (0) . , Integrantes: Guilherme Ribeiro Corrêa - Integrante / AGOSTINI, LUCIANO - Coordenador / CRUZ, LUIS A. - Integrante / Bruno Zatt - Integrante / Douglas Correa - Integrante / Giovanni Avila - Integrante / PORTO, MARCELO - Integrante., Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro.

  • 2014 - 2017

    Heurísticas, Otimizações Algorítmicas e Projetos Arquiteturais para o Padrão HEVC de Codificação de Vídeos Digitais: Soluções Integradas no Desenvolvimento de Hardware Dedicado para Aplicativos Móveis e Sistemas Embarcados em Geral, Descrição: Este projeto está focado na geração de soluções inovadoras para a compressão de vídeos digitais de acordo com o padrão emergente HEVC - High Efficiency Video Coding. Este padrão é o estado da arte para aplicações que manipulam vídeos digitais. As soluções geradas no escopo deste projeto estarão pautadas por critérios tradicionais como qualidade do vídeo gerado, taxa de compressão e complexidade, mas também irão considerar outros critérios, como o consumo de energia e a facilidade de exploração de paralelismo, cujo objetivo é desenvolver soluções eficientes para a implementação em hardware, em especial, para circuitos integrados direcionados para dispositivos móveis. Neste sentido, serão desenvolvidas novas heurísticas, novos algoritmos otimizados e, também, arquiteturas dedicadas, que serão direcionadas para FPGAs e standard-cells. Então a execução do projeto será capaz de gerar impactos científicos e tecnológicos de grande interesse comercial, com potencial de gerar patentes e publicações relevantes. As ferramentas de codificação do HEVC que serão foco deste projeto serão a predição inter-quadros, as transformadas de tamanho variável e os filtros. Além disso, serão desenvolvidas soluções para o controle dinâmico de complexidade do codificador e para a redução do número de acessos à memória externa. Como resultados esperados da execução deste projeto, além do desenvolvimento de heurísticas, algoritmos e arquiteturas para o HEVC, espera-se a geração de quatro artigos para eventos internacionais ou nacionais qualificados e dois artigos para periódicos qualificados. Também espera-se que seja possível gerar pelo menos duas patentes com os resultados mais inovadores e de maior interesse comercial do projeto. Como resultado mais amplo, pretende-se estreitar os laços de cooperação entre os pesquisadores da UFPel com os pesquisadores da UC (Universidade de Coimbra) e do IPL (Instituto Politécnico de Leiria), ambos em Portugal, do KIT (Karlsruhe Institute of Technology), na Alemanha, e da UFRGS, UFSC e IFSul, contribuindo para a geração de um pólo de desenvolvimento tecnológico em microeletrônica e codificação de vídeo na UFPel. Também se espera que a execução deste projeto possa contribuir com a consolidação do Programa de Pós-Graduação em Computação da UFPel.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (12) / Mestrado acadêmico: (8) / Doutorado: (8) . , Integrantes: Guilherme Ribeiro Corrêa - Integrante / Daniel Munari Palomino - Integrante / ASSUNCAO, PEDRO - Integrante / CRUZ, LUIS A. - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante / Luciano Agostini - Coordenador., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro / Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul - Auxílio financeiro.

  • 2014 - 2016

    Algoritmos e arquiteturas para codificadores de vídeo 3D compatíveis com a norma HEVC/H.265, Descrição: O objetivo principal deste projeto é estreitar as relações de colaboração da UFPel com a Universidade de Coimbra. Do ponto de vista técnico, o objetivo principal deste projeto é propor soluções arquiteturais e algorítmicas que sejam energeticamente eficientes e capazes de atender requisitos de tempo real para codificação 3DV em dispositivos móveis.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Guilherme Ribeiro Corrêa - Integrante / Pedro Amado Assunção - Integrante / Luciano Agostini - Coordenador / Luis Alberto da Silva Cruz - Integrante / Bruno Zatt - Integrante / Marcelo Porto - Integrante., Financiador(es): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior - Auxílio financeiro / Fundação para a Ciência e a Tecnologia - Auxílio financeiro.

Seção coletada automaticamente pelo Escavador

Prêmios

2019

Best Paper Award no 34º Simpósio Sul de Microeletrônica (SIM 2019), Sociedade Brasileira de Microeletrônica.

2018

Best Paper Award no 18th Students Forum on Microelectronics (SFORUM 2018), Sociedade Brasileira de Microeletrônica.

2018

Orientador do aluno premiado com Destaque em Iniciação Científica - Computação (Paulo Gonçalves) no XXVII Congresso de Iniciação Científica, Universidade Federal de Pelotas.

2016

Concurso Público para Professor Adjunto-A (aprovado em 1º lugar), área de Redes de Computadores e Comunicação de Dados, Universidade Federal de Pelotas (UFPel), Universidade Federal de Pelotas.

2015

Aprovação com Distinção e Louvor por Unanimidade no Doutorado em Engenharia Eletrotécnica e de Computadores, Universidade de Coimbra.

2015

Concurso Público para Professor Adjunto-A (aprovado em 1º lugar), área de Engenharia de Software, Universidade Federal do Pampa (Unipampa), Universidade Federal do Pampa.

2014

Best Paper Award em 21st IEEE International Conference on Electronics, Circuits, and Systems (ICECS 2014), IEEE Circuits and Systems Society.

2012

IEEE Signal Processing Society Travel Grant - IEEE International Conference on Image Processing (ICIP 2012), IEEE Signal Processing Society.

2008

Best Paper Award no 8th Students Forum on Microelectronics (SFORUM 2008), Sociedade Brasileira de Microeletrônica.

2006

Prêmio Jovem Pesquisador (3º Lugar, Engenharias) em XV Congresso de Iniciação Científica da UFPel, Universidade Federal de Pelotas.

2004

Prêmio (2º lugar) em Olimpíada de Ciências da Natureza e Tecnologias, Centro Federal de Educação Tecnológica de Pelotas (CEFET-RS).

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal de Pelotas, Centro de Desenvolvimento Tecnológico. , Rua Gomes Carneiro, 1, Centro, 96010900 - Pelotas, RS - Brasil, Telefone: (53) 39211327

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2016 - Atual

    Universidade Federal de Pelotas

    Vínculo: Servidor Público, Enquadramento Funcional: Professor do Magistério Superior, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Professor lotado no Centro de Desenvolvimento Tecnológico (CDTec), atuando nos cursos de Bacharelado em Ciência da Computação, Engenharia de Computação e no Programa de Pós-Graduação em Computação (PPGC).

  • 2015 - 2016

    Universidade Federal de Pelotas

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista de Pós-Doutorado, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista de pós-doutorado da CAPES, atuando no Programa de Pós-Graduação em Computação (PPGC) e no Grupo de Arquiteturas e Circuitos Integrados (GACI) em projeto coordenado pelo Prof. Luciano Volcan Agostini.

    Atividades

    • 03/2019

      Conselhos, Comissões e Consultoria, Reitoria, Pró-Reitoria de Gestão da Informação e Comunicação.,Cargo ou função, Representante da área de Computação no Comitê de Tecnologia da Informação.

    • 11/2018

      Conselhos, Comissões e Consultoria, Núcleo de Editora e Livraria da UFPel (NELU), .,Cargo ou função, Editor assistente de pré-produção.

    • 05/2016

      Ensino, COMPUTAÇÃO, Nível: Pós-Graduação,Disciplinas ministradas, - Princípios de Codificação de Vídeo, - Qualidade em Sistemas de Vídeo Digital, - Processamendo Digital de Imagens

    • 02/2015

      Pesquisa e desenvolvimento , Unidades e Cursos de Graduação, Centro de Desenvolvimento Tecnológico (CDTec).,Linhas de pesquisa

    • 02/2015

      Ensino, Engenharia de Computação, Nível: Graduação,Disciplinas ministradas, - Arquitetura e Organização de Computadores I, - Introdução à Engenharia de Computação, - Princípios de Codificação de Vídeo, - Programação de Computadores, - Qualidade em Sistemas de Vídeo Digital, - Redes de Computadores, - Processamento Digital de Imagens

    • 02/2015

      Ensino, Ciência da Computação, Nível: Graduação,Disciplinas ministradas, - Arquitetura e Organização de Computadores I, - Introdução à Ciência da Computação, - Princípios de Codificação de Vídeo, - Programação de Computadores, - Qualidade em Sistemas de Vídeo Digital, - Redes de Computadores, - Processamento Digital de Imagens

    • 08/2005 - 02/2009

      Pesquisa e desenvolvimento , Instituto de Física e Matemática, Departamento de Informática.,Linhas de pesquisa

    • 06/2008 - 09/2008

      Outras atividades técnico-científicas , Departamento de Informática, Departamento de Informática.,Atividade realizada, Monitoria nas disciplinas: Teoria da Computação, Linguagens Formais, Análise de Algoritmos e Semântica Formal.

  • 2011 - 2012

    Universidade de Coimbra

    Vínculo: Celetista, Enquadramento Funcional: Adjunto de Ensino, Carga horária: 10

    Atividades

    • 02/2012 - 06/2012

      Ensino, Engenharia Eletrotécnica e de Computadores, Nível: Graduação,Disciplinas ministradas, 01000340 - Sistemas de Microprocessadores

    • 09/2011 - 02/2012

      Ensino, Engenharia Eletrotécnica e de Computadores, Nível: Graduação,Disciplinas ministradas, 01000312 - Programação de Computadores

  • 2012 - 2015

    Instituto de Telecomunicações

    Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Colaborador, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista de doutorado do Programa Ciência sem Fronteiras (CNPq) em atividade de pesquisa no laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís A. da Silva Cruz.

  • 2010 - 2012

    Instituto de Telecomunicações

    Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Assistente, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista do laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís Alberto da Silva Cruz.

  • 2008 - 2009

    Instituto de Telecomunicações

    Vínculo: Bolsista, Enquadramento Funcional: Pesquisador Visitante, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Bolsista do Programa de Bolsas Luso-Brasileiras Santander Universidades em atividade de intercâmbio no laboratório de Processamento de Imagens do Instituto de Telecomunicações (IT - polo de Coimbra, Portugal) sob orientação do Prof. Dr. Luís A. da Silva Cruz.

    Atividades

    • 10/2010 - 01/2015

      Pesquisa e desenvolvimento , Instituto de Telecomunicações - Coimbra, .,Linhas de pesquisa

    • 09/2008 - 02/2009

      Pesquisa e desenvolvimento , Instituto de Telecomunicações - Coimbra, .,Linhas de pesquisa

  • 2019 - Atual

    Sociedade Brasileira de Computação - Porto Alegre

    Vínculo: Colaborador, Enquadramento Funcional: Representante Institucional na UFPel, Carga horária: 1