Tiago Oliveira Weber

Doutor em Microeletrônica pela Universidade de São Paulo em 2015, graduou-se em Engenharia Elétrica na Universidade Federal de Santa Maria em 2010, foi integrante do Laboratório de Sistemas Integráveis (LSI) da Escola Politécnica da Universidade de São Paulo e atualmente é professor adjunto na Universidade Federal de Santa Catarina. Suas atividades recentes estão relacionadas ao suporte ao projeto e teste de um ASIC para o Time Projection Chamber do experimento ALICE do LHC (Large Hadron Collider) do CERN. Possui experiência nas áreas de microeletrônica analógica, métodos modernos de otimização e algoritmos de inteligência computacional.

Informações coletadas do Lattes em 03/07/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Engenharia Elétrica

2010 - 2015

Universidade de São Paulo
Título: Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização
Wilhelmus Adrianus Maria Van Noije. Palavras-chave: CAD; microeletrônica; otimização; síntese; circuitos analógicos.Grande área: Engenharias

Graduação em Engenharia Elétrica

2005 - 2010

Universidade Federal de Santa Maria
Título: Ferramenta para Síntese Analógica de Circuitos Integrados com Enfoque Educacional
Orientador: Cesar Ramos Rodrigues

Graduação interrompida em 2005 em Psicologia

2003 - Interrompido

Universidade Federal de Santa Maria
Ano de interrupção: 2005

Ensino Médio (2º grau)

1999 - 2001

Escola Nossa Senhora de Fátima

Ensino Fundamental (1º grau)

1991 - 1998

Escola Nossa Senhora de Fátima

Seção coletada automaticamente pelo Escavador

Formação complementar

2012 - 2012

Seminário de Gestão de Projetos. (Carga horária: 3h). , Santa Maria Design House, SMDH, Brasil.

2011 - 2011

Introduction to Artificial Intelligence (online). , Realizado por professores da Stanford University, SU, Estados Unidos.

2006 - 2008

Língua e Cultura Italiana. (Carga horária: 384h). , Associazione Culturale Italiana del Rio Grande do Sul, ACIRS, Brasil.

2007 - 2007

Curso de RF. (Carga horária: 20h). , Universidade Federal de Santa Maria, UFSM, Brasil.

2007 - 2007

ESCOLA DE MICROELETRÔNICA 2007 (EMICRO). (Carga horária: 30h). , Sociedade Brasileira de Computação - Porto Alegre, SBC, Brasil.

2007 - 2007

Introdução à Amplificadores Operacionais. (Carga horária: 3h). , Universidade Federal de Santa Maria, UFSM, Brasil.

2006 - 2006

Mini-curso de Matlab/Simulink. (Carga horária: 10h). , Universidade Federal de Santa Maria, UFSM, Brasil.

2004 - 2005

Programa de Inglês Avançado. (Carga horária: 200h). , Yázigi Internexus, YZG, Brasil.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Italiano

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Outros / Área: Microeletrônica.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: SISTEMAS EMBARCADOS.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Telecomunicações/Especialidade: Sistemas de Telecomunicações.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos/Especialidade: Circuitos Eletrônicos.

Seção coletada automaticamente pelo Escavador

Participação em eventos

CONFERENCE ON GRAPHICS, PATTERNS AND IMAGES, 30. (SIBGRAPI). Quality Control System for Ceramic Tiles using Segmentation-based Fractal Texture Analysis and SVM. 2017. (Congresso).

24th Symposium on Integrated Circuits and Systems Design.Analog design synthesis method using simulated annealing and particle swarm optimization. 2011. (Simpósio).

Primeira Maratona Brasileira de Programação para Projeto Automatizado de Circuitos Integrados. Equipe Apolo (3º lugar). 2010. (Olimpíada).

XVI Jornadas de Jóvenes Investigadores de La Asociación de Universidades Grupo Montevideo. Oscilador LC a 2,4 GHz Controlado por Tensão em Tecnologia AMI 05um. 2009. (Congresso).

XV Workshop Iberchip. Automatic LC Oscillator Systematic Design using MatLab and SPICE Interaction. 2009. (Congresso).

XVI Semana Acadêmica do Centro de Tecnologia. 2008. (Seminário).

Escuela de Microelectrónica de la AUGM (EMA). 2007. (Outra).

I Simpósio da AUGM de Microeletrônica (AUGM). 2007. (Simpósio).

IX Escola de Microeletrônica (EMICRO). 2007. (Seminário).

XIII Semana Acadêmica do Centro de Tecnologia. 2007. (Seminário).

XXII Simpósio Sul de Microeletrônica (SIM). 2007. (Simpósio).

Encontro Sul-Brasileiro de Empresas Juniores. 2004. (Encontro).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: Thiago Cattani Naidon

CAMPOS, A.;WEBER, T. O.; BISOGNO, F. E.; BONALDO, S. A.. CONCEPÇÃO DE UM CONVERSOR DC-DC AUTO-OSCILANTE APLICADO A UM SISTEMA ENERGY HARVESTING. 2015. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal de Santa Maria.

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

João Navarro Soares Júnior

VAN NOIJE, WILHELMUS; CHAU, Wang Jiang;Navarro, João. Síntese de Circuitos Analógicos em Nível de Sistema e de Circuito Utilizando Técnicas de Inteligência Computacional. 2013. Exame de qualificação (Doutorando em Engenharia Elétrica) - Universidade de São Paulo.

Wang Jiang Chau

NOIJE, Wilhelmus Adrianus M Van;CHAU, WANG J.; SOARES JUNIOR, João Navarro; PETRAGLIA, A.; BAMPI, S.. Síntese de CIs Analógicos em Nível de Circuito e Sistema Utilizando Métodos Modernos de Otimização. 2015. Tese (Doutorado em Engenharia Elétrica) - Universidade de São Paulo.

Cesar Ramos Rodrigues

Rodrigues, Cesar RamosMARTINS, João Baptista dos Santos; MARQUES, L. C. S.. FERRAMENTA DE SÍNTESE DE CIRCUITOS INTEGRADOS ANALÓGICOS ATRAVÉS DE TÉCNICAS DE OTIMIZAÇÃO. 2009. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria.

João Baptista dos Santos Martins

RODRIGUES, C. R.; MARQUES, L. C.;MARTINS, J. B. S.. Ferramenta de Síntese de Circuitos Integrados Analógicos através de Técnicas de Otimização. 2009. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria.

WILHELMUS ADRIANUS MARIA VAN NOIJE

NOIJE, W. A. M. V.; SOARES JR, João Navarro; CHAU, W.J.. Síntese de Circuitos Integrados Analógicos em Nível de Sistema e Circuito utilizando Métodos Modernos de Otimização. 2013. Exame de qualificação (Doutorando em Doutorado em Engenharia Elétrica) - Escola Politécnica da USP.

Seção coletada automaticamente pelo Escavador

Orientou

Caroline Fontana

Projeto de um Módulo Educacional de Aquisição de Sinais Eletroencefalográficos; Início: 2017; Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; (Orientador);

Samuel Matias Böhm

Aceleração de sistemas baseados em inteligência artificial através de computação analógica - Criação de Modelos de Redes Neurais no Simulink; Início: 2017; Iniciação científica (Graduando em Engenharia de Computação) - Universidade Federal de Santa Catarina; (Orientador);

Leonardo Loch da Silva

Sistema de monitoramento de energia elétrica utilizando o protocolo de comunicação MQTT; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Julyan Figueredo Martins

Matriz de Interconexão Eletrônica Programável para Prototipagem Rápida e Experimentação Remota; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Thiago Matias Martins

Aplicação de Técnicas de Inteligência Artificial na Detecção do Comportamento Tipo-Depressivo em Camundongos através do Teste de Suspensão pela Cauda; 2018; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Luiz Antonio Buschetto Macarini

Sistema de detecção de defeitos em pisos cerâmicos baseado em processamento de imagens e aprendizado de máquina; 2017; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Felipe Vieira Roque

Sistema de detecção de defeitos em tecidos utilizando algoritmos de classificação e wavelets; 2017; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Julyan Figueredo Martins

Matriz de Interconexão Eletrônica Programável para Prototipação Rápida e Experimentação Remota; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Diogo da Silva Labres

Aceleração de sistemas baseados em inteligência artificial através de computação analógica - Autômato Seguidor de Linhas usando Rede Neural com Algoritmos Genéticos; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Leonardo Loch da Silva

Aceleração de sistemas baseados em inteligência artificial através de computação analógica - Simulações de Neurônios utilizando Amplificadores Operacionais; 2017; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal de Santa Catarina; Orientador: Tiago Oliveira Weber;

Seção coletada automaticamente pelo Escavador

Foi orientado por

Cesar Ramos Rodrigues

FERRAMENTA DE SÍNTESE DE CIRCUITOS INTEGRADOS ANALÓGICOS ATRAVÉS DE TÉCNICAS DE OTIMIZAÇÃO; 2009; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal de Santa Maria; Orientador: Cesar Ramos Rodrigues;

WILHELMUS ADRIANUS MARIA VAN NOIJE

Projeto de Circuitos e Sistemas Integrados tipo Analógicos/RF em CMOS com Técnicas de Optimização; 2015; Tese (Doutorado em Pós-Graduação em Engenharia Elétrica) - Departamento de Engenharia de Sistemas Eletrônicos, EPUSP, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Wilhelmus Adrianus Maria Van Noije;

WILHELMUS ADRIANUS MARIA VAN NOIJE

Suporte no Projeto e Testes Experimentais do ASIC de Aquisição e Processamento digital de sinais para o Time Projection Chamber do experimento ALICE (CERN); 2016; Orientação de outra natureza - Escola Politécnica da Universidade de São Paulo, Fundação de Amparo à Pesquisa do Estado de São Paulo; Orientador: Wilhelmus Adrianus Maria Van Noije;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • ADOLFSSON, J. PABON, A. AYALA BREGANT, M. BRITTON, C. BRULIN, G. CARVALHO, D. CHAMBERT, V. CHINELLATO, D. ESPAGNON, B. HERRERA, H.D. HERNANDEZ LJUBICIC, T. MAHMOOD, S.M. MJÖRNMARK, U. MORAES, D. MUNHOZ, M.G. NOËL, G. OSKARSSON, A. OSTERMAN, L. PILYAR, A. READ, K. RUETTE, A. RUSSO, P. SANCHES, B.C.S. SEVERO, L. SILVERMYR, D. , et al. SUIRE, C. TAMBAVE, G.J. TUN-LANOË, K.M.M. NOIJE, W. VAN VELURE, A. VERESCHAGIN, S. WANLIN, E. WEBER, T.O. ZAPOROZHETS, S. ; SAMPA Chip: the New 32 Channels ASIC for the ALICE TPC and MCH Upgrades. Journal of Instrumentation , v. 12, p. C04008-C04008, 2017.

  • BARBOZA, S.H.I. ; BREGANT, M. ; CHAMBERT, V. ; ESPAGNON, B. ; HERRERA, H.D. HERNANDEZ ; MAHMOOD, S.M. ; MORAES, D. ; MUNHOZ, M.G. ; NOËL, G. ; PILYAR, A. ; RUSSO, P. ; SANCHES, B.C.S ; TAMBAVE, G.J. ; TUN-LANOË, K.M.M. ; NOIJE, W. VAN ; VELURE, A. ; VERESCHAGIN, S. ; WEBER, T.O. ; ZAPOROZHETS, S. . SAMPA chip: a new ASIC for the ALICE TPC and MCH upgrades. Journal of Instrumentation , v. 11, p. C02088-C02088, 2016.

  • WEBER, T. O. ; NOIJE, W. A. M. V. . Multi-Objective Design of Analog Integrated Circuits using Simulated Annealing with Crossover Operator and Weight Adjusting. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 7, p. 1-9, 2012.

  • WEBER, T. O. ; NOIJE, W. A. M. V. . Analog Circuit Synthesis Performing Fast Pareto Frontier Exploration and Analysis Through 3D Graphs. Analog Integrated Circuits and Signal Processing , v. 73, p. 861-871, 2012.

  • WEBER, T. O. ; NOIJE, W. A. M. V. . Design of Analog Integrated Circuits using Simulated Annealing/Quenching with Crossovers and Particle Swarm Optimization. In: Marcos de Sales Guerra Tsuzuki. (Org.). Simulated Annealing - Advances, Applications and Hybridizations. 1ed.Rijeka, Croatia: InTech, 2012, v. 1, p. 219-244.

  • WEBER, T. O. . Software Livre nas Empresas. Jornal Regional Águas da Serra, Itaara / RS, p. 11 - 11, 15 jul. 2009.

  • WEBER, T. O. . Livros Digitais: vale a pena ler um?. Jornal Regional Águas da Serra, Itaara / RS, p. 11 - 11, 15 jun. 2009.

  • WEBER, T. O. . Reduza sua Conta Telefônica com VoIP. Jornal Regional Águas da Serra, Itaara / RS, p. 12 - 12, 15 maio 2009.

  • WEBER, T. O. . A Invasão dos Netbooks. Jornal Regional Águas da Serra, Itaara / RS, p. 11 - 11, 15 abr. 2009.

  • WEBER, T. O. . Escrevendo na Era Digital. Jornal Regional Águas da Serra, Itaara / RS, p. 11 - 11, 15 mar. 2009.

  • WEBER, T. O. . Internet com 3G. Jornal Regional Águas da Serra, Itaara / RS, p. 6 - 6, 15 jan. 2009.

  • WEBER, T. O. . Agricultura de Precisão. Jornal Regional Águas da Serra, Itaara / RS, p. 6 - 6, 15 dez. 2008.

  • WEBER, T. O. . Educação à Distância e Tecnologia. Jornal Regional Águas da Serra, Itaara / RS, p. 6 - 6, 15 nov. 2008.

  • WEBER, T. O. . Mude-se para a Internet. Jornal Regional Águas da Serra, Itaara / RS, p. 6 - 6, 15 out. 2008.

  • MARTINS, J. F. ; WEBER, T. O. . Matriz de Interconexão Eletrônica Programável de Baixo Custo para Aplicação em Laboratório Remoto e Prototipação Rápida. In: II Simpósio Ibero-Americano de Tecnologias Educacionais, 2018, Araranguá. Anais do Simpósio Ibero-Americano de Tecnologias Educacionais, 2018. p. 295-301.

  • MARTINS, J. F. ; WEBER, T. O. . Sistema Matricial de Interconexão Programável para Aplicação em Laboratórios Remotos de Eletrônica Analógica. In: Simpósio de Integração Científica e Tecnológica do Sul Catarinense (SICT-SUL), 2018, Araranguá. Anais do 7º Simpósio de Integração Científica e Tecnológica do Sul Catarinense, 2018. v. 1. p. 188-194.

  • MACARINI, L. A. ; WEBER, T. O. . Quality Control System for Ceramic Tiles using Segmentation-based Fractal Texture Analysis and SVM. In: CONFERENCE ON GRAPHICS, PATTERNS AND IMAGES, 30. (SIBGRAPI), 2017, Niterói, RJ. Proceedings in CONFERENCE ON GRAPHICS, PATTERNS AND IMAGES, 30. (SIBGRAPI), 2017.

  • HERRERA, H. D. H. ; SANCHES, B. C. S. ; VELURE, A. ; VAN NOIJE, WILHELMUS A. M. ; BARBOSA, S. H. I. ; WEBER, T. O. ; BREGANT, M. ; MUNHOZ, M. G. ; MORAES, D. ; RUSSO, P. ; CHAMBERT, V. ; MAHMOOD, S. M. ; TAMBAVE, G. J. ; PILYAR, A. ; VERESCHAGIN, S. ; ZAPOROZHETS, S. . SAMPA Chip: a new ASIC for the ALICE TPC and MCH Upgrades. In: TWEPP 2015 - Topical Workshop on Electronics for Particle Physics, 2015, Lisboa, PT. TWEPP 2015 - Topical Workshop on Electronics for Particle Physics, 2015.

  • WEBER, TIAGO OLIVEIRA ; CHAPARRO, SERGIO ; VAN NOIJE, WILHELMUS A. M. . Synthesis of a narrow-band Low Noise Amplifier in a 180 nm CMOS technology using Simulated Annealing with crossover operator. In: 2013 26th Symposium on Integrated Circuits and Systems Design (SBCCI), 2013, Curitiba. 2013 26th Symposium on Integrated Circuits and Systems Design (SBCCI), 2013. p. 1.

  • WEBER, T. O. ; NOIJE, W. A. M. V. . Analog design synthesis method using simulated annealing and particle swarm optimization. In: 24th Symposium on Integrated Circuits and Systems Design, 2011, João Pessoa. Proceedings of the 24th Symposium on Integrated Circuits and Systems Design, 2011. p. 85-90.

  • WEBER, T. O. ; NOIJE, W. A. M. V. . Analog Design Synthesis Performing Fast Pareto Frontier Exploration. In: 2011 IEEE Second Latin American Symposium on Circuits and Systems (LASCAS), 2011, Bogotá. 2011 IEEE Second Lating American Symposium on Circuits and Systems (LASCAS) - Conference Proceedings, 2011. p. 62-66.

  • WEBER, T. O. ; Rodrigues, C. R. . A Framework for Circuit-Level Analog Synthesis with an Educational Approach. In: IEEE Latin American Symposium on Circuits and Systems, 2010, Foz do Iguaçu - Paraná - Brasi. IEEE Latin American Symposium on CIrcuits and Systems, 2010.

  • WEBER, T. O. ; Rodrigues, C. R. . Automatic LC Oscillator Systematic Design using MatLab and SPICE Interaction. In: XV Workshop Iberchip, 2009, Buenos Aires. XV Workshop Iberchip. Buenos Aires: Ediciones Científicas Americanas, 2009. v. 2. p. 492-495.

  • HAYASAKA, H. ; WEBER, T. O. . Oscilador LC a 2,4 GHz Controlado por Tensão em Tecnologia AMI 05um. In: XVI Jornadas de Jóvenes Investigadores de La Asociación de Universidades Grupo Montevideo, 2009, Montevideo. XVI Jornadas de Jóvenes Investigadores - Trabajos Completos, 2009. v. Único. p. 1706-1715.

  • MACARINI, L. A. ; WEBER, T. O. . Quality Control System for Ceramic Tiles using Segmentation-based Fractal Texture Analysis and SVM. 2017. (Apresentação de Trabalho/Congresso).

  • WEBER, T. O. ; Rodrigues, C. R. . Automatic LC Oscillator Systematic Design using MatLab and SPICE Interaction. 2009. (Apresentação de Trabalho/Congresso).

  • HAYASAKA, H. ; WEBER, T. O. . Oscilador LC a 2,4 GHz Controlado por Tensão em Tecnologia AMI 05um. 2009. (Apresentação de Trabalho/Congresso).

Seção coletada automaticamente pelo Escavador

Outras produções

WEBER, T. O. ; HAYASAKA, H. . Oscilador LC controlado por Tensão usando técnica de Gm-negativo. 2008.

CAMPONOGARA, D. ; WEBER, T. O. . Mini-Curso de LaTex. 2007. .

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2016 - Atual

    Aceleração de sistemas baseados em inteligência artificial através de computação analógica, Descrição: Nesta pesquisa objetiva-se o desenvolvimento de um acelerador de hardware assistido analogicamente para sistemas baseados em inteligência articial tais como robôs autômatos, bem como a análise de problemas e algoritmos de inteligência articial que possam ser auxiliados através do uso de circuitos integrados analógicos. A abordagem tradicional para implementação das técnicas de inteligência articial é realizada em software, utilizando circuitos de lógica digital como sua contraparte em hardware. No entanto, as técnicas de computação digital em tecnologia CMOS estão atingindo seus limites físicos em termos de potência, desempenho e eficiência energética. Com a possibilidade de grande integração de dispositivos analógicos, a criação de sistemas analógicos que computam de forma similar a sistemas encontrados na natureza se torna possível. Circuitos analógicos podem ser introduzidos como suplemento para a base em hardware com um de aumentar o desempenho em sistemas computacionais. Em especial, isto pode ser utilizado na resolução de problemas de Inteligência Artificial. A razão destas melhorias nesta aplicação se deve a muitos algoritmos de IA poderem ser mapea- dos no comportamento de circuitos analógicos e não necessitarem alta resolução em muitas de suas etapas. Almeja-se que futuramente seja possível utilizar este acelerador analógico em um System-on-Chip (SoC) para aplicações que demandem baixo consumo e eficiência computacional.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Coordenador.

  • 2015 - Atual

    Projeto de um ASIC de Aquisição e Processamento Digital de Sinais para o Time Projection Chamber do Experimento ALICE, Projeto certificado pelo(a) coordenador(a) Wilhelmus Adrianus Maria Van Noije em 14/12/2015., Descrição: ALICE (A Large Ion Collider Experiment ) é um dos quatro grandes experimentos do acelerador de partículas LHC (Large Hadron Collider) instalado no laboratório europeu CERN (European Organization for Nuclear Research). Um programa de atualizações desse experimento acaba de ser aprovado pelo comitê gestor do acelerador LHC. Dentro das atualizações planejadas para os próximos anos do experimento ALICE, está melhorar a resolução e eficiência de rastreamento de partículas produzidas em colisões entre íons pesados, mantendo a excelente capacidade de identificação de partículas para uma taxa de leitura de eventos significativamente maior da atual. Para se alcançar esse objetivo, entre outras ações, é preciso atualizar os detectores Time Projection Chamber (TPC), modificando a eletrônica de leitura de eventos. O detector TPC é o dispositivo principal do experimento ALICE para o rastreamento e identificação de partículas carregadas. Para que o TPC alcance a taxa de leitura de eventos requerida é necessária a migração de MWPC (Multi Wire Proporcional Chamber) para GEM (Gas Electron Multiplier). A eletrônica atual utilizada no TPC não é adequada para esta migração devido a dois motivos. Primeiro, o circuito integrado de pré-amplificação (PASA) dos sinais do detector não suportam sinais com polaridade negativa, o qual não comporta sinais gerados por detectores GEM. A segunda limitação é relativa ao esquema de leitura dos dados. O circuito integrado de conversão analógico?digital e de processamento digital não suporta leituras continuas: a amostragem dos sinais do TPC e o armazenamento em memória dos dados não podem acontecer simultaneamente. Além disso, estes circuitos integrados apresentam um alto consumo de potência (considerando o elevado número de canais necessários) e não podem operar em ambientes submetidos à radiação, limitando seu uso em outras aplicações em experimentos de física de altas energias (HEP - High Energy Physics) ou aeroespaciais. Esta proposta inclui o projeto, simulação, fabricação, teste experimental e validação de um ASIC protótipo de aquisição de sinais e de processamento digital que possa ser usado na eletrônica de detecção dos sinais no cátodo do TPC, que suporte polaridades negativas de tensão de entrada e leitura continua de dados, com 32 canais por chip, com menor consumo de potência comparado com a versão anterior do chip, e que possa operar em ambientes submetidos a radiação. Ferramentas utilizadas: Virtuoso Schematic Editor, Virtuoso Layout Suite, Virtuoso Analog Design Environment, Virtuoso AMS Designer, Virtuoso Spectre e Virtuoso Hierarchy Editor;. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Tiago Oliveira Weber - Integrante / Wilhelmus A. M. Van Noije - Coordenador / Hugo Daniel Hernández Herrera - Integrante / Bruno Cavalcante de Souza Sanches - Integrante / Marcelo Gameiro Munhoz - Integrante / Marco Bregant - Integrante / Dionisio Pereira - Integrante.

  • 2010 - 2015

    Tese de Doutorado: Síntese de CIs analógicos em nível de circuito e sistema utilizando métodos modernos de otimização, Projeto certificado pelo(a) coordenador(a) Wilhelmus Adrianus Maria Van Noije em 31/10/2014., Descrição: Circuitos integrados analógicos são essenciais em sistemas eletrônicos modernos, sendo responsáveis por tarefas como conversão analógica/digital e digital/analógica, comunicação por radiofrequência, filtragem, etc. O projeto deste tipo de circuito e sistema é de grande complexidade uma vez que deve atender a diversas especificações, sendo usualmente realizado apenas por projetistas experientes. Neste trabalho, foram desenvolvidos métodos modernos de otimização em nível de circuito e sistema. Como centro da otimização, é proposto um algoritmo baseado em Simulated Annealing incluindo um mecanismo para utilização do operador de crossover considerando informações de múltiplos objetivos. É realizada a hibridização entre o algoritmo desenvolvido e um algoritmo de Particle Swarm Optimization para criação de um segundo algoritmo capaz de realizar a busca pela fronteira de Pareto. Resultados indicaram que os algoritmos são eficientes para o projeto de circuitos analógicos bem como foram melhores que outros algoritmos livre de derivada quando aplicados a problemas puramente matemáticos. Ferramentas utilizadas durante o projeto: ferramenta de simulação elétrica da empresa Synopsys (Hspice) e ferramentas do fluxo analógico (esquemático/simulação/layout) da empresa Cadence. Simulações de sistema AMS foram desenvolvidas utilizando Verilog-A, simuladas em Hspice e otimizadas com a ferramenta desenvolvida na tese.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Doutorado: (1) . , Integrantes: Tiago Oliveira Weber - Integrante / Wilhelmus A. M. Van Noije - Coordenador.

  • 2007 - 2008

    Monitoramento em Tempo Real de Recursos Hídricos pelo Uso de Rede de Sensores, Descrição: Implementação de um sistema de informação em recursos hídricos pelo uso de uma de rede de sensores sem fio de baixo custo para sustentar tecnicamente e operacionalmente o uso de instrumentos de gestão dos recursos hídricos, promovendo ações de educação ambiental e patrimonial.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (4) . , Integrantes: Tiago Oliveira Weber - Integrante / Carlos Kupka Dias da Silva - Integrante / Alisson Thomas Barden - Integrante / Taimur Gibran Rabuske Kuntz - Integrante / João Baptista dos Santos Martins - Coordenador.

Seção coletada automaticamente pelo Escavador

Projetos de desenvolvimento

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

  • 2008 - 2009

    Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC, Descrição: O objetivo deste projeto é o desenvolvimento de um conversor analógico-digital para medição de sinais praticamente constantes no tempo, por exemplo, medição de temperatura, umidade, pressão, etc. O conversor será de média resolução e baixa taxa de conversão (10-bit a pelo menos 10 S/s) e terá baixo consumo de potência, além de ser competitivo em termos de área ocupada em silício. Será utilizada uma tecnologia CMOS de 0.6 um.. , Situação: Concluído; Natureza: Desenvolvimento. , Alunos envolvidos: Graduação: (3) . , Integrantes: Tiago Oliveira Weber - Integrante / Henrique Hayasaka - Integrante / César Augusto Prior - Coordenador / Edinei Santin - Integrante.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal de Santa Catarina, UFSC - Campus Araranguá. , Rua Pedro João Pereira - até 322/323, Aeroporto, 88905120 - Araranguá, SC - Brasil, Telefone: (48) 37216936, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2016 - Atual

    Universidade Federal de Santa Catarina

    Vínculo: Servidor Público, Enquadramento Funcional: Professor Adjunto, Carga horária: 40, Regime: Dedicação exclusiva.

  • 2015 - 2016

    Universidade de São Paulo

    Vínculo: Bolsista, Enquadramento Funcional: Projetista de Treinamento Técnico Nível IV, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    O projeto é desenvolvido no Laboratório de Sistemas integráveis da Escola Politécnica de Universidade de São Paulo. A proposta inclui o projeto, simulação, fabricação, teste experimental e validação de um ASIC protótipo de aquisição de sinais e de processamento digital que possa ser usado na eletrônica de detecção dos sinais no cátodo do Time Projection Chamber do experimento ALICE. O protótipo do chip fabricado deve suportar polaridades negativas da tensão de entrada e leitura continua de dados, com 32 canais por chip, com menor consumo de potencia comparado com a versão anterior do chip, e que possa operar em ambientes submetidos a radiação.

  • 2014 - 2015

    Universidade de São Paulo

    Vínculo: Colaborador, Enquadramento Funcional: Projetista, Carga horária: 20

    Atividades

    • 10/2014

      Outras atividades técnico-científicas , Escola Politécnica, Escola Politécnica.,Atividade realizada, - Automação de simulações com programação em Ocean Script e SKILL da empresa Cadence; - Teste e de protótipos utilizando equipamentos de bancada eletrônica (SAMPA MPW1);.

  • 2009 - 2014

    WeeVee Electronic Solutions, WeeVee

    Vínculo: Sócio, Enquadramento Funcional: Diretor de Pesquisa e Desenvolvimento, Carga horária: 20

    Outras informações:
    A empresa WeeVee Electronic Solutions é uma parceira desenvolvedora de tecnologias e produtos. Nela, desenvolve-se produtos e tecnologia para empresas locais, nacionais e multi-nacionais. O objetivo é ajudar os clientes a reduzir o time-to-market, reduzir riscos e atingir os menores custos de desenvolvimento e produção.

    Atividades

    • 04/2009 - 08/2014

      Outras atividades técnico-científicas , Setor de Pesquisa e Desenvolvimento, Setor de Pesquisa e Desenvolvimento.,Atividade realizada, ? Projeto e simulação de circuitos eletrônicos digitais e analógicos; Envolveu a utilização de simuladores elétricos profissionais com o foco de projetar e otimizar circuitos cruciais para o desenvolvimento de produtos da empresa.

  • 2008 - 2009

    Santa Maria Design House / CEITEC

    Vínculo: Estagiário, Enquadramento Funcional: Estagiário / Projetista Analógico, Carga horária: 15

    Outras informações:
    O projeto realizado durante o estágio foi o de um conversor analógico-digital delta-sigma incremental de baixa potência para medição de sinais CC em conjunto com a design house do CEITEC. Trabalhou no desenvolvimento de projeto em alto nível, simulação de sinais mistos e implementação em baixo nível do conversor.

    Atividades

    • 08/2008 - 03/2009

      Estágios , SMDH, .,Estágio realizado, Conversor Analógico-Digital Delta-Sigma Incremental de Baixa Potência para Medição de Sinais CC.

  • 2007 - 2009

    Universidade Federal de Santa Maria

    Vínculo: Colaborador, Enquadramento Funcional: Pesquisador de Iniciação Científica

    Atividades

    • 04/2007 - 12/2009

      Pesquisa e desenvolvimento , Centro de Tecnologia, Grupo de Microeletrônica, .,Linhas de pesquisa

  • 2008 - 2009

    Jornal Águas da Serra

    Vínculo: Colaborador, Enquadramento Funcional: Colunista de Tecnologia, Carga horária: 3