Anderson Luiz Sartor

Possui doutorado em Computação pela Universidade Federal do Rio Grande do Sul (UFRGS), concluído em 2018. Possui graduação em Engenharia de Computação pela Universidade Federal do Rio Grande do Sul (2013). Tem experiência na áreas de arquitetura de computadores, sistemas embarcados e tolerância a falhas.

Informações coletadas do Lattes em 04/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS

2014 - 2018

Universidade Federal do Rio Grande do Sul
Título: Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance
Antonio Carlos Schneider Beck Filho. Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil.

Graduação em Engenharia de Computação

2009 - 2013

Universidade Federal do Rio Grande do Sul
Título: AndroProf : a profiling tool for the Android platform
Orientador: Antonio Carlos Schneider Beck Filho

Seção coletada automaticamente pelo Escavador

Pós-doutorado

2018 - 2018

Pós-Doutorado. , Universidade Federal do Rio Grande do Sul, UFRGS, Brasil. , Bolsista do(a): Coordenação de Aperfeiçoamento de Pessoal de Nível Superior, CAPES, Brasil. , Grande área: Outros, Grande Área: Ciências Exatas e da Terra / Área: Ciência da Computação.

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Espanhol

Compreende Razoavelmente, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Português

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Ciências Exatas e da Terra / Área: Ciência da Computação / Subárea: Sistemas de Computação/Especialidade: Arquitetura de Sistemas de Computação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Computação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Sistemas embarcados.

Seção coletada automaticamente pelo Escavador

Organização de eventos

SARTOR, ANDERSON L. . Submission Chair - Brazilian Symposium on Computing Systems Engineering (SBESC). 2017. (Congresso).

Seção coletada automaticamente pelo Escavador

Participação em eventos

XXVIII Salão de Iniciação Científica da UFRGS. 2016. (Outra).

IEEE Computer Society Annual Symposium on VLSI (ISVLSI).A Novel Phase-based Low Overhead Fault Tolerance Approach for VLIW Processors. 2015. (Simpósio).

IEEE Computer Society Annual Symposium on VLSI (ISVLSI).Optimized Use of Parallel Programming Interfaces in Multithreaded Embedded Systems. 2015. (Simpósio).

XXVII Salão de Iniciação Científica da UFRGS. 2015. (Outra).

2013 III Brazilian Symposium on Computing Systems Engineering (SBESC).AndroProf: A Profiling Tool for the Android Platform. 2013. (Simpósio).

XXV Salão de Iniciação Científica da UFRGS.Desenvolvimento de uma ferramenta para extração de trace e análise de dados para a plataforma móvel Google Android. 2013. (Outra).

Seção coletada automaticamente pelo Escavador

Comissão julgadora das bancas

Erika Fernandes Cota

Cota, Érika; SCHNORR, L.; BECK, A.C.S.. AndroProf: A Profiling tool for the Android platform. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

Lucas Mello Schnorr

COTA, E. F.;Schnorr, Lucas M.. AndroProf: A Profiling tool for the Android Platform. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

Alexandre de Morais Amory

BECK FILHO, A. C. S.;AMORY, A. M.; NAZAR, G. L.; PEREIRA, M. M.. Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance. 2018. Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul.

Antonio Carlos Schneider Beck Filho

BECK, A. C. S.; COTA, Erika; SCHNORR, L. M.. AndroProf: A Profiling tool for the Android Platform. 2013. Trabalho de Conclusão de Curso (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul.

Gabriel Luca Nazar

NAZAR, G. L.; PEREIRA, M. M.; AMORY, A. M.. Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance. 2018. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Gabriel Luca Nazar

WAGNER, F. R.NAZAR, G. L.; PEREIRA, M. M.. Adaptive processor to dynamically balance performance, energy consumption, and fault tolerance. 2016. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Monica Magalhaes Pereira

AMORY, A. M.Nazar, G. L.PEREIRA, Monica MagalhãesBECK FILHO, A. C. S.. Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance. 2018. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Monica Magalhaes Pereira

WAGNER, F. R.Nazar, G. L.PEREIRA, MONICA MAGALHAES. Adaptive Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance. 2016. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Seção coletada automaticamente pelo Escavador

Orientou

Pedro Henrique Exenberger Becker

Function Reuse on a Multi-Core VLIW Soft-Core Processor; 2017; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Anderson Luiz Sartor;

José Roberto Leiva

Analise de Impacto da Máquina Virtual ART em Sistemas Android; 2016; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Anderson Luiz Sartor;

Kleber Porto dos Santos

Análise de eficiência, cobertura de erros e custos da técnica de TMR Heterogêneo em um processador VLIW; 2016; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Anderson Luiz Sartor;

Pedro Henrique Exenberger Becker

Estudo e aplicação de reúso de diferentes granularidades em processador VLIW; 2016; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, BIC-UFRGS; Orientador: Anderson Luiz Sartor;

Lucas Gilberto Kern

Estudo de desempenho e consumo de energia para diferentes implementações de benchmarks utilizando CPU e GPU para a plataforma móvel Google Android; 2015; Iniciação Científica; (Graduando em Ciência da Computação) - Universidade Federal do Rio Grande do Sul, BIC-UFRGS; Orientador: Anderson Luiz Sartor;

João Pedro Duro Reis

Estudo de desempenho de diferentes implementações de benchmarks para a plataforma móvel Google Android; 2014; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, BIC-UFRGS; Orientador: Anderson Luiz Sartor;

Seção coletada automaticamente pelo Escavador

Foi orientado por

Ulisses Brisolara Corrêa

AndroProf: A Profiling tool for the Android platform; 2013; Orientação de outra natureza; (Engenharia de Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Ulisses Brisolara Corrêa;

Antonio Carlos Schneider Beck Filho

Adaptive and Polymorphic VLIW Processor to Dynamically Balance Performance, Energy Consumption, and Fault Tolerance; 2014; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Antonio Carlos Schneider Beck Filho;

Antonio Carlos Schneider Beck Filho

AndroProf: A Profiling tool for the Android Platform; 2013; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Antonio Carlos Schneider Beck Filho;

Antonio Carlos Schneider Beck Filho

Estudo do impacto do uso de interpretação, JIT e compilação nativa na execução em ambientes Android; 2013; Iniciação Científica; (Graduando em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Antonio Carlos Schneider Beck Filho;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • BECKER, PEDRO H. EXENBERGER ; SARTOR, ANDERSON L. ; Brandalero, Marcelo ; SCHNEIDER BECK, ANTONIO C. . BRAM-based Function Reuse for Multi-Core Architectures in FPGAs. MICROPROCESSORS AND MICROSYSTEMS , v. 63, p. 237-248, 2018.

  • SARTOR, ANDERSON L. ; BECKER, PEDRO H. E. ; BECK, ANTONIO C. S. . A fast and accurate hybrid fault injection platform for transient and permanent faults. DESIGN AUTOMATION FOR EMBEDDED SYSTEMS (DORDRECHT. ONLINE) , v. -, p. 1-17, 2018.

  • SARTOR, A. L. ; LORENZON, A. F. ; CARRO, L. ; KASTENSMIDT, F. ; WONG, S. ; BECK, A. C. . Exploiting Idle Hardware to Provide Low Overhead Fault Tolerance for VLIW Processors. ACM Journal on Emerging Technologies in Computing Systems , v. 13, p. 1-21, 2017.

  • SARTOR, ANDERSON LUIZ ; BECK, ANTONIO CARLOS SCHNEIDER . Multi-architecture profiler for Android. International Journal of High Performance Systems Architecture , v. 7, p. 41-55, 2017.

  • SARTOR, ANDERSON LUIZ ; BECKER, PEDRO H. E. ; HOOZEMANS, JOOST ; WONG, STEPHAN ; BECK FILHO, ANTONIO C. S. . Dynamic Trade-off among Fault Tolerance, Energy Consumption, and Performance on a Multiple-issue VLIW Processor. IEEE Transactions on Multi-Scale Computing Systems , v. PP, p. 1-1, 2017.

  • Exenberger Becker, Pedro H. ; SARTOR, ANDERSON L. ; Brandalero, Marcelo ; Jost, Tiago Trevisan ; WONG, STEPHAN ; CARRO, LUIGI ; Beck, Antonio C. . A Low-Cost BRAM-Based Function Reuse for Configurable Soft-Core Processors in FPGAs. Lecture Notes in Computer Science. 1ed.: Springer International Publishing, 2018, v. , p. 499-510.

  • Erichsen, Augusto G. ; SARTOR, ANDERSON L. ; Souza, Jeckson D. ; Pereira, Monica M. ; WONG, STEPHAN ; BECK, ANTONIO C. S. . ISA-DTMR: Selective Protection in Configurable Heterogeneous Multicores. Lecture Notes in Computer Science. 1ed.: Springer International Publishing, 2018, v. , p. 231-242.

  • Souza, Jeckson Dellagostin ; SARTOR, ANDERSON L. ; CARRO, LUIGI ; Rutzig, Mateus Beck ; WONG, STEPHAN ; BECK, ANTONIO C. S. . DIM-VEX: Exploiting Design Time Configurability and Runtime Reconfigurability. Lecture Notes in Computer Science. 1ed.: Springer International Publishing, 2018, v. , p. 367-378.

  • SARTOR, A. L. ; LORENZON, A. F. ; KUNDU, S. ; KOREN, I. ; BECK, ANTONIO C. S. . Adaptive and Polymorphic VLIW Processor to Optimize Fault Tolerance, Energy Consumption, and Performance. In: ACM International Conference on Computing Frontiers, 2018, Ischia, Italy. ACM International Conference on Computing Frontiers, 2018.

  • SARTOR, ANDERSON LUIZ ; BECKER, PEDRO HENRIQUE EXENBERGER ; BECK, ANTONIO CARLOS SCHNEIDER . Simbah-FI: Simulation-Based Hybrid Fault Injector. In: 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017, Curitiba. 2017 VII Brazilian Symposium on Computing Systems Engineering (SBESC), 2017. p. 94.

  • GUO, Q. ; SARTOR, A. L. ; BRANDON, A. ; BECK, A. C. ; ZHOU, X. ; WONG, S. . Run-time Phase Prediction for a Reconfigurable VLIW Processor. In: Design, Automation and Test in Europe Conference and Exhibition (DATE), 2016, Dresden. Design, Automation and Test in Europe Conference and Exhibition (DATE), 2016.

  • SARTOR, ANDERSON L. ; WONG, STEPHAN ; BECK, ANTONIO C. S. . Adaptive ILP control to increase fault tolerance for VLIW processors. In: 2016 IEEE 27th International Conference on Applicationspecific Systems, Architectures and Processors (ASAP), 2016, London. 2016 IEEE 27th International Conference on Application-specific Systems, Architectures and Processors (ASAP). p. 9.

  • MAGALHAES, G. G. ; SARTOR, A. L. ; LORENZON, A. F. ; BECK, ANTONIO C. S. . How Programming Languages and Paradigms Affect Performance and Energy in Multithreaded Applications. In: VI Brazilian Symposium on Computing Systems Engineering (SBESC), 2016, João Pessoa. VI Brazilian Symposium on Computing Systems Engineering, 2016.

  • SANTINI, T. ; RECH, P. ; SARTOR, A. L. ; CORREA, U. B. ; CARRO, L. ; WAGNER, F. R. . Evaluation of Failures Masking Across the Software Stack. In: MEDIAN Workshop, 2015, Grenoble, France. MEDIAN Workshop, 2015.

  • SARTOR, ANDERSON L. ; LORENZON, ARTHUR F. ; BECK, ANTONIO C.S. . The Impact of Virtual Machines on Embedded Systems. In: 2015 IEEE 39th Annual Computer Software and Applications Conference (COMPSAC), 2015, Taichung. 2015 IEEE 39th Annual Computer Software and Applications Conference. p. 626.

  • SARTOR, ANDERSON L. ; LORENZON, ARTHUR F. ; CARRO, LUIGI ; KASTENSMIDT, FERNANDA ; WONG, STEPHAN ; BECK, ANTONIO C. S. . A Novel Phase-Based Low Overhead Fault Tolerance Approach for VLIW Processors. In: 2015 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2015, Montpellier. 2015 IEEE Computer Society Annual Symposium on VLSI. p. 485.

  • LORENZON, ARTHUR F. ; SARTOR, ANDERSON L. ; CERA, MARCIA C. ; BECK, ANTONIO CARLOS SCHNEIDER . Optimized Use of Parallel Programming Interfaces in Multithreaded Embedded Architectures. In: 2015 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2015, Montpellier. 2015 IEEE Computer Society Annual Symposium on VLSI. p. 410.

  • P. GIRALDO, JUAN S. ; SARTOR, ANDERSON L. ; CARRO, LUIGI ; WONG, STEPHAN ; S. BECK, ANTONIO C. . Evaluation of energy savings on a VLIW processor through dynamic issue-width adaptation. In: 2015 International Symposium on Rapid System Prototyping (RSP), 2015, Amsterdam. 2015 International Symposium on Rapid System Prototyping (RSP). p. 11.

  • BRANDON, ANTHONY ; HOOZEMANS, JOOST ; VAN STRATEN, JEROEN ; LORENZON, ARTHUR ; SARTOR, ANDERSON ; SCHNEIDER BECK, ANTONIO CARLOS ; WONG, STEPHAN . A sparse VLIW instruction encoding scheme compatible with generic binaries. In: 2015 International Conference on ReConFigurable Computing and FPGAs (ReConFig), 2015, Riviera Maya. 2015 International Conference on ReConFigurable Computing and FPGAs (ReConFig). p. 1.

  • LORENZON, ARTHUR F. ; SARTOR, ANDERSON L. ; CERA, MARCIA C. ; BECK, ANTONIO CARLOS S. . The Influence of Parallel Programming Interfaces on Multicore Embedded Systems. In: 2015 IEEE 39th Annual Computer Software and Applications Conference (COMPSAC), 2015, Taichung. 2015 IEEE 39th Annual Computer Software and Applications Conference. p. 617.

  • SARTOR, A. L. ; CAPELLA, F. M. ; BRANDALERO, M. ; CARRO, L. ; BECK, A. C. . A Transparent Multiple-ISA MPSoC Architecture. In: Workshop on SoCs, Heterogeneous Architectures and Workloads, 2014, Orlando, Florida. 5th Workshop on SoCs, Heterogeneous Architectures and Workloads, 2014.

  • SARTOR, A. L. ; CORREA, U. B. ; BECK, A. C. . AndroProf: A Profiling Tool for the Android Platform. In: 2013 III Brazilian Symposium on Computing Systems Engineering (SBESC), 2013, Niteroi. 2013 III Brazilian Symposium on Computing Systems Engineering. p. 23.

  • LORENZON, A. F. ; SARTOR, A. L. ; CERA, M. C. ; BECK, A. C. . Optimized Use of Parallel Programming Interfaces in Multithreaded Embedded Systems. 2015. (Apresentação de Trabalho/Simpósio).

  • SARTOR, A. L. ; LORENZON, A. F. ; CARRO, L. ; KASTENSMIDT, F. ; WONG, S. ; BECK, A. C. . A Novel Phase-based Low Overhead Fault Tolerance Approach for VLIW Processors. 2015. (Apresentação de Trabalho/Simpósio).

  • SARTOR, A. L. ; CORREA, U. B. ; BECK, A. C. . AndroProf: A Profiling Tool for the Android Platform. 2013. (Apresentação de Trabalho/Simpósio).

  • SARTOR, A. L. . Desenvolvimento de uma ferramenta para extração de trace e análise de dados para a plataforma móvel Google Android. 2013. (Apresentação de Trabalho/Outra).

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2014 - Atual

    PROGRAMACAO PARALELA EFICIENTE PARA OTIMIZAR O CONSUMO DE ENERGIA EM SISTEMAS EMBARCADOS E DE PROPOSITO GERAL, Descrição: Nos últimos anos, com o aumento do poder computacional dos sistemas embarcados, uma das maiores preocupações vem sendo o consumo de energia. A explicação para isto é porque a maioria destes sistemas (smartphones, tablets, etc) são mantidos ligados através de uma bateria. Portanto, o grande desafio tem sido não apenas aumentar o poder de processamento destes sistemas, mas também sua eficiência energética, isto é, maximizar o desempenho por joule consumido. Neste ímpeto de aumento de processamento, observa-se a popularização de sistemas embarcados que utilizam múltiplos núcleos (multicore), que visa o uso de múltiplos processadores para executar partes diferentes de um mesmo programa simultaneamente. Todavia, para que esta cooperação ocorra, os processadores deverão trocar informações em determinados momentos da execução. Em sistemas multicore, a troca de informações ocorre através do acesso simultâneo a regiões compartilhadas da memória. Entretanto, este acesso se dá em regiões da memória que estão hierarquicamente mais distantes do processador (memória cache L3 e principal), e que possuem consumo maior de energia, quando comparado ao acesso a memória privada de cada processador (memória cache L1 e L2). Desta maneira, enquanto a utilização de múltiplos núcleos visa o aumento de desempenho, o compartilhamento de informações entre estes núcleos, através da memória, leva a um consumo maior de energia: exatamente o que precisa ser evitado em sistemas embarcados móveis. Neste contexto, através da análise do consumo energético de Interfaces de Programação Paralela (IPP) largamente utilizadas (OpenMP, PThreads, Cilk++, entre outras) em diferentes arquiteturas e organizações (Intel Core i7, Intel Atom, ARM A9, ARM A15), esta proposta tem como intuito prover direções para o desenvolvedor para fazer o melhor uso possível do paralelismo de tarefas em sistemas embarcados visando o menor consumo de energia possível. Estas direções serão dadas através de fórmulas analíticas e ferramentas automatizadas de simulação. Por consequência, nosso estudo, que está relacionado às áreas de processamento paralelo, arquitetura e organização de computadores e sistemas embarcados, fornecerá subsídios para determinar se o grau de paralelismo que oferece o melhor desempenho na paralelização de uma aplicação é também aquele que apresenta o consumo energético mais eficiente. Por exemplo, para uma determinada aplicação, pode-se optar por utilizar dois processadores, ao invés de quatro, caso a relação entre consumo de energia e eficiência seja mais favorável. O estudo também irá levar em consideração diferentes arquiteturas: a família Intel IA32, cujos processadores dominam os sistemas de computação pessoal e estão começando a ser utilizados também em sistemas embarcados; e a família ARM, que é a mais utilizada em dispositivos móveis, como smartphones e tablets, atualmente.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Anderson Luiz Sartor - Integrante / Antonio Carlos Schneider Beck Filho - Coordenador / Arthur Francisco Lorenzon - Integrante / Marcia Cristina Cera - Integrante.

  • 2013 - Atual

    UM MPSOC RECONFIGURAVEL E TRANSPARENTE PARA SISTEMAS EMBARCADOS, Descrição: Nos últimos anos, houve um grande crescimento na utilização de sistemas embarcados complexos e móveis (e.g. aparelhos celulares, câmeras digitais, videogames portáteis). A tendência observada atualmente, reflexo da exigência do consumidor final, é a convergência de diversas funcionalidades em um mesmo dispositivo, sem nenhum tipo de perda de qualidade no produto. Esta união pode ser muito bem visualizada em aparelhos como smartphones: nestes, foram integradas funções de telefone celular, áudio e vídeo, editor de texto, navegação na internet, GPS (Global Positioning System) etc. Por causa da mobilidade destes dispositivos, e a heterogeneidade das aplicações que requisitam um alto desempenho, os grandes fabricantes estão usando SoCs (System on Chips), onde há diversos componentes de hardware para atender a tarefas específicas, além do processador de propósito geral (e.g.: Samsung Exynos, Qualcomm Snapdragon, Texas OMAP, NVidia Tegra). Em paralelo a isto, a nova geração de sistemas embarcados irá necessitar de ainda mais desempenho, para executar tarefas como realidade aumentada ou reprodução de vídeo em Ultra High Definition em dispositivos externos, por exemplo. Todavia, como não há o equivalente da Lei de Moore para baterias, tais sistemas precisam, cada vez mais, consumir menos energia. Neste cenário, este projeto trata do estudo de novas alternativas arquiteturais para resolver tais problemas. Mais especificamente, o tema deste projeto de pesquisa está relacionado aos campos de arquitetura e organização de computadores, microeletrônica e sistemas embarcados. Desta maneira, nos próximos três anos propõe-se explorar caminhos no projeto de um SoC Multiprocessado e Reconfigurável para Sistemas Embarcados, com os seguintes objetivos gerais: ? O estudo da possibilidade e inclusão de arquiteturas reconfiguráveis em SoCs, com o intuito de aumentar o desempenho do sistema e reduzir a energia consumida. Isto se dará através da exploração do paralelismo em diversos níveis (instruções, threads e processos) e sua correta distribuição, com a utilização de diferentes arquiteturas e organizações que compõe o SoC (processadores superescalares, reconfiguráveis e DSP). Esta arquitetura será chamada de CReAMS-MPSoC, (de Custom Reconfigurable Arrays for Multiprocessing Systems ? ou Arrays Reconfiguráveis Customizados para Sistemas Multiprocessados). Assim, além da diminuição de energia e aumento de desempenho, tais sistemas serão mais adaptáveis, e poderão otimizar aplicativos não considerados durante a fase de concepção do sistema. ? Manutenção da compatibilidade binária retroativa do código, isto é, a não necessidade da modificação de um código já compilado para a execução nesta nova arquitetura. Como conseqüência, programas já existentes (i.e. códigos já compilados) também poderão tirar proveito da técnica proposta.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Anderson Luiz Sartor - Integrante / Ulisses Brisolara Correa - Integrante / Antonio Carlos Schneider Beck Filho - Coordenador / Fernanda M. Capella - Integrante / Arthur Francisco Lorenzon - Integrante.

Seção coletada automaticamente pelo Escavador

Prêmios

2018

Best Paper Award - ACM International Conference on Computing Frontiers 2018, ACM.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 2017 - 2017

    University of Massachusetts Amherst, UMass Amherst

    Vínculo: Bolsista, Enquadramento Funcional: PhD Student, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Programa de Doutorado-sanduíche no Exterior (PDSE) - CAPES - Processo número 88881.135772/2016-01

  • 2017 - 2017

    Delft University of Technology

    Vínculo: Bolsista, Enquadramento Funcional: PhD Student, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    HiPEAC Collaboration Grant

  • 2015 - 2015

    Delft University of Technology

    Vínculo: Bolsista, Enquadramento Funcional: PhD Student, Carga horária: 40, Regime: Dedicação exclusiva.

    Outras informações:
    Projeto LORELEI

  • 2012 - 2013

    Universidade Federal do Rio Grande do Sul

    Vínculo: Bolsista, Enquadramento Funcional: Bolsista de IC, Carga horária: 20

    Outras informações:
    Arquitetura Reconfigurável Adaptativa e Transparente para Sistemas Embarcados Complexos

  • 2011 - 2011

    Universidade Federal do Rio Grande do Sul

    Vínculo: Monitoria Acadêmica, Enquadramento Funcional: Monitor de Algoritmos e Programação, Carga horária: 20

  • 2011 - 2011

    Universidade Federal do Rio Grande do Sul

    Vínculo: Monitoria Acadêmica, Enquadramento Funcional: Monitor de Algoritmos e Programação, Carga horária: 20

  • 2012 - 2012

    Maxiprod

    Vínculo: Estágio, Enquadramento Funcional: Desenvolvedor,Testador e Analista de Software, Carga horária: 30