Altamiro Amadeu Susin

Possui graduação em Engenharia Elétrica pela Universidade Federal do Rio Grande do Sul(1972), especialização em Diplome d'Études Approfondies pela Institut National Polytechnique de Grenoble(1979), mestrado em Computação pela Universidade Federal do Rio Grande do Sul(1977), doutorado em Informatique pela Institut National Polytechnique de Grenoble(1981) e pós-doutorado pela McGill University(1998). Atualmente é professor titular da Universidade Federal do Rio Grande do Sul, Revisor de projeto de fomento do Conselho Nacional de Desenvolvimento Científico e Tecnológico, Revisor de projeto de fomento do Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul e Revisor de projeto de fomento da Financiadora de Estudos e Projetos. Tem experiência na área de Engenharia Elétrica, com ênfase em Microeletrônica. Atuando principalmente nos seguintes temas:Microprocessadores, Arquitetura de Circuitos Integrados, Microeletrônica, Vlsi.

Informações coletadas do Lattes em 25/06/2020

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Informatique

1978 - 1981

Institut National Polytechnique de Grenoble
Título: Étude des Parties Opératives à Éléments Modulaires pour Processeurs Monolithiques
Orientador: François Anceau
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Microprocessadores; Arquitetura de Circuitos Integrados; Microeletrônica; Vlsi.Grande área: Ciências Exatas e da TerraSetores de atividade: Informática.

Mestrado em Computação

1974 - 1977

Universidade Federal do Rio Grande do Sul
Título: CONTROLADOR INTELIGENTE DE DISCOS FLEXIVEIS,Ano de Obtenção: 1977
Orientador: SERGIO MACHADO BORDINI
Palavras-chave: Arquitetura; Circuitos Integrados; Discos Magneticos; Interfaces; Projetos C.I.; Sistemas Digitais. Grande área: Ciências Exatas e da TerraSetores de atividade: Informática.

Especialização em Diplome d'Études Approfondies

1978 - 1979

Institut National Polytechnique de Grenoble

Graduação em Engenharia Elétrica

1968 - 1972

Universidade Federal do Rio Grande do Sul

Seção coletada automaticamente pelo Escavador

Pós-doutorado

1997 - 1998

Pós-Doutorado. , McGill University, MCGILL, Canadá. , Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. , Grande área: Engenharias

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Bem.

Espanhol

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Pouco.

Italiano

Compreende Bem, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Francês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Microeletrônica.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Metodologia e Técnicas da Computação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Eletrônica Industrial, Sistemas e Controles Eletrônicos.

Seção coletada automaticamente pelo Escavador

Participação em eventos

3rd IEEE Latin-American Test Workshop. 3rd IEEE Latin-American Test Workshop. 2002. (Congresso).

XIII Salão de Iniciação Científica.Microeletrônica e Sistemas Digitais I. 2002. (Outra).

III Escola de Microeletrônica da SBC Sul.IIII Escola de Microeletrônica da SBC Sul. 2001. (Outra).

II Escola de Microeletrônica.II Escola de Microeletrônica. 2000. (Outra).

XVIII Simpósio Brasileiro de Telecomunicações.XVIII Simpósio Brasileiro de Telecomunicações. 2000. (Simpósio).

11th SBAC-PAD - Symposium on Computer Archicture and High Performance Computing.11th Symposium on Computer Archicture and High Performance Computing. 1999. (Simpósio).

CIMPA School.International School on Advanced Algorthmic Techniques for Parallel Computation with Applications. 1999. (Simpósio).

I Escola de Microeletrônica da SBC - Regional Sul.I Escola de Microeletrônica da SBC - Regional Sul. 1999. (Outra).

SBCCI'99.Simpósio Brasileiro de Concepção de Circuitos Integrados. 1999. (Simpósio).

V Workshop IBERCHIP'99. V Workshop IBERCHIP'99 - Sección Electricidad y Eletrónica. 1999. (Congresso).

X Salão de Iniciação Científica e VII Feira de Iniciação Científica.Prêmio Jovem Pesquisador. 1998. (Outra).

3rd IFAC Sympoisum on Intelligent Components and Instruments for Control Applications. SICICA'97. 1997. (Congresso).

I Oficina de Eletrônica.Arquitetura de Circuitos Integrados - Projeto de um Microcontrolador. 1997. (Oficina).

Museu da Dúvida - Os limites do Conhecimento (exposição e Ciclo de Conferências e Debates).Museu da Dúvida - Os limites do Conhecimento (exposição e Ciclo de Conferências e Debates). 1997. (Outra).

XII Conference of the Brazilian Microeletronics Society. XII Conference of the Brazilian Microeletronics Society. 1997. (Congresso).

10ª MOSTRATEC.10ª MOSTRATEC. 1996. (Outra).

21st IFAC/IFIP Workshop on REAL TIME PROGRAMMING. 21st IFAC/IFIP Workshop on REAL TIME PROGRAMMING. 1996. (Congresso).

ABINEESUL: FIELETRO E SEMINÁRIOS.ABINEESUL: FIELETRO E SEMINÁRIOS. 1996. (Seminário).

II Workshop IBERCHIP. II Workshop IBERCHIP. 1996. (Congresso).

VI Salão de Iniciação Científica.Kit Analógico: Projeto de Circuitos Analógicos Integrados. 1995. (Outra).

IX CONGRESSO DA SBMICRO. IX CONGRESSO DA SBMICRO. 1994. (Congresso).

VIII SBCCI.VIII Simpósio Brasileiro de Concepção de Circuitos Integrados. 1994. (Simpósio).

VIII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. VIII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. 1993. (Congresso).

Workshop sobre Computação de Alto Desempenho para Processamento de Sinais.Workshop sobre Computação de Alto Desempenho para Processamento de Sinais. 1993. (Outra).

VII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. Congresso da Sociedade Brasileira de Microeletrônica - VII SBMicro. 1992. (Congresso).

6 Seminário de Instrumentação.6 Seminário de Instrumentação. 1991. (Seminário).

VI SBMICRO 91. VI Congresso da Sociedade Brasileira de Microeletrônica. 1991. (Congresso).

I Escola Brasileira de Microeletrônica. I Escola Brasileira de Microeletrônica. 1990. (Congresso).

SBM - II Crongresso Brasileiro de Microeletrônica. II Congresso Brasileiro de Microeletrônica. 1987. (Congresso).

IV Simpósio Brasileiro de Microeletrônica.IV Simpósio Brasileiro de Microeletrônica. 1984. (Simpósio).

III Simpósio Brasileiro de Microeletrônica.III Simpósio Brasileiro de Microeletrônica. 1983. (Simpósio).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: André Luís Del Mestre Martins

SUSIN, A. A.SOARES, A. B.; Costa, E.. Projeto da Arquitetura de Hardware para Binarização e Modelagem de Contextos para o CABAC do Padrão de Compressão de Vídeo H.264/AVC. 2011. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Alexandre Greff Buaes

TOZZI, Clésio Luis;SUSIN, A. A.; LAGES, Walter Fetter. A Low-cost One-camera Optical Tracking System for Indoor Widr-area Augmented and Virtual Reality Environments. 2006. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Dionísio Doering

SUSIN, A. A.; INFANTOSI, Antônio Fernando Catelli; ROQUE, Waldir Leite; VILHENA, Marco Tulio Menna Barreto de. O uso da Transformada Wavelet Bi-Dimensional no Conceito do Espaço de Escala. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Antonio Quadros Andrade Júnior

CALVANO, José Vicente;KASTENSMIDT, Fernanda Gusmão de LimaCARRO, LuigiSUSIN, A. A.. Planejamento de Teste de Sistemas Baseados em Núcleos de Hardware de Sinal Misto Usando BIST. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: RAFAEL DA ROLT D'AGOSTINI

SUSIN, A. A.; INAMASU, Ricardo Yassushi; TREIN, Carlos Ricardo; SCHUCK JR, Adalberto. Agricultura de Precisão: Sistema de Aquisição de Dados Geoposicionado. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Rodrigo da Silva Guerra

SUSIN, A. A.; BASTOS FILHO, Teodiano Freira; ROQUE, Valdir;GUIMARÃES, Leticia Vieira. Calibração Automática de Sistemas de Visão Estéreo a partir de Moviemntos Desconhecidos. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Robson Dagmar Schaeffer

BORCHARDT, Ildon Guilherme; LISBOA, Jorge Amoretti; SCHUCK JR, Adalberto;SUSIN, A. A.. Estudo e Desenvolvimento de um Sensor de Co2 de Baixo Custo. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Erik Schüller

SUSIN, A. A.; PETRAGLIA, Antonio;BAMPI, SergioKASTENSMIDT, Fernanda Gusmão de Lima. Uma interface para o aumento da Faixa de Freqüências de Operação de FPAAS. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Ronaldo Husemann

SUSIN, A. A.. Sistema de Validação Temporal para Redes de Barramentos de Campo. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Elias José Di Domenico

SUSIN, A. A.. Sistemas de Controle de Tráfego Veicular Inteligente Explorando a Comunicação Via Rede Elétrica. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Diogo Zandonai

SUSIN, A. A.. Uma Arquitetura de Hardware para Estimação de Movimento Aplicada à Compressão de Vídeo Digital. 2003. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Roberto Müller

SUSIN, A. A.; BORCHARDT, Ildon Guilherme; BRITO, Renato Machado de;FLORES FILHO, Ály Ferreira. Estudo e Desenvolvimento de um Novo Transdutor de Posição Linear Magnético Diferencial. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Márcio Gil Faccin

JUNG, Claudio Rosito; ELBERN, Alwin Wilherm;SUSIN, A. A.GUIMARÃES, Leticia Vieira. O uso do Mapa de Orientações como uma Ferramenta para Classificação Automática de Impressões Digitais. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Adriana Parraga

SUSIN, A. A.. Aplicação da Transformada Wavelet Packet na Análise e Classificação de Sinais de Vozes Patalógicas. 2002. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Fernanda Gusmão de Lima

SUSIN, A. A.. Designing single Event Upset Mitigation Techniques for Large SRAM-based FPGA Devices. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Luciano Volcan Agostini

SUSIN, A. A.. Projeto de Arquiteturas Integradas para a Compressão de Imagens JPEG. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: João Roberto Gabbardo

SUSIN, A. A.. Desenvolvimento de um Sistema de Controle de Cargas Via Rede Elétrica Visando Eficiência Energética. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Luciano Gonçalves Moreira

SUSIN, A. A.. Medidos de Massa Magra para Seres Humanos. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Débora Bertasi

SUSIN, A. A.. Implementação de um Sistema de Síntese de Alto Nível Baseado em Modelos Java. 2001. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rubem Sprenger Dreger

SUSIN, A. A.. Construção e Avaliação do Desempenho de um Veículo Auto-Guiado - AGV, de Baixo Custo, para Uso em Ensino e Pesquisa. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo Götz

SUSIN, A. A.. Proposta de Arquitetura de Hardware e Software para Sistemas Tempo-Real Distribuídos. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Rafael Wild

SUSIN, A. A.. Proposta de Ferramenta para Validação Temporal em Barramentos de Campo. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcio Seiji Oyamada

SUSIN, A. A.. Co-Simulação de Sistemas Eletrônicos Embarcados. 2000. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Cristiano Brudna

SUSIN, A. A.. Desenvolvimento de Sistemas de Automação Industrial baseados em Objetos Distribuídos e no Barramento CAN. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo Aita Riss

SUSIN, A. A.. Um simulador para o ensino de sistemas digitais pelo uso do computador. 2000. Dissertação (Mestrado em Engenharia de Produção) - Universidade Federal de Santa Maria.

Aluno: André Cervieri

SUSIN, A. A.. Medição de Forças em Próteses de Membro Inferior para (a) Ortopedia e (b) Dinâmica Inversa. 2000. Dissertação (Mestrado em Engenharia Mecânica) - Universidade Federal do Rio Grande do Sul.

Aluno: Cristiano Leuckert

SUSIN, A. A.; BORCHARDT, Ildon Guilherme; BRITO, Renato Machado de; ROCHA, M. M.. Sistema Portátil de Aquisição de Dados para Análise Dinâmica de Estruturas Mecânicas. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Fernando Peixoto Coelho de Souza

SUSIN, A. A.; OLABARRIAGA, S. D.;BAMPI, SergioCARRO, L.LUBASZEWSKI, Marcelo Soares. Localização e Leitura Automática de Caracteres Alfanuméricos - Uma aplicação na Identificação de Veículos. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Denis Teixeira Franco

SUSIN, A. A.. Estudo de Caso de um System-on-Chip para a Validação de um Modelo de Sistemas. 2000. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Anderson Royes Terroso

SUSIN, A. A.. Projeto de Arquiteturas Tolerantes a Falha Através da Linguagem de Decrição de Hardware VHDL. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Marcio Slomp

SUSIN, A. A.; SCHUCK JUNIOR, A.; BRITO, Renato Machado de; CASTRO, I.. Sistema de Aquisição do Ciclo Pressão-Volume por Métodos Não-Invasivos. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: André Gustavo Adami

SUSIN, A. A.. Sistema de Reconhecimento de Locutor Utilizando Redes Neurais Artificiais. 1997. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: MARCELO ANTONIO RAVAGLIO

SUSIN, A. A.. Sistema de Automação de Ensaios de Impulso. 1996. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: José Luis Gómez Cipriano

SUSIN, A. A.. Estudo Experimental dos Modelos DC para Mosfet com Escalamento de Tensão. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Alvaro Camacho Terrazas

SUSIN, A. A.. Especificação e Implementação em EPLDs de Módulos Integráveis para Modens de Banda Base. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Alberto Giménez Lugo

SUSIN, A. A.. Uma proposta para Simulação do Controle de Qualidade em Sistemas Flexíveis de Manufatura. 1994. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: Daniela Cunha Lima

SUSIN, A. A.. Ambiente de Software Básico para a Família de Microprocessadores Risco. 1994. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Hamilton Duarte Klimach

SUSIN, A. A.. Equipamento Automático para Caracterização Corrente-Tensão de Dispositivos Semicondutores. 1994. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: André Luiz Aita

SUSIN, A. A.. Estudo de um Transceptor com Cancelamento de Eco e projeto da Arquitetura de um Cancelador Integrado. 1992. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: João Luiz Kovaleski

SUSIN, A. A.. Sistema Automatizado de Aquisição de Dados para Máquina Universal de Ensaios Mecânicos. 1988. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: Reiner Franthesco

SUSIN, A. A.. Framework para Integração entre Ambientes Inteligentes e o Sistema Brasileiro de TV Digital. 2011. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Cesar Albenes Zeferino

SUSIN, A. A.CARRO, L.; SILVA, I. S.; STRUM, M.. Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área de Desempenho. 2003. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Érica Fernandes Kota

SUSIN, A. A.. Reuse-based Teste Planning for Core-based Systems-on-Chip. 2003. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rolf Fredi Molz

SUSIN, A. A.. Uma Metodologia para o Desenvolvimento de Aplicações de Visão Computacional Utilizando um Projeto Conjunto de Hardware e Software. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Jung Hyun Choi

SUSIN, A. A.. Mixed-Signal Analog-Digital Circuits Design oh the Pre-Diffused Digital Array Using Trapezoidal Association of Transistors. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Erika Fernandes Cota

SUSIN, A. A.. Ferramenta de Apoio à Decisão para o Teste de Sistemas Integrados no Contexto do Padrão IEEE 1500. 2000. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: RONALDO AUGUSTO DE LARA GONCALVES

SUSIN, A. A.. Arquiteturas Multi-tarefas Simultâneas: SEMPRE-Arquitetura SMT com Capacidade de Execução e Escalonamento de Processos. 2000. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Moisés de Mattos Dias

SUSIN, A. A.. Construção de uma Máquina Síncrona de Relutância Trifásica com Rotor de Material Magnético Macio Sinterizado. 1999. Tese (Doutorado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul.

Aluno: Tatiana Gadelha Serra dos Santos

SUSIN, A. A.. Técnicas para Redução de Penalidade na Ocorrência de Previsão de Desvios Incorreta. 2001. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Geraldo Tasso de Andrade Rocha

SUSIN, A. A.GUIMARÃES, Leticia Vieira; BRITO, Renato Machado de. Automação de um Equipamento do tipo SCRATCH TEST para análise de adesão de filmes finos. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Luís Felipe Nilson Cabral

SUSIN, A. A.GUIMARÃES, Leticia Vieira; BRITO, Renato Machado de. Registrador Móvel de Consumo de Energia Elétrica. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: André Darós Filomena

SUSIN, A. A.; HOMRICH, Roberto Petry; REIS, Francisco. Estudo da Adequação do Reticulado Nordeste do Sistema Network da Rede Subterrânea de Porto Alegre. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.; Stephan Wolynec; Willibaldo Schmidell Netto; SWART, J. W.; Laércio Caldeira. Projeto de Circuitos Integrados, Materiais e Processos em Microeletrônica. 1998. Escola Politécnica da Universidade de São Paulo.

SUSIN, A. A.; Walter, C.; Carlos Inácio Zanchin; Waldir Pó. Eletrônica. 1995. Universidade Federal de Santa Maria.

SUSIN, A. A.; João Antonio Zuffo; MAMMANA, C. I. Z.. Eletrônica e Instrumentação. 1992. Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.. Informática-Microeletrônica e Técnicas-Digitais. 2002. Universidade Federal de Pelotas.

SUSIN, A. A.; Rui Seara; BRITO, Renato Machado de. Área de Aquisição e Processamento de Sinais. 1997. Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.; Cláudio Thomas Bornstein; Edil S. Tavares Fernandes; Paulo Roberto Freire Cunha; Siang Wun Song. Área de Arquitetura e Sistemas Operacionais. 1995. Universidade Federal do Rio de Janeiro.

SUSIN, A. A.; FAZIO, A.; João Antonio Zuffo; SWART, J. W.; NOIJE, W. A. M. V.. Dispositivos Eletrônicos e Microdispositivos. 1998. Escola Politécnica da Universidade de São Paulo.

SUSIN, A. A.; Laércio Caldeira; MAMMANA, C. I. Z.. Projeto de Circuitos Integrados. 1996. Escola Politécnica da Universidade de São Paulo.

Seção coletada automaticamente pelo Escavador

Orientou

Paulo César Comassetto de Aguirre

Conversor Sigma Delta de Tempo Contínuo; Início: 2012; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; (Orientador);

Mirayr Raul Quadros de Souza

MODELO DE PREDIÇÃO DE BIOMASSA DE TRIGO USANDO IMAGENS DE ALTA RESOLUÇÃO A PARTIR DE VEÍCULO AÉREO NÃO TRIPULADO; 2018; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Thiago Waszak Alves

SISTEMA DE DETECÇÃO EM TEMPO REAL DE FAIXAS DE SINALIZAÇÃO DE TRÂNSITO PARA VEÍCULOS INTELIGENTES UTILIZANDO PROCESSAMENTO DE IMAGEM; 2017; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Igor Gustavo Hoelscher

DETECÇÃO E CLASSIFICAÇÃO DE SINALIZAÇÃO VERTICAL DE TRÂNSITO EM CENÁRIOS COMPLEXOS; 2017; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Bruno Policarpo Toledo Freitas

Adaptação e aceleração do middleware Ginga-NCL para o sistema-em-chip do SBTVD; 2014; Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cezar Rodolfo Wedig Reinbrecht

Desenvolvimento e avaliação de redes-em-chip hierárquicas e reconfiguráveis para MPSoCs; 2012; Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Interfaces parametrizáveis para aplicações interconectadas por uma rede-em-chip; 2010; Dissertação (Mestrado em Pós-Graduação em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

ALEXSANDRO CRISTOVAO BONATTO

Núcleos de interface de memória DDR SDRAM para sistemas-em-chip; 2009; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Wagston Tassoni Staehler

Projeto de sistemas digitais complexos : uma aplicação ao decodificador H; 264; 2006; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Marcos Vinicius Bandeira

Localização de imagens ao microscópio utilizando processamento digital de imagem; 2005; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Altamiro Amadeu Susin;

Maria da Glória Cataldi Couto Flores

Teste Embarcado de Conversores Analógico-Digitais; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Sérgio Luiz Schubert Severo

Aquametria por Microondas: Desenvolvimento de Transdutor em Microstrip; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Ricardo Noé Bretin de Mello

Estudo da Transformada Karhunen-Loeve na Compressão de Imagens; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Dieter Schwanke

Exame de Potenciais Evocados Auditivos Utilizando Processador Digital de Sianis - DSPEA; 2000; 0 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Marcio Kreutz

Geração de Processador para Aplicação Específica; 1997; 0 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cesar Albenes Zeferino

Projeto do Sistema de Comunicação de Um Multicomputador; 1996; Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina,; Orientador: Altamiro Amadeu Susin;

Henrique Cabral de Mello Vanzin

Potenciostato Automatizado; 1995; 0 f; Dissertação (Mestrado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

CESAR MISSIO MARCON

Arquitetura de Partes de Controle de Circuitos Integrados; 1992; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Gilberto Fernandes Marchioro

Silex: Sistema Para Integração de Ferramentas de Projeto de Cis; 1992; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

THOMAS WEIHMANN

Processamento de Sinais Aplicado À Compressão da Voz; 1992; Dissertação (Mestrado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Luigi Carro

Gerador Parametrizavel de Partes Operativas Cmos; 1989; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

MARCO ELEUTERIO

Sistema de Controle Para Um Veiculo Auto-Guiado; 1989; Dissertação - Universidade Tecnológica Federal do Paraná,; Orientador: Altamiro Amadeu Susin;

João Luiz Kovaleski

Sistemas Automatizado de Aquisicao de Dados Para Maquina Universal de Ensaios Mecanicos; 1988; Dissertação - Universidade Tecnológica Federal do Paraná,; Orientador: Altamiro Amadeu Susin;

ANTONIO RICARDO WEBER TODESCO

Processador Com Conjunto Reduzido de Instrucoes; 1986; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Ricardo Pezzuol Jacobi

Controlador de Video Para Videotexto; 1986; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

CARLOS JESUS ORELLANA HURTADO

Testes de Circuitos Integrados Usando Microscopio Eletronico; 1986; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Fabio Irigon Pereira

High Precision Monocular Visual Odometry; 2018; Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Cezar Rodolfo Wedig Reinbrecht

Architectural Channel Attacks in NoC-based MPSoCs and its Countermeasures; 2017; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

ALEXSANDRO CRISTOVAO BONATTO

Controle adaptativo para acesso à memória compartilhada em sistemas em chip; 2014; Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Exploring Hierarchy, Adaptability and 3D in NoCs for the Next Generation of MPSoCs; 2014; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Uma Rede-em-Chip Reconfigurável voltada para aplicações de Multimídia; 2012; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

André Borin Soares

Exploração do Paralelismo em Arquiteturas para Processamento de Imagens e Vídeo; 2007; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Cesar Augusto Missio Marcon

Modelos para o mapeamento de aplicações em infra-estruturas de comunicação intrachip; 2005; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Márcio Eduardo Kreutz

Método para a otimização de plataformas arquiteturais para sistemas multiprocessados heterogêneos; 2005; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cesar Albenes Zeferino

Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área de Desempenho; 2003; 0 f; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Rui Francisco Martins Marçal

Um Método para Detectar Falhas Incipientes em Máquinas Rotativas Baseado em Análise de Vibrações e Lógica Fuzzy; 2000; 0 f; Tese (Doutorado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Luigi Carro

Algoritmos e Arquiteturas Para O Desenvolvimento de Sistemas Computacionaisis; 1996; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

André Borin Soares

2012; Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Altamiro Amadeu Susin;

Lucas Pereira Endre

Development of an MPEG2 multiplexer compliant with SBTVD digital TV standard; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Henrique Awoyama Klein

Implantação do suporte a vídeo entrelaçado no módulo de predição intra-quadros para o SBTVD; 2012; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Vinícius Cristino Souza

Utilização da Cor Como Parâmetro para a Determinação Automática de Regiões de Interesse em Imagens de Exame de Papanicolau; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Wagner Vieira Silvério

Modelagem e codificação de um filtro FIR; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Nivea Schuch

Sistema de Aquisição e Processamento de Imagens para Dermatoscopia Digital - LDD Plus; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Giancarlo Franciscatto

Implementação de um conversor analógico/digital para a aquisição de sinais biomédicos; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Viviane Cordeiro da Silva

Algoritmo Rápido para Decisão de Modo De Predição Intra-Quadro do Codec H264; 2006; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Felipe Locatelli

Redes de Comunicação: Cabeamento de Dados, Voz e Energia; 2003; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Fernando Peixoto Coelho de Souza

Operacionalização de um Calibrador para Transdutores de Vibração (CTV); 1997; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Francisco Roberto Peixoto Socal

Ambiente aberto para desenvolvimento de aplicações de processamento de imagens; 2002; Iniciação Científica; (Graduando em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Daniel Walter

Jogo da Velha: desenvolvimento do algorítimo e implementação do protótipo físico; ; 2002; Iniciação Científica; (Graduando em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • AFONSO, VLADIMIR ; CONCEICAO, Ruhan ; SALDANHA, MARIO ; BRAATZ, LUCIANO ; PERLEBERG, MURILO ; CORREA, Guilherme ; PORTO, Marcelo Schiavon ; AGOSTINI, LUCIANO ; ZATT, Bruno ; SUSIN, A. A. . Energy-Aware Motion and Disparity Estimation System for 3D-HEVC With Run-Time Adaptive Memory Hierarchy. IEEE Transactions on Circuits and Systems for Video Technology , v. 29, p. 1878-1892, 2019.

  • PERLEBERG, MURILO ; AFONSO, VLADIMIR ; CONCEICAO, Ruhan ; SUSIN, A. A. ; AGOSTINI, LUCIANO ; ZATT, Bruno ; PORTO, Marcelo Schiavon . High-Throughput Hardware Design for 3D-HEVC Disparity Estimation. IEEE Design & Test , v. 1, p. 1-1, 2019.

  • UCKER, MARIANA ; AFONSO, VLADIMIR ; SALDANHA, MARIO ; AUDIBERT, Luan ; CONCEICAO, Ruhan ; SUSIN, A. A. ; PORTO, Marcelo Schiavon ; ZATT, Bruno ; AGOSTINI, LUCIANO . High-Throughput Hardware for 3D-HEVC Depth-Map Intra Prediction. IEEE Design & Test , v. 1, p. 1-1, 2019.

  • DE AGUIRRE, PAULO CESAR C. ; SUSIN, ALTAMIRO AMADEU . A 0.6 V 74.2 dB-DR Continuous-Time Sigma-Delta Modulator with Inverter-Based Amplifiers. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS , v. 65, p. 1-1, 2018.

  • PEREIRA, FABIO IRIGON ; LUFT, JOEL AUGUSTO ; ILHA, GUSTAVO ; Susin, Altamiro . A Novel Resection-Intersection Algorithm With Fast Triangulation Applied to Monocular Visual Odometry. IEEE TRANSACTIONS ON INTELLIGENT TRANSPORTATION SYSTEMS , v. 19, p. 3584-3593, 2018.

  • HUSEMANN, RONALDO ; SUSIN, ALTAMIRO AMADEU ; ROESLER, VALTER . Optimized Solution to Accelerate in Hardware an Intra H.264/SVC Video Encoder. IEEE MICRO , v. 38, p. 8-17, 2018.

  • ZATT, Bruno ; PERLEBERG, MURILO ROSCHILDT ; SUSIN, A. A. ; AFONSO, VLADIMIR ; PORTO, Marcelo Schiavon ; CONCEIÇÃO, RUHAN ; AGOSTINI, LUCIANO . Energy and Rate-Aware Design for HEVC Motion Estimation Based on Pareto Efficiency. JICS. JOURNAL OF INTEGRATED CIRCUITS AND SYSTEMS (ED. PORTUGUÊS) , v. 13, p. 1-12, 2018.

  • César Marcon ; Thais Webber ; SUSIN, A. A. . Models of computation for NoC mapping: Timing and energy saving awareness. MICROELECTRONICS JOURNAL , v. 60, p. 129-143, 2017.

  • REINBRECHT, CEZAR ; Susin, Altamiro ; BOSSUET, LILIAN ; SIGL, GEORG ; SEPÚLVEDA, JOHANNA . Timing attack on NoC-based systems: Prime+Probe attack and NoC-based protection. MICROPROCESSORS AND MICROSYSTEMS , v. 51, p. 10, 2017.

  • AFONSO, V. ; CONCEICAO, R. ; PERLEBERG, M. ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, L. V. ; SUSIN, A. A. . Fast an Low-Power Hardware Design for HEVC Fractional Motion Estimation. IEEE COMSOC MMTC Communications - Frontiers , v. 12, p. 6-11, 2017.

  • LOPES, CARLA DINIZ ; BECKER, TIAGO ; DE JESUS KOZAKEVICIUS, ALICE ; RASIA-FILHO, ALBERTO A. ; MACQ, BENOIT ; SUSIN, ALTAMIRO AMADEU . A P300 potential evaluation wavelet method comparing individuals with high and low risk for alcoholism. Neural Computing & Applications (Internet) , v. 27, p. 1, 2016.

  • AFONSO, V. ; MAICH, H. ; AUDIBERT, L. ; ZATT, Bruno ; PORTO, MARCELO ; AGOSTINI, L. V. ; SUSIN, A. A. . Hardware Implementation for the HEVC Fractional Motion Estimation Targeting Real-Time and Low-Energy. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 11, p. 106-120, 2016.

  • NEVES, BRUNO S ; VENTURINI, ANDERSON S ; Susin, Altamiro A . A novel caching algorithm for VoD proxy implementation and its evaluation including a new set of metrics for efficiency analysis. Journal of The Brazilian Computer Society (Online) , v. 21, p. 8, 2015.

  • SOARES, ANDRÉ BORIN ; BONATTO, ALEXSANDRO CRISTÓVÃO ; SUSIN, ALTAMIRO AMADEU . Development of a SoC for Digital Television Set-Top Box: Architecture and System Integration Issues. International Journal of Reconfigurable Computing (Print) , v. 2013, p. 1-10, 2013.

  • SOARES, L.B. ; DAPPER, R.E. ; CROVATO, C. ; BAMPI, S. ; SUSIN, A.A. . Accuracy and Data Compression Trade-Offs for Power Quality Disturbance Representation with DWT and PCA techniques. RENEWABLE ENERGY & POWER QUALITY JOURNAL (RE&PQJ) , v. 1, p. 667-672, 2013.

  • DAPPER, R.E. ; CROVATO, C. D. P. ; SUSIN, A.A. ; BAMPI, S. . A Compression Method for Power Quality Data. RENEWABLE ENERGY & POWER QUALITY JOURNAL (RE&PQJ) , v. 1, p. 579-582, 2013.

  • PALOMINO, D. M. ; CORRÊA, G. ; DINIZ, C. ; AGOSTINI, L. V. ; BAMPI, Sérgio ; SUSIN, A. A. . Algorithm and Hardware Design of a Fast Intra Frame Mode Decision Module for H.264/AVC Encoders. International Journal of Reconfigurable Computing , v. 2012, p. 1-10, 2012.

  • Matos, Debora ; Concatto, Caroline ; Kologeski, Anelise ; CARRO, Luigi ; KREUTZ, Marcio ; Kastensmidt, Fernanda ; SUSIN, A. A. . A NOC closed-loop performance monitor and adapter. Microprocessors and Microsystems , v. I, p. 1-11, 2011.

  • Zatt, Bruno ; BAMPI, Sergio ; Susin, Altamiro ; AZEVEDO, ARNALDO ; Agostini, Luciano ; L. SILVA, LEANDRO M. . A reduced memory bandwidth and high throughput HDTV motion compensation decoder for H.264/AVC High 4:2:2 profile. J REAL-TIME IMAGE PR , v. 2011, p. 1-14, 2011.

  • MARCON, C. A. ; MARCON, CÃSAR ; CALAZANS, NEY LAERT VILAR ; MORENO, E. ; MORAES, FERNANDO GEHM ; HESSEL, FABIANO ; SUSIN, A. A. ; MORENO, EDSON ; MORAES, FERNANDO ; CALAZANS, NEY ; HESSEL, FABIANO ; SUSIN, ALTAMIRO . CAFES: A framework for intrachip application modeling and communication architecture design. Journal of Parallel and Distributed Computing (Print) , v. 71, p. 714-728, 2011.

  • MATOS, D. ; CONCATTO, C. ; KREUTZ, Marcio ; KASTENSMIDT, Fernanda Gusmão de Lima ; CARRO, L. ; SUSIN, A. A. . Reconfigurable Routers for Low Power and High Performance. IEEE Transactions on Very Large Scale Integration (VLSI) Systems (Print) , v. PP, p. 1-14, 2010.

  • Matos, Debora ; CONCATTO, C. ; Kologeski, Anelise ; Carro, Luigi ; Kastensmidt, Fernanda ; SUSIN, A. A. ; Kreutz, Marcio . Monitor-adapter coupling for NOC performance tuning. Monitor-adapter coupling for NOC performance tuning , v. 1, p. 193-199, 2010.

  • ROSA, L. Z. P. ; PORTO, M. S. ; RIDIESS, F. ; PETRY, R. ; BAMPI, Sergio ; SUSIN, A. A. . Avaliação Algorítmica para a Estimação de Movimento na Compressão de Vídeos Digitais. Hífen (Uruguaiana) , v. 1, p. 125, 2007.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Reducing Test Time Using an Enhanced RF Loopback. Journal of Electronic Testing (Dordrecht. Online) , v. 23, p. 613-623, 2007.

  • ROSA, VAGNER S. ; STAEHLER, WAGSTON T. ; AZEVEDO, ARNALDO ; Zatt, Bruno ; PORTO, ROGER E. ; AGOSTINI, LUCIANO V. ; BAMPI, Sergio ; Susin, Altamiro A. . FPGA Prototyping Strategy for a H.264/AVC Video Decoder. FPGA Prototyping Strategy for a H.264/AVC Video Decoder , v. 1, p. 174-180, 2007.

  • SUSIN, A. A. ; AGOSTINI, L. ; Azevedo Filho, A.P. ; Tassoni, W.S. ; Rosa, V.S. ; Zatt, B. ; PINTO, A. C. ; PORTO, R. E. C. ; BAMPI, Sergio . FPGA Design of A H.264/AVC Main Profile Decoder for HDTV. FPGA Design of A H.264/AVC Main Profile Decoder for HDTV , p. 1-6, 2006.

  • FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. ; CLAYTON, F ; BENEVENTO, C . Low Cost BIST for Static and Dynamic Testing of ADCs. Journal of Electronic Testing: Theory and Applications, v. 21, n.3, p. 283-290, 2005.

  • NEGREIROS, M. ; Carro, L. ; SUSIN, A. A. . Low Cost On-Line Testing Strategy for RF Circuits. Journal of Electronic Testing , v. 21, n.4, p. 417-427, 2005.

  • FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Reusing an On-Chip Network for the Test of Core-based Systems. Acm Transactions On Design Automation Of Electronic Systems, v. 9, n.4, 2004.

  • FLORES, Maria da Glória Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Noise Generator for Embedded Circuits Testing. Journal of Integrated Circuits And Systems, Porto Alegre, v. 1, n.1, p. 38-43, 2004.

  • SUSIN, A. A. ; FLORES, Maria da Glória Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi . INL and DNL Estimation Based on Noise ADC test. IEEE Transactions on Instrumentation and Measurement , v. 53, n.5, p. 1391-1395, 2004.

  • SEVERO, S. L. S. ; SUSIN, A. A. . SIMULAÇÃO DE CAMPOS EM TRANSDUTOR EM MICROFITA PARA AQUAMETRIA POR MICROONDAS. Microwave Aquametry Microstrip Transducer Field Simulation, p. 87-91, 2004.

  • FLORES, M. DA G. C. C. ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . A Noise Generator for Embedded Circuits Testing. Journal Of Integrated Circuits And Systems, Porto Alegre, v. 1, p. 38-43, 2004.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . A Statistical Sampler for a New On-Line Analog Test Method. Journal of Electronic Testing , 2003.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Testing Analog Circuits Using Spectral Analysis. Microelectronics Journal , v. 34, p. 937-944, 2003.

  • SUSIN, A. A. ; CARRO, Luigi ; NEGREIROS, Marcelo ; JAHN, G ; SOUZA JÚNIOR, Adão de ; FRANCO, D . Circuit-Level Considerations for Mixed-Signals Programmable Components. IEEE Design and Test of Computers , v. 20, n.1, p. 76-84, 2003.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral . An Analytical Method to Predict the Static Performance of a Planar Actuator. IEEE Transactions on Magnetics , v. 39, n.5, p. 3364-3366, 2003.

  • SANTO, Frederico Guilherme Mariani Do Espirito ; ZEFERINO, Cesar Albenes ; SUSIN, A. A. . Modelos Parametrizáveis de Árbitros Centralizados para a Síntese de Redes-em-Chip. Hífen (Uruguaiana) , Urugaiana, p. 91-96, 2003.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da ; KANO, Y. . Study, Development, Analysis and Tests of a Multiphase Electromagnetic Planar Actuator. Trasactions Iee Of Japan, 2002.

  • MARÇAL, R. F. M. ; SUSIN, A. A. . Detetando Falhas Incipientes em Máquinas Rotativas. Revista Gestão Industrial (Online) , Ponta Grossa-PR, v. 01, n.02, p. 228-236, 2002.

  • GUIMARÃES, L. V. ; SUSIN, A. A. ; MAEDA, J. . A Circle Similarity Algorithm for an Automatic Circular Decomposition of Blood Cell Images. Optical Review, Japão, v. 8, n.6, p. 436-443, 2001.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da ; MORETO, M . Estudo e Desenvolvimento de um Atuador Planar (Motor XY). Ciência & Engenharia , n.2, p. 19-27, 2001.

  • KREUTZ, Marcio ; ZEFERINO, C A ; CARRO, L. ; SUSIN, A. A. . Análise e Seleção de Redes de Interconexão para Sintese de Sistemas no Ambiente S3E2S. Revista de Informática Teórica e Aplicada , Porto Alegre, v. VIII, n.1, p. 83-101, 2001.

  • MARÇAL, R. F. M. ; NEGREIROS, Marcelo ; SUSIN, A. A. ; KOVALESKI, J. L. . Detecting Faults in Rotating Machines. IEEE Instrumentation & Measurement Magazine , New York-USA, v. 3, n.4, p. 24-26, 2000.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da ; MORETO, M . Análise de densidade de fluxo e das forças envolvidas em um novo atuador planar (Motor XY). Revista Technologia (Canoas) , v. 1, n.2, p. 27-43, 2000.

  • SUSIN, A. A. ; FLORES FILHO, A. F. ; SILVEIRA, M. A. . Application of Neodymium-Iron-Boron Permanent Magneys on the Assembling of a Novel Planar Actuator. IEEE Transactions on Magnetics , Estados Unidos, v. 35, n.5, p. 4034-4036, 1999.

  • ALBA, C. ; CARRO, Luigi ; SUSIN, A. A. . Classificación y Comparación de Sistermas de Disegno de Circuitos Integrados. Información Tecnológica , Chile, v. 8, n.5, 1997.

  • CARRO, L. ; MARCON, C.A. ; SUZIM, A.A. . SHC-SLX: A levelized compiled, event driven interpreted VLSI simulator. Microprocessing and Microprogramming , v. 38, p. 503-509, 1993.

  • MARCHIORO, G. F. ; CARRO, Luigi ; SUSIN, A. A. . Sistema para Integração de Ferramentas de PAC. Ipesi Eletroeletrônica, n.244, p. 46-53, 1992.

  • SUSIN, A. A. . Data Processing Units For Microprocessor Like Integrated Circuits. IEEE SOLID STATE CIRCUITS 1981, v. 16, n.2, p. 233-235, 1981.

Seção coletada automaticamente pelo Escavador

Outras produções

FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . Atuador Planar (Motor XY). 1999.

COSTA, E. A. C. ; CARRO, Luigi ; SUSIN, A. A. . Estudo e Implementação de Circuitos Multiplicadores. 1999.

MATTOS, J. C. B. ; CARRO, Luigi ; SUSIN, A. A. . Projeto da Máquina MOVE. 1999.

AKIRA, S. ; CARRO, Luigi ; SUSIN, A. A. . Implementação de uma Máquina Java. 1999.

COTA, E. F. ; KRUG, M. R. ; CARRO, Luigi ; LUBASZEWSKI, Marcelo Soares ; SUSIN, A. A. . Auto-Teste do Microprocessador 8051. 1998.

Susin, Altamiro . Pesquisa em Pauta - Microeletrônica. 2011. (Programa de rádio ou TV/Entrevista).

SUSIN, A. A. . Parties Operatives A Elements Modulaires. 1979. (Relatório de pesquisa).

SUSIN, A. A. . XVIIII SIMPÓSIO BRASILEIRO DE TELECOMUNIC@ÇÕES. 2000 (Coordenador de Sessão Técnica) .

DIAS, M. M. ; SUSIN, A. A. . Construção de uma Máquina Síncrona de Relutância Trifásica com Rotor de Material Magnético Macio Sinterizado. 2000 (Banca de Doutorado) .

SUSIN, A. A. . Projeto para Capacitação em Ensino e Pesquisa em Automação Industrial. 1996 (Projeto de Pesquisa) .

SUSIN, A. A. . Ferramenta de Auxílio à Identificação e Contagem de Células do Sangue (RETICULÓCITOS). 1996 (Projeto de Pesquisa) .

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2009 - 2011

    SoC-SBTVD: Sistema em Chip para o Terminal de Acesso do SBTVD, Descrição: Rede formada para desenvolver módulos de hardware para construção de um sistema integrado em FPGA para terminais de acesso do SBTVD. O projeto inclui os seguintes parceiros: UnB (Coordenação Geral - AAC Decoder), UFRN/UFPEL (Demux), UFRGS (Núcleo Processamento) e Unisinos (H.264 Decoder). A UFSC colabora na integração dos módulos.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / Marcio Kreutz - Integrante / S Bampi - Integrante / L Agostini - Integrante / RICARDO PEZZUOL JACOBI - Coordenador / Edgard Faria Corrêa - Integrante / André Borin Soares - Integrante / Alexsandro Cristóvão Bonatto - Integrante / adriano renner - Integrante.

  • 2009 - Atual

    Metodologia e Ferramentas para o Projeto de Sistemas em Chip, Descrição: Os Sistemas Eletrônicos Integrados atuais podem conter bilhões de transistores. A implementação de tais sistemas desafia os projetistas, as ferramentas e os métodos de projeto. De uma aplicação dada, com seu contexto de produção e uso, extraem-se a especificação funcional e as restrições para fabricação e operação. Passa-se para uma descrição formal de alto nível, avaliação de desempenho com ferramentas de simulação e, em alguns casos, prototipação em software e/ou hardware, verificando sempre se os requisitos técnicos e operacioanais são respeitados. Os sistemas tratados neste projeto são voltados para processamento de sinais, em particular os sinais de áudio, de imagem e de sensores em geral utilizados em instrumentação e automação, incluindo as redes de sensores sem fio e a Internet das Coisas. Entre as aplicações estão: codecs para TV Digital, processamento de imagens para medicina e vigilância, separação de fontes de áudio, processamento de vídeo para auxílio ao motorista e ao deficiente visual e reconstrução 3D, veículos autônomos e robôs, processamento de sinais para qualidade de energia. Os algoritmos que solucionam o problema são simulados em linguagens de alto nível para validação (Matlab, C, C++ ou SystemC) ou implementadas em linguagens de descrição de Hardware para atender parâmetros de desempenho, consumo de potência, área, etc. Os sistemas são em seguida sintetizados para prototipação em FPGAs de alta capacidade onde é possível avaliar o desempenho com vistas à geração (automática, semi-automática ou manual) do leiaute do circuito integrado específico (ASIC, de Application Specific Integrated Circuit). As técnicas de modelamento e estruturação de sistemas computacionais em blocos funcionais interligados através de uma infraestrutura de comunicação são aplicadas aos Circuitos Integrados. Os Circuitos Integrados são atualmente veradeiros ?Sistemas em Chip? ou SoC (de System on Chip). A Metodologia e as Ferramentas para o Projeto de Sistemas em Chip abrangem todo o ?Fluxo de Projeto?, como é conhecida a sequência de estapas para o desenvolviimento de circuitos complexos. Diversos fluxos de projeto são possíveis em função da disponibilidade de uma ou outra ferramenta. O desenvolvimento de ferramentas ou de um encadeamento de ferramentas chamadas de CAD (de Computer Aided Design) faz parte do escopo do projeto. O SoC é implementado seguindo o modelo Processamento-Comunicação: diversos blocos funcionais executam funções específicas e comunicam-se através conexões como barramentos e redes em chip (NoC, de Network on Chip). Os módulos funcionais são chamados de núcleos (Cores) ou IPs (de Intellectual Property) e são também comercializados como produtos de mercado na área de microeletrônica. Os meios de comunicação mais utilizados são estruturas padronizadas, chamadas de barramentos, para facilitar o acomplamento dos módulos citados. Quando o número de módulos é elevado ( centenas ou milhares) pode ser necessário um sistema mais eficiente que permita paralelismo na comunicação. As Redes em Chip ou NoC (de Network-on-Chip) são propostas como solução para este caso. O projeto de IPs, da integração de IPs para formar um SoC, e de NoCs com diversas características, incluindo as ferramentas de auxílio ao projeto, de validação e de avaliação de desempenho, estão no escopo do projeto.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (12) / Mestrado acadêmico: (6) / Doutorado: (7) . , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Ronaldo Husemann - Integrante / Fábio Irigon Pereira - Integrante / Gustavo Ilha - Integrante / Tiago Roberto Balen - Integrante / Joel Augusto Luft - Integrante., Número de produções C, T & A: 3

  • 2008 - 2013

    Tecnologias de Micro e Nanoeletrônica para Sistemas Integrados Inteligentes - Namitec, Descrição: O Instituto Nacional de Ciência e Tecnologia, denominado NAMITEC, aborda o tema de microeletrônica e nanoeletrônica dentro da área de tecnologias de informação e comunicação. NAMITEC aborda o tema de forma ampla, incluindo aplicações de redes de sensores sem fio, projeto de circuitos integrados, desenvolvimento de ferramentas de auxílio a projeto - EDA, desenvolvimento de dispositivos semicondutores, sobretudo microssensores e materiais e técnicas para fabricação de dispositivos.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / André Borin Soares - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Guilherme Chagas - Integrante / Felipe Ilha - Integrante / Jacobus Swart - Coordenador.

  • 2008 - 2012

    Rede H.264 SBTVD, Descrição: Rede H.264 SBTVD é um projeto financiado pela Finep para desenvolver tecnologia de codificação e decodificação do sinal fonte de TV Digital para o padrão brasileiro - SBTVD. A Rede é constituída de 13 grupos de 8 Instituições brasileiras. O objetivo é o desenvolvimento de codecs de áudio AAC e de vídeo H264 em software e em hardware (FPGA). Os decodificadores são integrados com um processador e periféricos formando um Sistema-em-Chip (ou SoC) para o Terminal de Acesso do Sistema Brasileiro de Televisão Digital. Numa segunda fase o hardware será implementado em silício na forma de um circuito integrado.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

  • 2008 - 2010

    SisCHIP, Descrição: Projeto para o desenvolvimento de Circuitos Integrados que inclui atividades nas seguintes áreas: 1. Projeto de Circuitos Dedicados para sistemas em chips inovadores 2. Projeto de Nano-dispositivos para prover eficientemente o projeto e uso de dispositivos em nano-tecnologia 3. Projeto de Redes em Chip para prover uma comunicação eficiente entre os diversos componentes do sistema em chip 4. Teste e tolerância a falhas em sistemas em chip para garantir uma metodologia de teste eficiente e técnicas de tolerância que garantam o funcionamento do sistema na presença de falhas 5. Ferramentas de síntese para garantir a síntese lógica e física das estruturas e componentes em um sistema em chip. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / Marcelo Soares Lubaszewski - Integrante / André Borin Soares - Integrante / Gilson Wirth - Integrante / Ricardo Reis - Coordenador / Fernanda Lima Kastensmidt - Integrante / Marcelo Johann - Integrante / Gustavo Neuberger - Integrante / Gustavo Wilke - Integrante / João Batista Martins - Integrante / Alessandro Girardi - Integrante / Reginaldo Tavares - Integrante / Luciano Agostini - Integrante / Marcelo Porto - Integrante / Sidinei Ghissoni - Integrante.

  • 2008 - 2009

    Estudo e Aplicação de Técnicas de Redução de Potência em Redes-em-Chip - SoCIN-LP (Apoio: CNPq - Ed. Universal 2007), Descrição: O presente projeto tem como objetivo geral investigar diferentes alternativas arquiteturais e técnicas de projeto para reduzir a potência dissipada em Sistemas-em-Chip (SoC - System on Chip) que utilizam Redes-em-Chip (NoC - Network on Chip). A tecnologia de microeletrônica tem evoluído continuamente há quase meio século, ultrapassando um a um os desafios encontrados. Do transistor ao circuito integrado, deste aos circuitos de alta densidade (LSI, VLSI e ULSI), chegando atualmente aos Sistemas em Chip. Enquanto o processo de fabricação evolui, novos domínios de conhecimento se agregam para solucionar novos problemas: a limitação de capacidade de projeto, que criou o chamado gap de produtividade foi vencida com a introdução de novos técnicas de projeto auxiliadas por computador (esse gap é o conjunto de circuitos que poderiam ser produzidos pela tecnologia disponível mas não o são pela falta de capacidade de projeto disponível na sociedade). Hoje, um dos maiores desafios para os sistemas altamente complexos é a dissipação de potência. Este projeto propõe a associação de duas linhas de pesquisa: uma em metodologia de projeto baseada em redes intra-chip e outra em técnicas de baixa potência. Unindo estas duas linhas de investigação, propõe-se pesquisar Sistemas em Chip (SoC) baseados em Redes intra-chip (NoC) utilizando técnicas de baixa potência para reduçãodo consumo de energia (LP, Low Power). Estes termos estão presentes em todas as conferências atuais de microeletrônica e Tecnologia de Informação e Comunicação. Componentes de hardware reutilizáveis são denominados núcleos (cores) ou IPs (Intelectual Property blocks). Em um SoC, os múltiplos núcleos são interligados por uma arquitetura de comunicação, sendo que o tipo de arquitetura mais utilizado atualmente é baseado no barramento, pois trata-se de uma estrutura de interconexão reutilizável e com baixo custo de silício. Embora as NoCs atendam os requisitos de desempenho de futuros SoCs, seus roteador.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (3) . , Integrantes: Altamiro Amadeu Susin - Coordenador / Eduardo Antonio Cesar da Costa - Integrante / CESAR ALBENES ZEFERINO - Integrante / Kreutz, Marcio - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2006 - 2008

    Comunicação com Qualidade-de-Serviço em Sistemas Eletrônicos Integrados baseados em Redes-em-Chip (Apoio: CNPq - Ed. Universal 2006), Descrição: A contínua evolução das tecnologias de fabricação de chips tem propiciado o aumento do nível de intregração de circuitos em uma única pastilha de silício, dobrando o número de transistores a cada 18 meses. Atualmente, já é possível fabricar chips comerciais com várias centenas de milhões de transistores, integrando sistemas completos em um única pastilha. Tais sistemas, denominados sistemas integrados (ou SoCs - Systems-on-Chip), incluem unidades de processamento, armazenamento e de entrada-e-saída, e são utilizados na fabricação de produtos de alta tecnologia como câmeras digitais, consoles de video-games, consoles de TV Digital, celulares 3G, etc. Os sistemas integrados estão atingindo dimensões de complexidade que desafiam a capacidade dos projetistas, mesmo os que dispõem de abundantes recursos computacionais. O chamado gap tecnológico, que mede a distância entre o potencial oferecido pela tecnologia e a capacidade utilizável pelos projetistas, está se alargando. O aumento da produtividade só poderá advir de novas metodologias e novas ferramentas. Para acelerar o tempo de desenvolvimento desses sistemas, as metodologias de projeto utilizadas pelos fabricantes baseiam-se no reuso de componentes de software e de hardware. Os componentes de software incluem drivers E/S, sistemas operacionais parametrizáveis e bibliotecas de nível de aplicação. Os componentes de hardware, por sua vez, consistem de modelos de processadores, co-procesadores, controladores de E/S e unidades de memória, entre outros, os quais são pré-projetados, pré-vericados e disponibilizados aos projetistas na forma de uma biblioteca de componentes denominados núcleos ou IPs (Intelectual Property blocks). Os múltiplos núcleos de um SoC são interligados por meio de uma arquitetura de comunicação que provê o suporte necessários às trocas de informação entre eles. Atualmente, o tipo de arquitetura mais utilizado é o barramento. No entanto, devido a limitações físicas e arquiteturais, o barramento.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (8) / Mestrado acadêmico: (1) . , Integrantes: Altamiro Amadeu Susin - Coordenador / CESAR ALBENES ZEFERINO - Integrante / Kreutz, Marcio - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2003 - 2007

    SEEP - Sistemas Eletrônicos Embarcados Baseados em Plataforma, Descrição: Desenvolvimento de metodologia completa de projeto de sistemas eletrônicos embarcados integrados em chip. Projeto baseado em plataformas de hardware e software. Plataformas baseadas em processadores Java customizáveis para a aplicação e em redes-em-chip. Modelagem de alto nível de aplicações embarcadas e geração automática de software. Exploração do espaço de projeto arquitetural em alto nível de abstração. Metodologia de teste funcional dos sistemas. Prototipação de sistemas em FPGA. Projeto financiado pelo CT-Info, edital PDI-TI... , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador / Luigi Carro - Integrante / Erika Fernandes Cota - Integrante / Marcelo Soares Lubaszewski - Integrante / Julio Carlos Balzano de Mattos - Integrante / Marcio Kreutz - Integrante / Edgard Faria Corrêa - Integrante / Flávio Rech Wagner - Integrante / André Borin Soares - Integrante / Lisane Brizolara - Integrante / Carlos Eduardo Pereira - Integrante / Marcio Seiji Oyamada - Integrante / Sandro Neves Soares - Integrante / Braulio Adriano de Melo - Integrante / Elias Teodoro da Silva Junior - Integrante / Marcio Ferreira da Silva Oliveira - Integrante / Fabio Wronksi - Integrante / Edison Pignaton Freitas - Integrante / Francisco Assis do Nascimento - Integrante / Eduardo Wenzel Brião - Integrante / Leonardo Kunz - Integrante / Daniel Barcelos - Integrante / Emilena Specht - Integrante / Ricardo Miotto Redin - Integrante / Antonio Carlos Schneider Beck Filho - Integrante.

  • 1984 - 1988

    Laoratório de Concepção de Circuitos Integrados, Descrição: Projeto para o desenvolvimento da capacitação para projeto de Circuitos Integrados (CI). As atividades estão alinhadas com três frentes: 1) Consolidação de um grupo de pesquisa, instalação de equipamentos e de ferramentas de projeto de CIs; 2) Ensino em nível de graduação e pós-graduação e pesquisa em metodologia de projeto e novas ferramentas; 3) Projeto de Circuitos Específicos a partir de problemas acadêmicos e de aplicações de interesse da indústria. Na graduação a formação é dirigida para a utilização de ferramentas computacionais e e projeto de pequenos circuitos a serem fabricados por um serviço nacional chamado "Circuito Multi-Projeto" ou CMP para reduzir o custo de fabricação partilhando com diversos grupos. Em nível de pós-graduação tem-se: a) estudo de aplicações a serem implementadas em sistemas computacionais que são mapeados para o HW do CI; b) desenvolvimento de técnicas de automação do projeto e sua implementação na forma de "Ferramenta de CAD"; c) pesquisa em arquitetura de microcircuitos e desenvolvimento de um microprocessador RISC; d) implantação de um sistema de medidas e estudo de modelos de dispositivos para simulação e técnicas de teste e de projeto testável.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador / RICARDO PEZZUOL JACOBI - Integrante / Flávio Rech Wagner - Integrante / Ricardo Reis - Integrante / Tiaraju Vasconcelos Wagner - Integrante / Ingrid Eleonora Schreiber Jansch - Integrante / Antonio Todesco - Integrante / Nei Vilar Calazans - Integrante., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

Seção coletada automaticamente pelo Escavador

Projetos de desenvolvimento

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

Seção coletada automaticamente pelo Escavador

Prêmios

1988

III PREMIO NACIONAL DE INFORMATICA - MENCAO HONROSA HARDWARE, SEI - MODATA.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal do Rio Grande do Sul, Escola de Engenharia, Departamento de Engenharia Elétrica. , Av. Osvaldo Aranha, 103, Centro, 90035-190 - Porto Alegre, RS - Brasil, Telefone: (51) 33083516, Fax: (51) 33083293, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 1987 - 1988

    Universidade Federal do Paraná

    Vínculo: Servidor Público, Enquadramento Funcional: Professor adjunto, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 11/1987 - 08/1988

      Extensão universitária , Setor de Tecnologia, Departamento de Eletricidade.,Atividade de extensão realizada, PROFESSOR POS-GRADUACAO INFORMATICA INDUSTRIAL.

  • 1975 - Atual

    Universidade Federal do Rio Grande do Sul

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Professor titular, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 04/2005

      Conselhos, Comissões e Consultoria, Engenharia Elétrica, Escola de Engenharia.,Cargo ou função, Membro de colegiado superior.

    • 03/1989

      Ensino, Engenharia Elétrica, Nível: Pós-Graduação,Disciplinas ministradas, TRANSDUTORES, ELETRÔNICA AVANÇADA, PROCESSAMENTO DE IMAGENS, CONFORMAÇÃO DE SINAIS

    • 03/1977

      Ensino, Computação, Nível: Pós-Graduação,Disciplinas ministradas, ARQUITETURA DE MICROCIRCUITOS.

    • 06/1975

      Pesquisa e desenvolvimento , Escola de Engenharia, Departamento de Engenharia Elétrica.,Linhas de pesquisa

    • 06/1975

      Ensino, Engenharia Elétrica, Nível: Graduação,Disciplinas ministradas, ELETRONICA FUNDAMENTAL I-A, TÉCNICAS DIGITAIS, SISTEMAS DIGITAIS, MICROCIRCUITOS DIGITAIS

    • 04/1995 - 04/1997

      Direção e administração, Escola de Engenharia, Departamento de Engenharia Elétrica.,Cargo ou função, Chefe de Departamento.

  • 1974 - 1978

    Universidade do Vale do Rio dos Sinos

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Professor, Carga horária: 20

  • 1974 - 1975

    Universidade do Vale do Rio dos Sinos

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Técnico de Processamento de Dados, Carga horária: 30

    Atividades

    • 08/1974 - 08/1978

      Serviços técnicos especializados , Centro de Ciências Exatas e Tecnológicas, .,Serviço realizado, Professor 3 Grau.

    • 03/1974 - 12/1975

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Analista de Sistemas.

  • 1968 - 1970

    Pontifícia Universidade Católica do Rio Grande do Sul

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Técnico em Processamento de Dados, Carga horária: 20

    Atividades

    • 06/1971 - 09/1971

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Analista de Sistemas.

    • 08/1968 - 06/1970

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Programador de Computador.

Propriedade Intelectual

Patentes (1)

Tipo Título Data depósito
INVENTOR Atuador planar (motor xy) 15/04/1999