Altamiro Amadeu Susin

Possui graduação em Engenharia Elétrica pela Universidade Federal do Rio Grande do Sul(1972), especialização em Diplome d'Études Approfondies pela Institut National Polytechnique de Grenoble(1979), mestrado em Computação pela Universidade Federal do Rio Grande do Sul(1977), doutorado em Informatique pela Institut National Polytechnique de Grenoble(1981) e pós-doutorado pela McGill University(1998). Atualmente é professor titular da Universidade Federal do Rio Grande do Sul, Revisor de projeto de fomento do Conselho Nacional de Desenvolvimento Científico e Tecnológico, Revisor de projeto de fomento do Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul e Revisor de projeto de fomento da Financiadora de Estudos e Projetos. Tem experiência na área de Engenharia Elétrica, com ênfase em Microeletrônica. Atuando principalmente nos seguintes temas:Microprocessadores, Arquitetura de Circuitos Integrados, Microeletrônica, Vlsi.

Informações coletadas do Lattes em 17/06/2019

Acadêmico

Seção coletada automaticamente pelo Escavador

Formação acadêmica

Doutorado em Informatique

1978 - 1981

Institut National Polytechnique de Grenoble
Título: Étude des Parties Opératives à Éléments Modulaires pour Processeurs Monolithiques
Orientador: François Anceau
Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. Palavras-chave: Microprocessadores; Arquitetura de Circuitos Integrados; Microeletrônica; Vlsi.Grande área: Ciências Exatas e da TerraSetores de atividade: Informática.

Mestrado em Computação

1974 - 1977

Universidade Federal do Rio Grande do Sul
Título: CONTROLADOR INTELIGENTE DE DISCOS FLEXIVEIS,Ano de Obtenção: 1977
Orientador: SERGIO MACHADO BORDINI
Palavras-chave: Arquitetura; Circuitos Integrados; Discos Magneticos; Interfaces; Projetos C.I.; Sistemas Digitais. Grande área: Ciências Exatas e da TerraSetores de atividade: Informática.

Especialização em Diplome d'Études Approfondies

1978 - 1979

Institut National Polytechnique de Grenoble

Graduação em Engenharia Elétrica

1968 - 1972

Universidade Federal do Rio Grande do Sul

Seção coletada automaticamente pelo Escavador

Pós-doutorado

1997 - 1998

Pós-Doutorado. , McGill University, MCGILL, Canadá. , Bolsista do(a): Conselho Nacional de Desenvolvimento Científico e Tecnológico, CNPq, Brasil. , Grande área: Engenharias

Seção coletada automaticamente pelo Escavador

Idiomas

Inglês

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Bem.

Espanhol

Compreende Bem, Fala Razoavelmente, Lê Bem, Escreve Pouco.

Italiano

Compreende Bem, Fala Pouco, Lê Razoavelmente, Escreve Pouco.

Francês

Compreende Bem, Fala Bem, Lê Bem, Escreve Bem.

Seção coletada automaticamente pelo Escavador

Áreas de atuação

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Microeletrônica.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Metodologia e Técnicas da Computação.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Circuitos Elétricos, Magnéticos e Eletrônicos.

    Grande área: Engenharias / Área: Engenharia Elétrica / Subárea: Eletrônica Industrial, Sistemas e Controles Eletrônicos.

Seção coletada automaticamente pelo Escavador

Participação em eventos

3rd IEEE Latin-American Test Workshop. 3rd IEEE Latin-American Test Workshop. 2002. (Congresso).

XIII Salão de Iniciação Científica.Microeletrônica e Sistemas Digitais I. 2002. (Outra).

III Escola de Microeletrônica da SBC Sul.IIII Escola de Microeletrônica da SBC Sul. 2001. (Outra).

II Escola de Microeletrônica.II Escola de Microeletrônica. 2000. (Outra).

XVIII Simpósio Brasileiro de Telecomunicações.XVIII Simpósio Brasileiro de Telecomunicações. 2000. (Simpósio).

11th SBAC-PAD - Symposium on Computer Archicture and High Performance Computing.11th Symposium on Computer Archicture and High Performance Computing. 1999. (Simpósio).

CIMPA School.International School on Advanced Algorthmic Techniques for Parallel Computation with Applications. 1999. (Simpósio).

I Escola de Microeletrônica da SBC - Regional Sul.I Escola de Microeletrônica da SBC - Regional Sul. 1999. (Outra).

SBCCI'99.Simpósio Brasileiro de Concepção de Circuitos Integrados. 1999. (Simpósio).

V Workshop IBERCHIP'99. V Workshop IBERCHIP'99 - Sección Electricidad y Eletrónica. 1999. (Congresso).

X Salão de Iniciação Científica e VII Feira de Iniciação Científica.Prêmio Jovem Pesquisador. 1998. (Outra).

3rd IFAC Sympoisum on Intelligent Components and Instruments for Control Applications. SICICA'97. 1997. (Congresso).

I Oficina de Eletrônica.Arquitetura de Circuitos Integrados - Projeto de um Microcontrolador. 1997. (Oficina).

Museu da Dúvida - Os limites do Conhecimento (exposição e Ciclo de Conferências e Debates).Museu da Dúvida - Os limites do Conhecimento (exposição e Ciclo de Conferências e Debates). 1997. (Outra).

XII Conference of the Brazilian Microeletronics Society. XII Conference of the Brazilian Microeletronics Society. 1997. (Congresso).

10ª MOSTRATEC.10ª MOSTRATEC. 1996. (Outra).

21st IFAC/IFIP Workshop on REAL TIME PROGRAMMING. 21st IFAC/IFIP Workshop on REAL TIME PROGRAMMING. 1996. (Congresso).

ABINEESUL: FIELETRO E SEMINÁRIOS.ABINEESUL: FIELETRO E SEMINÁRIOS. 1996. (Seminário).

II Workshop IBERCHIP. II Workshop IBERCHIP. 1996. (Congresso).

VI Salão de Iniciação Científica.Kit Analógico: Projeto de Circuitos Analógicos Integrados. 1995. (Outra).

IX CONGRESSO DA SBMICRO. IX CONGRESSO DA SBMICRO. 1994. (Congresso).

VIII SBCCI.VIII Simpósio Brasileiro de Concepção de Circuitos Integrados. 1994. (Simpósio).

VIII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. VIII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. 1993. (Congresso).

Workshop sobre Computação de Alto Desempenho para Processamento de Sinais.Workshop sobre Computação de Alto Desempenho para Processamento de Sinais. 1993. (Outra).

VII SBMicro - Congresso da Sociedade Brasileira de Microeletrônica. Congresso da Sociedade Brasileira de Microeletrônica - VII SBMicro. 1992. (Congresso).

6º Seminário de Instrumentação.6º Seminário de Instrumentação. 1991. (Seminário).

VI SBMICRO 91. VI Congresso da Sociedade Brasileira de Microeletrônica. 1991. (Congresso).

I Escola Brasileira de Microeletrônica. I Escola Brasileira de Microeletrônica. 1990. (Congresso).

SBM - II Crongresso Brasileiro de Microeletrônica. II Congresso Brasileiro de Microeletrônica. 1987. (Congresso).

IV Simpósio Brasileiro de Microeletrônica.IV Simpósio Brasileiro de Microeletrônica. 1984. (Simpósio).

III Simpósio Brasileiro de Microeletrônica.III Simpósio Brasileiro de Microeletrônica. 1983. (Simpósio).

Seção coletada automaticamente pelo Escavador

Participação em bancas

Aluno: André Luís Del Mestre Martins

SUSIN, A. A.SOARES, A. B.; Costa, E.. Projeto da Arquitetura de Hardware para Binarização e Modelagem de Contextos para o CABAC do Padrão de Compressão de Vídeo H.264/AVC. 2011. Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul.

Aluno: Alexandre Greff Buaes

TOZZI, Clésio Luis;SUSIN, A. A.; LAGES, Walter Fetter. A Low-cost One-camera Optical Tracking System for Indoor Widr-area Augmented and Virtual Reality Environments. 2006. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Dionísio Doering

SUSIN, A. A.; INFANTOSI, Antônio Fernando Catelli; ROQUE, Waldir Leite; VILHENA, Marco Tulio Menna Barreto de. O uso da Transformada Wavelet Bi-Dimensional no Conceito do Espaço de Escala. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Antonio Quadros Andrade Júnior

CALVANO, José Vicente;KASTENSMIDT, Fernanda Gusmão de LimaCARRO, LuigiSUSIN, A. A.. Planejamento de Teste de Sistemas Baseados em Núcleos de Hardware de Sinal Misto Usando BIST. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: RAFAEL DA ROLT D'AGOSTINI

SUSIN, A. A.; INAMASU, Ricardo Yassushi; TREIN, Carlos Ricardo; SCHUCK JR, Adalberto. Agricultura de Precisão: Sistema de Aquisição de Dados Geoposicionado. 2005. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Rodrigo da Silva Guerra

SUSIN, A. A.; BASTOS FILHO, Teodiano Freira; ROQUE, Valdir;GUIMARÃES, Leticia Vieira. Calibração Automática de Sistemas de Visão Estéreo a partir de Moviemntos Desconhecidos. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Robson Dagmar Schaeffer

BORCHARDT, Ildon Guilherme; LISBOA, Jorge Amoretti; SCHUCK JR, Adalberto;SUSIN, A. A.. Estudo e Desenvolvimento de um Sensor de Co2 de Baixo Custo. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Erik Schüller

SUSIN, A. A.; PETRAGLIA, Antonio;BAMPI, SergioKASTENSMIDT, Fernanda Gusmão de Lima. Uma interface para o aumento da Faixa de Freqüências de Operação de FPAAS. 2004. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Ronaldo Husemann

SUSIN, A. A.. Sistema de Validação Temporal para Redes de Barramentos de Campo. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Elias José Di Domenico

SUSIN, A. A.. Sistemas de Controle de Tráfego Veicular Inteligente Explorando a Comunicação Via Rede Elétrica. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Diogo Zandonai

SUSIN, A. A.. Uma Arquitetura de Hardware para Estimação de Movimento Aplicada à Compressão de Vídeo Digital. 2003. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Roberto Müller

SUSIN, A. A.; BORCHARDT, Ildon Guilherme; BRITO, Renato Machado de;FLORES FILHO, Ály Ferreira. Estudo e Desenvolvimento de um Novo Transdutor de Posição Linear Magnético Diferencial. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Márcio Gil Faccin

JUNG, Claudio Rosito; ELBERN, Alwin Wilherm;SUSIN, A. A.GUIMARÃES, Leticia Vieira. O uso do Mapa de Orientações como uma Ferramenta para Classificação Automática de Impressões Digitais. 2003. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Adriana Parraga

SUSIN, A. A.. Aplicação da Transformada Wavelet Packet na Análise e Classificação de Sinais de Vozes Patalógicas. 2002. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Fernanda Gusmão de Lima

SUSIN, A. A.. Designing single Event Upset Mitigation Techniques for Large SRAM-based FPGA Devices. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Luciano Volcan Agostini

SUSIN, A. A.. Projeto de Arquiteturas Integradas para a Compressão de Imagens JPEG. 2002. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: João Roberto Gabbardo

SUSIN, A. A.. Desenvolvimento de um Sistema de Controle de Cargas Via Rede Elétrica Visando Eficiência Energética. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: Luciano Gonçalves Moreira

SUSIN, A. A.. Medidos de Massa Magra para Seres Humanos. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Débora Bertasi

SUSIN, A. A.. Implementação de um Sistema de Síntese de Alto Nível Baseado em Modelos Java. 2001. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rubem Sprenger Dreger

SUSIN, A. A.. Construção e Avaliação do Desempenho de um Veículo Auto-Guiado - AGV, de Baixo Custo, para Uso em Ensino e Pesquisa. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo Götz

SUSIN, A. A.. Proposta de Arquitetura de Hardware e Software para Sistemas Tempo-Real Distribuídos. 2001. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Rafael Wild

SUSIN, A. A.. Proposta de Ferramenta para Validação Temporal em Barramentos de Campo. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcio Seiji Oyamada

SUSIN, A. A.. Co-Simulação de Sistemas Eletrônicos Embarcados. 2000. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Cristiano Brudna

SUSIN, A. A.. Desenvolvimento de Sistemas de Automação Industrial baseados em Objetos Distribuídos e no Barramento CAN. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Denis Teixeira Franco

SUSIN, A. A.. Estudo de Caso de um System-on-Chip para a Validação de um Modelo de Sistemas. 2000. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcelo Aita Riss

SUSIN, A. A.. Um simulador para o ensino de sistemas digitais pelo uso do computador. 2000. Dissertação (Mestrado em Engenharia de Produção) - Universidade Federal de Santa Maria.

Aluno: André Cervieri

SUSIN, A. A.. Medição de Forças em Próteses de Membro Inferior para (a) Ortopedia e (b) Dinâmica Inversa. 2000. Dissertação (Mestrado em Engenharia Mecânica) - Universidade Federal do Rio Grande do Sul.

Aluno: Cristiano Leuckert

SUSIN, A. A.; BORCHARDT, Ildon Guilherme; BRITO, Renato Machado de; ROCHA, M. M.. Sistema Portátil de Aquisição de Dados para Análise Dinâmica de Estruturas Mecânicas. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Fernando Peixoto Coelho de Souza

SUSIN, A. A.; OLABARRIAGA, S. D.;BAMPI, SergioCARRO, L.LUBASZEWSKI, Marcelo Soares. Localização e Leitura Automática de Caracteres Alfanuméricos - Uma aplicação na Identificação de Veículos. 2000. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Marcio Slomp

SUSIN, A. A.; SCHUCK JUNIOR, A.; BRITO, Renato Machado de; CASTRO, I.. Sistema de Aquisição do Ciclo Pressão-Volume por Métodos Não-Invasivos. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Anderson Royes Terroso

SUSIN, A. A.. Projeto de Arquiteturas Tolerantes a Falha Através da Linguagem de Decrição de Hardware VHDL. 1999. Dissertação (Mestrado em Engenharia Elétrica) - Pontifícia Universidade Católica do Rio Grande do Sul.

Aluno: André Gustavo Adami

SUSIN, A. A.. Sistema de Reconhecimento de Locutor Utilizando Redes Neurais Artificiais. 1997. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: MARCELO ANTONIO RAVAGLIO

SUSIN, A. A.. Sistema de Automação de Ensaios de Impulso. 1996. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: José Luis Gómez Cipriano

SUSIN, A. A.. Estudo Experimental dos Modelos DC para Mosfet com Escalamento de Tensão. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Alvaro Camacho Terrazas

SUSIN, A. A.. Especificação e Implementação em EPLDs de Módulos Integráveis para Modens de Banda Base. 1996. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Alberto Giménez Lugo

SUSIN, A. A.. Uma proposta para Simulação do Controle de Qualidade em Sistemas Flexíveis de Manufatura. 1994. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: Daniela Cunha Lima

SUSIN, A. A.. Ambiente de Software Básico para a Família de Microprocessadores Risco. 1994. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Hamilton Duarte Klimach

SUSIN, A. A.. Equipamento Automático para Caracterização Corrente-Tensão de Dispositivos Semicondutores. 1994. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: André Luiz Aita

SUSIN, A. A.. Estudo de um Transceptor com Cancelamento de Eco e projeto da Arquitetura de um Cancelador Integrado. 1992. Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: João Luiz Kovaleski

SUSIN, A. A.. Sistema Automatizado de Aquisição de Dados para Máquina Universal de Ensaios Mecânicos. 1988. Dissertação (Mestrado em Engenharia Elétrica e Informática Industrial) - Universidade Tecnológica Federal do Paraná.

Aluno: Reiner Franthesco

SUSIN, A. A.. Framework para Integração entre Ambientes Inteligentes e o Sistema Brasileiro de TV Digital. 2011. Tese (Doutorado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Cesar Albenes Zeferino

SUSIN, A. A.CARRO, L.; SILVA, I. S.; STRUM, M.. Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área de Desempenho. 2003. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Érica Fernandes Kota

SUSIN, A. A.. Reuse-based Teste Planning for Core-based Systems-on-Chip. 2003. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Rolf Fredi Molz

SUSIN, A. A.. Uma Metodologia para o Desenvolvimento de Aplicações de Visão Computacional Utilizando um Projeto Conjunto de Hardware e Software. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Jung Hyun Choi

SUSIN, A. A.. Mixed-Signal Analog-Digital Circuits Design oh the Pre-Diffused Digital Array Using Trapezoidal Association of Transistors. 2001. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Erika Fernandes Cota

SUSIN, A. A.. Ferramenta de Apoio à Decisão para o Teste de Sistemas Integrados no Contexto do Padrão IEEE 1500. 2000. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: RONALDO AUGUSTO DE LARA GONCALVES

SUSIN, A. A.. Arquiteturas Multi-tarefas Simultâneas: SEMPRE-Arquitetura SMT com Capacidade de Execução e Escalonamento de Processos. 2000. Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Moisés de Mattos Dias

SUSIN, A. A.. Construção de uma Máquina Síncrona de Relutância Trifásica com Rotor de Material Magnético Macio Sinterizado. 1999. Tese (Doutorado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul.

Aluno: Tatiana Gadelha Serra dos Santos

SUSIN, A. A.. Técnicas para Redução de Penalidade na Ocorrência de Previsão de Desvios Incorreta. 2001. Exame de qualificação (Doutorando em Computação) - Universidade Federal do Rio Grande do Sul.

Aluno: Geraldo Tasso de Andrade Rocha

SUSIN, A. A.GUIMARÃES, Leticia Vieira; BRITO, Renato Machado de. Automação de um Equipamento do tipo SCRATCH TEST para análise de adesão de filmes finos. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: André Darós Filomena

SUSIN, A. A.; HOMRICH, Roberto Petry; REIS, Francisco. Estudo da Adequação do Reticulado Nordeste do Sistema Network da Rede Subterrânea de Porto Alegre. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

Aluno: Luís Felipe Nilson Cabral

SUSIN, A. A.GUIMARÃES, Leticia Vieira; BRITO, Renato Machado de. Registrador Móvel de Consumo de Energia Elétrica. 2005. Trabalho de Conclusão de Curso (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.; Stephan Wolynec; Willibaldo Schmidell Netto; SWART, J. W.; Laércio Caldeira. Projeto de Circuitos Integrados, Materiais e Processos em Microeletrônica. 1998. Escola Politécnica da Universidade de São Paulo.

SUSIN, A. A.; Walter, C.; Carlos Inácio Zanchin; Waldir Pó. Eletrônica. 1995. Universidade Federal de Santa Maria.

SUSIN, A. A.; João Antonio Zuffo; MAMMANA, C. I. Z.. Eletrônica e Instrumentação. 1992. Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.. Informática-Microeletrônica e Técnicas-Digitais. 2002. Universidade Federal de Pelotas.

SUSIN, A. A.; Rui Seara; BRITO, Renato Machado de. Área de Aquisição e Processamento de Sinais. 1997. Universidade Federal do Rio Grande do Sul.

SUSIN, A. A.; Cláudio Thomas Bornstein; Edil S. Tavares Fernandes; Paulo Roberto Freire Cunha; Siang Wun Song. Área de Arquitetura e Sistemas Operacionais. 1995. Universidade Federal do Rio de Janeiro.

SUSIN, A. A.; FAZIO, A.; João Antonio Zuffo; SWART, J. W.; NOIJE, W. A. M. V.. Dispositivos Eletrônicos e Microdispositivos. 1998. Escola Politécnica da Universidade de São Paulo.

SUSIN, A. A.; Laércio Caldeira; MAMMANA, C. I. Z.. Projeto de Circuitos Integrados. 1996. Escola Politécnica da Universidade de São Paulo.

Seção coletada automaticamente pelo Escavador

Orientou

Paulo César Comassetto de Aguirre

Conversor Sigma Delta de Tempo Contínuo; Início: 2012; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; (Orientador);

Mirayr Raul Quadros de Souza

MODELO DE PREDIÇÃO DE BIOMASSA DE TRIGO USANDO IMAGENS DE ALTA RESOLUÇÃO A PARTIR DE VEÍCULO AÉREO NÃO TRIPULADO; 2018; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Fundação de Amparo à Pesquisa do Estado do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Thiago Waszak Alves

SISTEMA DE DETECÇÃO EM TEMPO REAL DE FAIXAS DE SINALIZAÇÃO DE TRÂNSITO PARA VEÍCULOS INTELIGENTES UTILIZANDO PROCESSAMENTO DE IMAGEM; 2017; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Igor Gustavo Hoelscher

DETECÇÃO E CLASSIFICAÇÃO DE SINALIZAÇÃO VERTICAL DE TRÂNSITO EM CENÁRIOS COMPLEXOS; 2017; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Bruno Policarpo Toledo Freitas

Adaptação e aceleração do middleware Ginga-NCL para o sistema-em-chip do SBTVD; 2014; Dissertação (Mestrado em Microeletrônica) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cezar Rodolfo Wedig Reinbrecht

Desenvolvimento e avaliação de redes-em-chip hierárquicas e reconfiguráveis para MPSoCs; 2012; Dissertação (Mestrado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Interfaces parametrizáveis para aplicações interconectadas por uma rede-em-chip; 2010; Dissertação (Mestrado em Pós-Graduação em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

ALEXSANDRO CRISTOVAO BONATTO

Núcleos de interface de memória DDR SDRAM para sistemas-em-chip; 2009; Dissertação (Mestrado em Pós-Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Wagston Tassoni Staehler

Projeto de sistemas digitais complexos : uma aplicação ao decodificador H; 264; 2006; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Marcos Vinicius Bandeira

Localização de imagens ao microscópio utilizando processamento digital de imagem; 2005; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Altamiro Amadeu Susin;

Maria da Glória Cataldi Couto Flores

Teste Embarcado de Conversores Analógico-Digitais; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Sérgio Luiz Schubert Severo

Aquametria por Microondas: Desenvolvimento de Transdutor em Microstrip; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Ricardo Noé Bretin de Mello

Estudo da Transformada Karhunen-Loeve na Compressão de Imagens; 2003; Dissertação (Mestrado em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Dieter Schwanke

Exame de Potenciais Evocados Auditivos Utilizando Processador Digital de Sianis - DSPEA; 2000; 0 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Marcio Kreutz

Geração de Processador para Aplicação Específica; 1997; 0 f; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cesar Albenes Zeferino

Projeto do Sistema de Comunicação de Um Multicomputador; 1996; Dissertação (Mestrado em Ciências da Computação) - Universidade Federal de Santa Catarina,; Orientador: Altamiro Amadeu Susin;

Henrique Cabral de Mello Vanzin

Potenciostato Automatizado; 1995; 0 f; Dissertação (Mestrado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

CESAR MISSIO MARCON

Arquitetura de Partes de Controle de Circuitos Integrados; 1992; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Gilberto Fernandes Marchioro

Silex: Sistema Para Integração de Ferramentas de Projeto de Cis; 1992; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

THOMAS WEIHMANN

Processamento de Sinais Aplicado À Compressão da Voz; 1992; Dissertação (Mestrado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Luigi Carro

Gerador Parametrizavel de Partes Operativas Cmos; 1989; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

MARCO ELEUTERIO

Sistema de Controle Para Um Veiculo Auto-Guiado; 1989; Dissertação - Universidade Tecnológica Federal do Paraná,; Orientador: Altamiro Amadeu Susin;

João Luiz Kovaleski

Sistemas Automatizado de Aquisicao de Dados Para Maquina Universal de Ensaios Mecanicos; 1988; Dissertação - Universidade Tecnológica Federal do Paraná,; Orientador: Altamiro Amadeu Susin;

ANTONIO RICARDO WEBER TODESCO

Processador Com Conjunto Reduzido de Instrucoes; 1986; Dissertação (Mestrado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Ricardo Pezzuol Jacobi

Controlador de Video Para Videotexto; 1986; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

CARLOS JESUS ORELLANA HURTADO

Testes de Circuitos Integrados Usando Microscopio Eletronico; 1986; Dissertação - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Fabio Irigon Pereira

High Precision Monocular Visual Odometry; 2018; Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Cezar Rodolfo Wedig Reinbrecht

Architectural Channel Attacks in NoC-based MPSoCs and its Countermeasures; 2017; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Exploring Hierarchy, Adaptability and 3D in NoCs for the Next Generation of MPSoCs; 2014; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

ALEXSANDRO CRISTOVAO BONATTO

Controle adaptativo para acesso à memória compartilhada em sistemas em chip; 2014; Tese (Doutorado em PGMICRO) - Universidade Federal do Rio Grande do Sul, Coordenação de Aperfeiçoamento de Pessoal de Nível Superior; Orientador: Altamiro Amadeu Susin;

Débora da Silva Motta Matos

Uma Rede-em-Chip Reconfigurável voltada para aplicações de Multimídia; 2012; Tese (Doutorado em PPGC - Programa de Pós Graduação em Computação UFRGS) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

André Borin Soares

Exploração do Paralelismo em Arquiteturas para Processamento de Imagens e Vídeo; 2007; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Cesar Augusto Missio Marcon

Modelos para o mapeamento de aplicações em infra-estruturas de comunicação intrachip; 2005; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Márcio Eduardo Kreutz

Método para a otimização de plataformas arquiteturais para sistemas multiprocessados heterogêneos; 2005; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Cesar Albenes Zeferino

Redes-em-Chip: Arquiteturas e Modelos para Avaliação de Área de Desempenho; 2003; 0 f; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Rui Francisco Martins Marçal

Um Método para Detectar Falhas Incipientes em Máquinas Rotativas Baseado em Análise de Vibrações e Lógica Fuzzy; 2000; 0 f; Tese (Doutorado em Engenharia de Minas, Metalúrgica e de Materiais) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

Luigi Carro

Algoritmos e Arquiteturas Para O Desenvolvimento de Sistemas Computacionaisis; 1996; Tese (Doutorado em Computação) - Universidade Federal do Rio Grande do Sul,; Orientador: Altamiro Amadeu Susin;

André Borin Soares

2012; Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Altamiro Amadeu Susin;

Lucas Pereira Endre

Development of an MPEG2 multiplexer compliant with SBTVD digital TV standard; 2014; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Henrique Awoyama Klein

Implantação do suporte a vídeo entrelaçado no módulo de predição intra-quadros para o SBTVD; 2012; Trabalho de Conclusão de Curso; (Graduação em Engenharia de Computação) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Vinícius Cristino Souza

Utilização da Cor Como Parâmetro para a Determinação Automática de Regiões de Interesse em Imagens de Exame de Papanicolau; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Wagner Vieira Silvério

Modelagem e codificação de um filtro FIR; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Nivea Schuch

Sistema de Aquisição e Processamento de Imagens para Dermatoscopia Digital - LDD Plus; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Giancarlo Franciscatto

Implementação de um conversor analógico/digital para a aquisição de sinais biomédicos; 2007; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Viviane Cordeiro da Silva

Algoritmo Rápido para Decisão de Modo De Predição Intra-Quadro do Codec H264; 2006; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul, Conselho Nacional de Desenvolvimento Científico e Tecnológico; Orientador: Altamiro Amadeu Susin;

Felipe Locatelli

Redes de Comunicação: Cabeamento de Dados, Voz e Energia; 2003; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Fernando Peixoto Coelho de Souza

Operacionalização de um Calibrador para Transdutores de Vibração (CTV); 1997; Trabalho de Conclusão de Curso; (Graduação em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Francisco Roberto Peixoto Socal

Ambiente aberto para desenvolvimento de aplicações de processamento de imagens; 2002; Iniciação Científica; (Graduando em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Daniel Walter

Jogo da Velha: desenvolvimento do algorítimo e implementação do protótipo físico; ; 2002; Iniciação Científica; (Graduando em Engenharia Elétrica) - Universidade Federal do Rio Grande do Sul; Orientador: Altamiro Amadeu Susin;

Seção coletada automaticamente pelo Escavador

Produções bibliográficas

  • DE AGUIRRE, PAULO CESAR C. ; SUSIN, ALTAMIRO AMADEU . A 0.6 V 74.2 dB-DR Continuous-Time Sigma-Delta Modulator with Inverter-Based Amplifiers. IEEE TRANSACTIONS ON CIRCUITS AND SYSTEMS II-EXPRESS BRIEFS , v. 65, p. 1-1, 2018.

  • AFONSO, VLADIMIR ; CONCEICAO, RUHAN A. ; SALDANHA, MARIO R. F. ; BRAATZ, LUCIANO A. ; PERLEBERG, MURILO R. ; CORREA, GUILHERME R. ; PORTO, MARCELO S. ; AGOSTINI, LUCIANO V. ; Zatt, Bruno ; Susin, Altamiro A. . Energy-Aware Motion and Disparity Estimation System for 3D-HEVC with Run-Time Adaptive Memory Hierarchy. IEEE Transactions on Circuits and Systems for Video Technology , v. 1, p. 1-1, 2018.

  • PEREIRA, FABIO IRIGON ; LUFT, JOEL AUGUSTO ; ILHA, GUSTAVO ; Susin, Altamiro . A Novel Resection-Intersection Algorithm With Fast Triangulation Applied to Monocular Visual Odometry. IEEE TRANSACTIONS ON INTELLIGENT TRANSPORTATION SYSTEMS , v. 19, p. 3584-3593, 2018.

  • HUSEMANN, RONALDO ; SUSIN, ALTAMIRO AMADEU ; ROESLER, VALTER . Optimized Solution to Accelerate in Hardware an Intra H.264/SVC Video Encoder. IEEE MICRO , v. 38, p. 8-17, 2018.

  • ZATT, Bruno ; PERLEBERG, MURILO ROSCHILDT ; SUSIN, A. A. ; AFONSO, VLADIMIR ; PORTO, Marcelo Schiavon ; CONCEIÇÃO, RUHAN ; AGOSTINI, LUCIANO . Energy and Rate-Aware Design for HEVC Motion Estimation Based on Pareto Efficiency. JICS. JOURNAL OF INTEGRATED CIRCUITS AND SYSTEMS (ED. PORTUGUÊS) , v. 13, p. 1-12, 2018.

  • César Marcon ; Thais Webber ; SUSIN, A. A. . Models of computation for NoC mapping: Timing and energy saving awareness. MICROELECTRONICS JOURNAL , v. 60, p. 129-143, 2017.

  • REINBRECHT, CEZAR ; Susin, Altamiro ; BOSSUET, LILIAN ; SIGL, GEORG ; SEPÚLVEDA, JOHANNA . Timing attack on NoC-based systems: Prime+Probe attack and NoC-based protection. MICROPROCESSORS AND MICROSYSTEMS , v. 51, p. 10, 2017.

  • AFONSO, V. ; CONCEICAO, R. ; PERLEBERG, M. ; PORTO, MARCELO ; ZATT, Bruno ; AGOSTINI, L. V. ; SUSIN, A. A. . Fast an Low-Power Hardware Design for HEVC Fractional Motion Estimation. IEEE COMSOC MMTC Communications - Frontiers , v. 12, p. 6-11, 2017.

  • LOPES, CARLA DINIZ ; BECKER, TIAGO ; DE JESUS KOZAKEVICIUS, ALICE ; RASIA-FILHO, ALBERTO A. ; MACQ, BENOIT ; SUSIN, ALTAMIRO AMADEU . A P300 potential evaluation wavelet method comparing individuals with high and low risk for alcoholism. Neural Computing & Applications (Internet) , v. 27, p. 1, 2016.

  • AFONSO, V. ; MAICH, H. ; AUDIBERT, L. ; ZATT, Bruno ; PORTO, MARCELO ; AGOSTINI, L. V. ; SUSIN, A. A. . Hardware Implementation for the HEVC Fractional Motion Estimation Targeting Real-Time and Low-Energy. JICS. Journal of Integrated Circuits and Systems (Ed. Português) , v. 11, p. 106-120, 2016.

  • NEVES, BRUNO S ; VENTURINI, ANDERSON S ; Susin, Altamiro A . A novel caching algorithm for VoD proxy implementation and its evaluation including a new set of metrics for efficiency analysis. Journal of The Brazilian Computer Society (Online) , v. 21, p. 8, 2015.

  • SOARES, ANDRÉ BORIN ; BONATTO, ALEXSANDRO CRISTÓVÃO ; SUSIN, ALTAMIRO AMADEU . Development of a SoC for Digital Television Set-Top Box: Architecture and System Integration Issues. International Journal of Reconfigurable Computing (Print) , v. 2013, p. 1-10, 2013.

  • SOARES, L.B. ; DAPPER, R.E. ; CROVATO, C. ; BAMPI, S. ; SUSIN, A.A. . Accuracy and Data Compression Trade-Offs for Power Quality Disturbance Representation with DWT and PCA techniques. RENEWABLE ENERGY & POWER QUALITY JOURNAL (RE&PQJ) , v. 1, p. 667-672, 2013.

  • DAPPER, R.E. ; CROVATO, C. D. P. ; SUSIN, A.A. ; BAMPI, S. . A Compression Method for Power Quality Data. RENEWABLE ENERGY & POWER QUALITY JOURNAL (RE&PQJ) , v. 1, p. 579-582, 2013.

  • PALOMINO, D. M. ; CORRÊA, G. ; DINIZ, C. ; AGOSTINI, L. V. ; BAMPI, Sérgio ; SUSIN, A. A. . Algorithm and Hardware Design of a Fast Intra Frame Mode Decision Module for H.264/AVC Encoders. International Journal of Reconfigurable Computing , v. 2012, p. 1-10, 2012.

  • Matos, Debora ; Concatto, Caroline ; Kologeski, Anelise ; CARRO, Luigi ; KREUTZ, Marcio ; Kastensmidt, Fernanda ; SUSIN, A. A. . A NOC closed-loop performance monitor and adapter. Microprocessors and Microsystems , v. I, p. 1-11, 2011.

  • Zatt, Bruno ; BAMPI, Sergio ; Susin, Altamiro ; AZEVEDO, ARNALDO ; Agostini, Luciano ; L. SILVA, LEANDRO M. . A reduced memory bandwidth and high throughput HDTV motion compensation decoder for H.264/AVC High 4:2:2 profile. J REAL-TIME IMAGE PR , v. 2011, p. 1-14, 2011.

  • MARCON, C. A. ; MARCON, CéSAR ; CALAZANS, NEY LAERT VILAR ; MORENO, E. ; MORAES, FERNANDO GEHM ; HESSEL, FABIANO ; SUSIN, A. A. ; MORENO, EDSON ; MORAES, FERNANDO ; CALAZANS, NEY ; HESSEL, FABIANO ; SUSIN, ALTAMIRO . CAFES: A framework for intrachip application modeling and communication architecture design. Journal of Parallel and Distributed Computing (Print) , v. 71, p. 714-728, 2011.

  • MATOS, D. ; CONCATTO, C. ; KREUTZ, Marcio ; KASTENSMIDT, Fernanda Gusmão de Lima ; CARRO, L. ; SUSIN, A. A. . Reconfigurable Routers for Low Power and High Performance. IEEE Transactions on Very Large Scale Integration (VLSI) Systems (Print) , v. PP, p. 1-14, 2010.

  • Matos, Debora ; CONCATTO, C. ; Kologeski, Anelise ; Carro, Luigi ; Kastensmidt, Fernanda ; SUSIN, A. A. ; Kreutz, Marcio . Monitor-adapter coupling for NOC performance tuning. Monitor-adapter coupling for NOC performance tuning , v. 1, p. 193-199, 2010.

  • ROSA, L. Z. P. ; PORTO, M. S. ; RIDIESS, F. ; PETRY, R. ; BAMPI, Sergio ; SUSIN, A. A. . Avaliação Algorítmica para a Estimação de Movimento na Compressão de Vídeos Digitais. Hífen (Uruguaiana) , v. 1, p. 125, 2007.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Reducing Test Time Using an Enhanced RF Loopback. Journal of Electronic Testing (Dordrecht. Online) , v. 23, p. 613-623, 2007.

  • ROSA, VAGNER S. ; STAEHLER, WAGSTON T. ; AZEVEDO, ARNALDO ; Zatt, Bruno ; PORTO, ROGER E. ; AGOSTINI, LUCIANO V. ; BAMPI, Sergio ; Susin, Altamiro A. . FPGA Prototyping Strategy for a H.264/AVC Video Decoder. FPGA Prototyping Strategy for a H.264/AVC Video Decoder , v. 1, p. 174-180, 2007.

  • SUSIN, A. A. ; AGOSTINI, L. ; Azevedo Filho, A.P. ; Tassoni, W.S. ; Rosa, V.S. ; Zatt, B. ; PINTO, A. C. ; PORTO, R. E. C. ; BAMPI, Sergio . FPGA Design of A H.264/AVC Main Profile Decoder for HDTV. FPGA Design of A H.264/AVC Main Profile Decoder for HDTV , p. 1-6, 2006.

  • FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. ; CLAYTON, F ; BENEVENTO, C . Low Cost BIST for Static and Dynamic Testing of ADCs. Journal of Electronic Testing: Theory and Applications, v. 21, n.3, p. 283-290, 2005.

  • NEGREIROS, M. ; Carro, L. ; SUSIN, A. A. . Low Cost On-Line Testing Strategy for RF Circuits. Journal of Electronic Testing , v. 21, n.4, p. 417-427, 2005.

  • FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Reusing an On-Chip Network for the Test of Core-based Systems. Acm Transactions On Design Automation Of Electronic Systems, v. 9, n.4, 2004.

  • FLORES, Maria da Glória Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Noise Generator for Embedded Circuits Testing. Journal of Integrated Circuits And Systems, Porto Alegre, v. 1, n.1, p. 38-43, 2004.

  • SUSIN, A. A. ; FLORES, Maria da Glória Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi . INL and DNL Estimation Based on Noise ADC test. IEEE Transactions on Instrumentation and Measurement , v. 53, n.5, p. 1391-1395, 2004.

  • SEVERO, S. L. S. ; SUSIN, A. A. . SIMULAÇÃO DE CAMPOS EM TRANSDUTOR EM MICROFITA PARA AQUAMETRIA POR MICROONDAS. Microwave Aquametry Microstrip Transducer Field Simulation, p. 87-91, 2004.

  • FLORES, M. DA G. C. C. ; NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . A Noise Generator for Embedded Circuits Testing. Journal Of Integrated Circuits And Systems, Porto Alegre, v. 1, p. 38-43, 2004.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . A Statistical Sampler for a New On-Line Analog Test Method. Journal of Electronic Testing , 2003.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Testing Analog Circuits Using Spectral Analysis. Microelectronics Journal , v. 34, p. 937-944, 2003.

  • SUSIN, A. A. ; CARRO, Luigi ; NEGREIROS, Marcelo ; JAHN, G ; SOUZA JÚNIOR, Adão de ; FRANCO, D . Circuit-Level Considerations for Mixed-Signals Programmable Components. IEEE Design and Test of Computers , v. 20, n.1, p. 76-84, 2003.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral . An Analytical Method to Predict the Static Performance of a Planar Actuator. IEEE Transactions on Magnetics , v. 39, n.5, p. 3364-3366, 2003.

  • SANTO, Frederico Guilherme Mariani Do Espirito ; ZEFERINO, Cesar Albenes ; SUSIN, A. A. . Modelos Parametrizáveis de Árbitros Centralizados para a Síntese de Redes-em-Chip. Hífen (Uruguaiana) , Urugaiana, p. 91-96, 2003.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da ; KANO, Y. . Study, Development, Analysis and Tests of a Multiphase Electromagnetic Planar Actuator. Trasactions Iee Of Japan, 2002.

  • MARÇAL, R. F. M. ; SUSIN, A. A. . Detetando Falhas Incipientes em Máquinas Rotativas. Revista Gestão Industrial (Online) , Ponta Grossa-PR, v. 01, n.02, p. 228-236, 2002.

  • GUIMARÃES, L. V. ; SUSIN, A. A. ; MAEDA, J. . A Circle Similarity Algorithm for an Automatic Circular Decomposition of Blood Cell Images. Optical Review, Japão, v. 8, n.6, p. 436-443, 2001.

  • KREUTZ, Marcio ; ZEFERINO, C A ; CARRO, L. ; SUSIN, A. A. . Análise e Seleção de Redes de Interconexão para Sintese de Sistemas no Ambiente S3E2S. Revista de Informática Teórica e Aplicada , Porto Alegre, v. VIII, n.1, p. 83-101, 2001.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da ; MORETO, M . Estudo e Desenvolvimento de um Atuador Planar (Motor XY). Ciência & Engenharia , n.2, p. 19-27, 2001.

  • MARÇAL, R. F. M. ; NEGREIROS, Marcelo ; SUSIN, A. A. ; KOVALESKI, J. L. . Detecting Faults in Rotating Machines. IEEE Instrumentation & Measurement Magazine , New York-USA, v. 3, n.4, p. 24-26, 2000.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da ; MORETO, M . Análise de densidade de fluxo e das forças envolvidas em um novo atuador planar (Motor XY). Revista Technologia (Canoas) , v. 1, n.2, p. 27-43, 2000.

  • SUSIN, A. A. ; FLORES FILHO, A. F. ; SILVEIRA, M. A. . Application of Neodymium-Iron-Boron Permanent Magneys on the Assembling of a Novel Planar Actuator. IEEE Transactions on Magnetics , Estados Unidos, v. 35, n.5, p. 4034-4036, 1999.

  • ALBA, C. ; CARRO, Luigi ; SUSIN, A. A. . Classificación y Comparación de Sistermas de Disegno de Circuitos Integrados. Información Tecnológica , Chile, v. 8, n.5, 1997.

  • CARRO, L. ; MARCON, C.A. ; SUZIM, A.A. . SHC-SLX: A levelized compiled, event driven interpreted VLSI simulator. Microprocessing and Microprogramming , v. 38, p. 503-509, 1993.

  • MARCHIORO, G. F. ; CARRO, Luigi ; SUSIN, A. A. . Sistema para Integração de Ferramentas de PAC. Ipesi Eletroeletrônica, n.244, p. 46-53, 1992.

  • SUSIN, A. A. . Data Processing Units For Microprocessor Like Integrated Circuits. IEEE SOLID STATE CIRCUITS 1981, v. 16, n.2, p. 233-235, 1981.

  • SUSIN, A. A. ; BARONE, D. . Alocacao, Roteamento e Testabilidade. EBAI, 1987.

  • BONATTO, A. C. ; KLEIN, H. A. ; NEGREIROS, Marcelo ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; Susin, Altamiro A. . Hardware Decoding Architecture for H.264/AVC Digital Video Standard. In: Akshaya Mishra, Zafar Nawaz and Zafar Shahid. (Org.). An Introductory Guide to Image and Video Processing. 1ed.Hong Kong: iConcept Press, 2012, v. , p. 1-22.

  • SUSIN, A. A. . Metodologia de Projeto. In: Ricardo Augusto da Luz Reis. (Org.). Sistema Digitales - Síntese Física de Circuitos Integrados. 1ªed.Bogotá: CYTED, 2000, v. , p. 101-129.

  • SUSIN, A. A. . Arquitetura de Microprocessadores. In: Ricardo A Luz Reis; Marcello da Rocha Macarthy. (Org.). Escola de Microeletrônica da SBC-SUL. Porto Alegre: Instituto de Informática da UFRGS, 1999, v. , p. 211-222.

  • SUSIN, A. A. . Metodologias de Projeto. In: Ricardo A da Luz Reis; Marcello da Rocha Macarthy. (Org.). Escola de Microeletrônica da SBC-SUL. Porto Alegre: Instituto de Informática da UFRGS, 1999, v. , p. 109-116.

  • SUSIN, A. A. ; MARÇAL, Rf ; NEGREIROS, Marcelo ; KOVALESKI, J L . Detecting faults in rotating machines. IEEE Instrumentation & Measurement Magazine, p. 24 - 26.

  • SUSIN, A. A. . ARTIGOS SELECIONADOS PELO COMITÊ TÉCNICO. Revista Ciência & Engenharia -Edição Especial.

  • SUSIN, A. A. . Análise e Seleção de Redes de Interconexão para Síntese de Sistemas de Ambiente SES. RITA - Revista de Informática Teórica e Aplicada.

  • LOPES, ISRAEL C. ; KASTENSMIDT, FERNANDA LIMA ; SUSIN, ALTAMIRO AMADEU . SEU susceptibility analysis of a feedforward neural network implemented in a SRAM-based FPGA. In: 2017 18th IEEE Latin American Test Symposium (LATS), 2017, Bogota. 2017 18th IEEE Latin American Test Symposium (LATS), 2017. p. 1.

  • LUFT, J. A. ; PEREIRA, F. I. ; SUSIN, A.A. . Binaural Sound Source Separation Based on Directional Power Spectral Densities. In: Audio Engineering Society Convention, 2017, New York. Audio Engineering Society Convention, 2017. New York: AES E-LIBRARY. v. 143.

  • PEREIRA, FABIO IRIGON ; ILHA, GUSTAVO ; LUFT, JOEL ; NEGREIROS, Marcelo ; Susin, Altamiro . Monocular Visual Odometry with Cyclic Estimation. In: 2017 30th SIBGRAPI Conference on Graphics, Patterns and Images (SIBGRAPI), 2017, Niteroi. 2017 30th SIBGRAPI Conference on Graphics, Patterns and Images (SIBGRAPI), 2017. p. 1.

  • PAIM, GUILHERME ; PENNY, WAGNER ; GOEBEL, JONES ; AFONSO, VLADIMIR ; Susin, Altamiro ; PORTO, MARCELO ; Zatt, Bruno ; Agostini, Luciano . An efficient sub-sample interpolator hardware for VP9-10 standards. In: 2016 IEEE International Conference on Image Processing (ICIP), 2016, Phoenix. 2016 IEEE International Conference on Image Processing (ICIP), 2016. p. 2167.

  • OLIVEIRA, MATEUS S. ; DE AGUIRRE, PAULO C. ; SEVERO, LUCAS C. ; GIRARDI, ALESSANDRO G. ; Susin, Altamiro A. . A digitally tunable 4th-order Gm-C low-pass filter for multi-standards receivers. In: 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016, Belo Horizonte. 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016. p. 1.

  • REINBRECHT, CEZAR ; Susin, Altamiro ; BOSSUET, LILIAN ; SIGL, GEORG ; SEPULVEDA, JOHANNA . Side channel attack on NoC-based MPSoCs are practical: NoC Prime+Probe attack. In: 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016, Belo Horizonte. 2016 29th Symposium on Integrated Circuits and Systems Design (SBCCI), 2016. p. 1.

  • REINBRECHT, CEZAR ; Susin, Altamiro ; BOSSUET, LILIAN ; SEPULVEDA, JOHANNA . Gossip NoC -- Avoiding Timing Side-Channel Attacks through Traffic Management. In: 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2016, Pittsburgh. 2016 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2016. p. 601.

  • MALOSSI, GIOVANI ; Palomino, Daniel ; Diniz, Claudio ; Susin, Altamiro ; BAMPI, Sergio . Adjusting video tiling to available resources in a per-frame basis in High Efficiency Video Coding. In: 2016 14th IEEE International New Circuits and Systems Conference (NEWCAS), 2016, Vancouver. 2016 14th IEEE International New Circuits and Systems Conference (NEWCAS), 2016. p. 1.

  • Palomino, Daniel ; SHAFIQUE, MUHAMMAD ; Susin, Altamiro ; HENKEL, JÖRG . Thermal Optimization using Adaptive Approximate Computing for Video Coding. In: Proceedings of the 2016 Design, Automation & Test in Europe Conference & Exhibition (DATE), 2016. Proceedings of the 2016 Design, Automation & Test in Europe Conference & Exhibition (DATE). Singapore: Research Publishing Services, 2016. p. 1207.

  • DE AGUIRRE, PAULO CESAR C. ; KLIMACH, HAMILTON D. ; Susin, Altamiro A. . A third-order 1 MHz continuous-time sigma-delta modulator in a 130 nm CMOS process. In: 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS 2015), 2015, Montevideo. 2015 IEEE 6th Latin American Symposium on Circuits & Systems (LASCAS), 2015. p. 1.

  • BECKER, CARLA D. L. ; KOZAKEVICIUS, ALICE DE J. ; BECKER, TIAGO ; RASIA-FILHO, ALBERTO A. ; SUSIN, ALTAMIRO AMADEU . Predisposição ao Alcoolismo: detecção via redes neurais e wavelets aplicadas ao ERP P300. In: XXXV CNMAC Congresso Nacional de Matemática Aplicada e Computacional, 2015.

  • DAPPER, ROQUE EDUARDO ; SUSIN, ALTAMIRO AMADEU ; BAMPI, Sergio ; CROVATO, CESAR DAVID PAREDES . High compression ratio algorithm for power quality signals. In: 2015 IEEE 24th International Symposium on Industrial Electronics (ISIE), 2015, Buzios. 2015 IEEE 24th International Symposium on Industrial Electronics (ISIE), 2015. p. 1322.

  • REINBRECHT, CEZAR R. W. ; JOHANNA, MARTHA ; SUSIN, ALTAMIRO AMADEU . PHiCIT. In: the 28th Symposium, 2015, Salvador. Proceedings of the 28th Symposium on Integrated Circuits and Systems Design - SBCCI '15, 2015. p. 1.

  • Matos, Debora ; PRASS, MAX ; KREUTZ, Marcio ; CARRO, Luigi ; Susin, Altamiro . Performance evaluation of hierarchical NoC topologies for stacked 3D ICs. In: 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015, Lisbon. 2015 IEEE International Symposium on Circuits and Systems (ISCAS), 2015. p. 1961.

  • Débora Matos ; KREUTZ, M ; REINBRECHT, CEZAR ; Carro, L. ; SUSIN, A. A. . Adaptive Multiple Switching Strategy Toward an Ideal NoC. In: IEEE International Symposium on Circuits and Systems - ISCAS, 2014, 2014, Melbourne. IEEE International Symposium on Circuits and Systems, 2014, 2014.

  • Palomino, Daniel ; SHAFIQUE, MUHAMMAD ; AMROUCH, HUSSAM ; Susin, Altamiro ; HENKEL, JORG . hevcDTM: Application-driven Dynamic Thermal Management for High Efficiency Video Coding. In: Design Automation and Test in Europe, 2014, Dresden. Design, Automation & Test in Europe Conference & Exhibition (DATE), 2014, 2014. p. 1.

  • Palomino, Daniel ; SHAFIQUE, MUHAMMAD ; Susin, Altamiro ; HENKEL, JÖRG . TONE. In: the 2014 international symposium, 2014, La Jolla. Proceedings of the 2014 international symposium on Low power electronics and design - ISLPED '14. New York: ACM Press, 2014. p. 33.

  • FREITAS, BRUNO POLICARPO TOLEDO ; SUSIN, ALTAMIRO AMADEU ; BONATTO, ALEXSANDRO . Ginga MiddleWare on a SoC for Digital Television Set-Top Box. In: 2014 IEEE 5th Latin American Symposium on Circuits and Systems (LASCAS), 2014, Santiago. 2014 IEEE 5th Latin American Symposium on Circuits and Systems, 2014. p. 1.

  • BONATTO, ALEXSANDRO C. ; Susin, Altamiro A. . Run-time SoC memory subsystem mapping of heterogeneous clients. In: 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014, Melbourne VIC. 2014 IEEE International Symposium on Circuits and Systems (ISCAS), 2014. p. 578.

  • BONATTO, ALEXSANDRO C. ; NEGREIROS, Marcelo ; PEREIRA, FÁBIO I. ; SOARES, ANDRÉ B. ; Susin, Altamiro A. . Adaptive Shared Memory Control for Multimedia Systems-on-Chip. In: the 27th Symposium, 2014, Aracaju. Proceedings of the 27th Symposium on Integrated Circuits and Systems Design - SBCCI '14, 2014. p. 1.

  • PEREIRA, FABIO ; BORIN, ANDRE ; Susin, Altamiro ; BONATTO, ALEXSANDRO ; NEGREIROS, Marcelo . H.264 8x8 inverse transform architecture optimization. In: the 24th edition of the great lakes symposium, 2014, Houston. Proceedings of the 24th edition of the great lakes symposium on VLSI - GLSVLSI '14. New York: ACM Press, 2014. p. 83.

  • AGUIRRE, P. C. C. ; Camargo, V. V. de Almeida ; Prior, Cesar Augusto ; Klimach, Hamilton ; SUSIN, A. A. . Behavioral Modeling of Continuous-Time Sigma-Delta Modulators in Matlab/Simulink. In: IEEE Latin American Symposium on Circuits and Systems (LASCAS), 2013, Cusco. 2013 4th IEEE Third Latin American Symposium on Circuits and Systems (LASCAS), 2013.

  • Muller, Cristian ; AGUIRRE, P. C. C. ; Prior, Cesar Augusto ; SUSIN, A. A. ; Martins,J.B. . Reconfigurable Decimation Filter Design for a Cascade 2-2 Sigma-Delta Analog-to-Digital Converter. In: IBERCHIP Workshop, 2013, Cusco. XIX Iberchip Workshop, 2013.

  • MATOS, D. ; REINBRECHT, C. ; KREUTZ, Marcio ; CARRO, L. ; PALERMO, G. ; SUSIN, A. A. . Hierarchical and Multiple Switching NoC with Floorplan based Adaptability. In: Applied Reconfigurable Computing, 2013, Los Angeles. 9th International Symposium on Applied Reconfigurable Computing, 2013.

  • Felipe Frantz ; Lioua Labrak ; Ian O?Connor ; Débora Matos ; Carro, L. ; Susin, A. . MoNICA: A Performance- and Thermal-Aware Floorplan Tool for Heterogeneous 3D NoC-based MPSoCs. In: W5 3D Integration - Applications, Technology, Architecture, Design, Automation, and Test, 2013, Grenoble. W5 3D Integration - Applications, Technology, Architecture, Design, Automation, and Test, 2013. v. 1.

  • Matos, Debora ; REINBRECHT, CEZAR ; MOTTA, TIAGO ; Susin, Altamiro . A power-efficient hierarchical network-on-chip topology for stacked 3D ICs. In: 2013 IFIP/IEEE 21st International Conference on Very Large Scale Integration (VLSISoC), 2013, Istanbul. 2013 IFIP/IEEE 21st International Conference on Very Large Scale Integration (VLSI-SoC), 2013. p. 308.

  • Palomino, Daniel ; CAVICHIOLI, EDUARDO ; Susin, Altamiro ; Agostini, Luciano ; SHAFIQUE, MUHAMMAD ; HENKEL, JORG . Fast HEVC intra mode decision algorithm based on new evaluation order in the Coding Tree Block. In: 2013 Picture Coding Symposium (PCS), 2013, San Jose. 2013 Picture Coding Symposium (PCS), 2013. p. 209.

  • Kologeski, Anelise ; Concatto, Caroline ; Matos, Debora ; GREHS, DANIEL ; MOTTA, TIAGO ; ALMEIDA, FELIPE ; KASTENSMIDT, FERNANDA LIMA ; Susin, Altamiro ; REIS, RICARDO . Combining fault tolerance and serialization effort to improve yield in 3D Networks-on-Chip. In: 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013, Abu Dhabi. 2013 IEEE 20th International Conference on Electronics, Circuits, and Systems (ICECS), 2013. p. 125.

  • BONATTO, ALEXSANDRO C. ; Susin, Altamiro A. . Memory subsystem architecture design for multimedia applications. In: 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013, Natal. 2013 IEEE Computer Society Annual Symposium on VLSI (ISVLSI), 2013. p. 213.

  • Renner, A. ; SUSIN, A. A. . An MPEG-4 AAC decoder FPGA implementation for the Brazilian Digital Television. In: SPL - Southern Programmable Logic Conference, 2012, Bento Gonçalves. Proceedings of the VIII SPL - Southern Programmable Logic Conference, 2012.

  • DINIZ, C. M. ; SUSIN, A. A. ; BAMPI, S . FPGA Design of H.264/AVC Intra-Frame Prediction Architecture for High Resolution Video. In: SPL - Southern Programmable Logic Conference, 2012, Bento Gonçalves. Proceedings of the VIII SPL - Southern Programmable Logic Conference, 2012.

  • PALOMINO, D. ; SAMPAIO, F. ; BAMPI, S ; SUSIN, A. A. ; AGOSTINI, L. . FPGA Based Hardware Architecture for Motion Vector Predicton in H.264/AVC Encoders Targeting HD1080p Resolution. In: SPL - Southern Programmable Logic Conference, 2012, Bento Gonçalves. Proceedings of the VIII SPL - Southern Programmable Logic Conference, 2012.

  • NEGREIROS, M. ; SUSIN, A. A. ; BONATTO, A. C. ; BORIN, A. ; KLEIN, H. A. . Towards a Video Processing Architecture for SBTVD. In: SPL - Southern Programmable Logic Conference, 2012, Bento Gonçalves. Proceedings of the VIII SPL - Southern Programmable Logic Conference, 2012.

  • Palomino, Daniel ; Sampaio, Felipe ; Agostini, Luciano ; BAMPI, Sergio ; Susin, Altamiro . A memory aware and multiplierless VLSI architecture for the complete Intra Prediction of the HEVC emerging standard. In: 2012 19th IEEE International Conference on Image Processing (ICIP 2012), 2012, Orlando. 2012 19th IEEE International Conference on Image Processing, 2012.

  • REINBRECHT, C. ; MATOS, D. ; CARRO, L. ; Susin, A. ; KREUTZ, M. . MINoC: Providing configurable high throughput interconnection for MPSoCs. In: 2012 IEEE 3rd Latin American Symposium on Circuits and Systems (LASCAS), 2012, Playa del Carmen. 2012 IEEE 3rd Latin American Symposium on Circuits and Systems (LASCAS), 2012.

  • Matos, Debora ; REINBRECHT, CEZAR ; PALERMO, GIANLUCA ; MARTINELLI, JONATHAN ; Susin, Altamiro ; SILVANO, CRISTINA ; CARRO, Luigi . Floorplan-aware hierarchical NoC topology with GALS interfaces. In: 2012 IEEE International Symposium on Circuits and Systems ISCAS 2012, 2012, Seoul. 2012 IEEE International Symposium on Circuits and Systems, 2012. p. 652.

  • BONATTO, A. C. ; BORIN, A. ; SUSIN, A. A. . Multichannel SDRAM Controller Design for H.264/ AVC Video Decoder. In: VII Southern Programmable Logic Conference, 2011, Córdoba. Proceedings of the VII Sothern Programmable Logic Conference, 2011.

  • SOARES, A. B. ; BONATTO, A. C. ; SUSIN, A. A. . Integration Issues on the Development of an H.264/AVC Video Decoder SoC for SBTVD Set Top Box. In: 24th Symposium On Integrated Circuits and Systems Design - SBCCI 2011, 2011, João Pessoa. Proceedings of the 24th Symposium On Integrated Circuits and Systems Design, 2011.

  • HUSEMANN, R. ; ROESLER, V. ; LIMA, J. V. ; SUSIN, A. A. . Efficient Hardware Solution for Practical Intra H.264/SVC Video Encoder Implementation. In: 24th Symposium on Integrated Circuits and Systems Desing - SBCCI 2011, 2011, João Pessoa. Proceedings of the 24th Symposium on Integrated Circuits and Systems Desing - SBCCI 2011, 2011.

  • PALOMINO, D. ; CORREA, G. ; DINIZ, C. M. ; BAMPI, S ; AGOSTINI, L. ; SUSIN, A. A. . Algorithm and Hardware Design of Fast Intra-Frame Mode Decision Module for H.264/AVC Encoders. In: 24th Symposium on Integrated Circuits and Systems Design - SBCCI 2011, 2011, João Pessoa. Proceedings of the 24th Symposium on Integrated Circuits and Systems Design - SBCCI 2011, 2011.

  • HUSEMANN, R. ; SUSIN, A. A. ; KINTSCHNER, R. ; LIMA, J. V. ; ROESLER, V. . Reuse of Flexible Hardware Modules for Practical Implementation of an Intra H.264/SVC Video Encoder. In: International Midwest Symposium on Circuit and Systems, 2011, Seul. Proceedings of the 54th International Midwest Symposium on Circuit and Systems, 2011.

  • MATOS, D. ; PALERMO, G. ; ZACCARIA, V. ; REINBRECHT, C. ; SUSIN, A. A. ; SILVANO, C. ; Carro, L. . Floorplanning-Aware Design Space Exploration for Application-Specificc Hierarchical Networks-on-Chip. In: Workshop on Network on Chip Architectures - NoCARC, 2011, Porto Alegre. Workshop on Network on Chip Architectures - NoCARC, 2011.

  • DINIZ, C. M. ; Zatt, B. ; SAMPAIO, F. ; PALOMINO, D. ; THIELE, C. ; Agostini,L. ; SUSIN, A. A. ; BAMPI, S . High Throughput H.264/AVC Intra-Frame Encoding Loop Architecture for HD1080p. In: IEEE International Symposium on Circuits and Systems (ISCAS'11), 2011, Rio de Janeiro. IEEE International Symposium on Circuits and Systems (ISCAS'11), 2011.

  • Diniz, Claudio ; Zatt, Bruno ; Thiele, Cristiano ; Susin, Altamiro ; BAMPI, Sergio ; Sampaio, Felipe ; Palomino, Daniel ; Agostini, Luciano . A high throughput H.264/AVC intra-frame encoding loop architecture for HD1080p. In: 2011 IEEE International Symposium on Circuits and Systems (ISCAS), 2011, Rio de Janeiro. 2011 IEEE International Symposium of Circuits and Systems (ISCAS), 2011.

  • Palomino, Daniel ; CORRÊA, GUILHERME ; Diniz, Claudio ; BAMPI, Sérgio ; Agostini, Luciano ; Susin, Altamiro . Algorithm and hardware design of a fast intra-frame mode decision module for h.264/AVC encoders. In: the 24th symposium, 2011, João Pessoa. Proceedings of the 24th symposium on Integrated circuits and systems design - SBCCI '11. New York: ACM Press, 2011.

  • Matos, Debora ; PALERMO, GIANLUCA ; ZACCARIA, VITTORIO ; REINBRECHT, CEZAR ; Susin, Altamiro ; SILVANO, CRISTINA ; CARRO, Luigi . Floorplanning-aware design space exploration for application-specific hierarchical networks on-chip. In: the 4th International Workshop, 2011, Porto Alegre. Proceedings of the 4th International Workshop on Network on Chip Architectures - NoCArc '11. New York: ACM Press, 2011.

  • MATOS, D. ; CARRO, L. ; SUSIN, A. A. . Associating packets of heterogeneous cores using a synchronizer wrapper for NoCs. In: IEEE International Symposium on Circuits and Systems (ISCAS), 2010, Paris. Proceedings of 2010 IEEE International Symposium on Circuits and Systems (ISCAS), 2010. p. 4177-4180.

  • MATOS, D. ; CONCATTO, C. ; KOLOGESKI, A. ; CARRO, L. ; KASTENSMIDT, Fernanda Gusmão de Lima ; SUSIN, A. A. ; KREUTZ, Marcio . Monitor-adapter coupling for NOC performance tuning. In: International Conference on Embedded Computer Systems: Architectures, MOdeling and Simulation, 2010. 2010 International Conference on Embedded Computer Systems (SAMOS). p. 193-199.

  • MATOS, D. ; COSTA, M. ; CARRO, L. ; SUSIN, A. A. . Network Interface to Synchronize Multiple Packets on NoC-based Systems-on-Chip. In: VLSI System on Chip Conference (VLSI-SoC), 2010 18th IEEE/IFIP, 2010, Madrid. VLSI System on Chip Conference (VLSI-SoC), 2010 18th IEEE/IFIP, 2010. p. 31-36.

  • HUSEMANN, R. ; KINTSCHNER, R. ; ROESLER, V. ; LIMA, J. V. ; SUSIN, A. A. . Proposal of an improved motion estimation module for SVC. In: SAC'2010 ACM Symposium on Applied Computing, 2010, Sierre. Proceedings of the 2010 ACM Symposium on Applied Computing, 2010. p. 1936-1940.

  • HUSEMANN, R. ; MAJOLO, M. ; ROESLER, V. ; LIMA, J. V. ; SUSIN, A. A. . Highly efficient forward two-dimensional DCT module architecture for H.264/SVC. In: Rapid System Prototyping (RSP), 2010 21st IEEE International Symposium on, 2010, Fairfax. Proceedings of the IEEE International Symposium on Rapid System Prototyping, 2010. p. 1-7.

  • HUSEMANN, R. ; MAJOLO, M. ; SUSIN, A. A. ; ROESLER, V. ; LIMA, J. V. . Highly Efficient Transforms Module Solution for a H.264/SVC Encoder. In: ISVLSI 2010 IEEE Computer Society Annual Symposium on VLSI, 2010, Lixouri. Proceedings IEEE Computer Society Annual Symposium on VLSI. IEEE: IEEE/IET Electronic Library (IEL), 2010. p. 86-91.

  • HUSEMANN, R. ; MAJOLO, M. ; SUSIN, A. A. ; ROESLER, V. ; LIMA, J. V. . New Integrated Architecture for H.264 Transform and Quantization Hardware Implementation. In: 53rd IEEE International Midwest Symposium on Circuits and Systems (MWSCAS), 2010, 2010, Seattle. Proceedingts 53rd IEEE International Midwest Symposium on Circuits and Systems (MWSCAS), 2010, 2010. p. 379-382.

  • HUSEMANN, R. ; MAJOLO, M. ; SUSIN, A. A. ; ROESLER, V. ; LIMA, J. V. . Hardware Integrated Quantization Solution for Improvement of Computational H.264 Encoder Module. In: 18th IEEE/IFIP International Conference on VLSI and Systems-on-Chip (VLSI-SoC), 2010, Madrid. Proceedings 18th IEEE/IFIP International Conference on VLSI and Systems-on-Chip (VLSI-SoC), 2010. p. 316-321.

  • BONATTO, A. C. ; BORIN, A. ; Renner, A. ; SUSIN, A. A. ; Silva, L.M. ; BAMPI, S . A 720p H.264/AVC decoder ASIC implementation for digital television set-top boxes. In: SBCCI, 2010, São Paulo. SBCCI '10 Proceedings of the 23rd symposium on Integrated circuits and system design, 2010. p. 168-173.

  • BONATTO, A. C. ; BORIN, A. ; SUSIN, A. A. . Controlador DDR SDRAM Multicanal de Alta Velocidade Aplicado à Decodificação H.264/AVC. In: Workshop Iberchip, 2010, Foz do Iguaçu. XVI Workshop Iberchip, 2010.

  • CONCATTO, C. ; MATOS, D. ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda Gusmão de Lima ; SUSIN, A. A. . NoC Power Optimization Using a Reconfigurable Router. In: IEEE Computer Society Annual Symposium on VLSI - ISVLSI, 2009, Tampa. IEEE Computer Society Annual Symposium on VLSI - ISVLSI, 2009.

  • MATOS, D. ; CONCATTO, C. ; KREUTZ, Marcio ; CARRO, Luigi ; KASTENSMIDT, Fernanda Gusmão de Lima ; SUSIN, A. A. . The Need for Reconfigurable Routers in Networks-on-Chip. In: Applied Reconfigurable Computing, 2009, Karlsruhe. 5th international workshop, ARC 2009. Berlin: Springer, 2009. v. 1. p. 275-280.

  • ROSA, L. Z. P. ; MATOS, D. ; PORTO, M. S. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . Arquitetura de Alto Desempenho para o Algoritmo de Estimação de Movimento SDS-DIC com Múltiplos Quadros de Referência. In: XV Workshop Iberchip, 2009, Buenos Aires. XV Workshop Iberchip, 2009. v. 2. p. 567-572.

  • SILVA, T. L. ; AGOSTINI, L. ; BAMPI, Sergio ; SUSIN, A. A. . Scalable Motion Vector Predictor for H.264/SVC Video Coding Standard Targeting HDTV. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 207-210.

  • SILVA, T. L. ; REDIESS, F. ; CORREA, G. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . Design, Synthesis and Validation of an Upsampling Architecture for the H.264 Scalable Extension. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 247-250.

  • Rosa, V.S. ; SUSIN, A. A. ; BAMPI, Sergio . A High Performance H.264 Deblocking Filter Hardware Architecture. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 255-258.

  • ROSA, L. ; MATOS, D. ; PORTO, M. S. ; SUSIN, A. A. ; BAMPI, Sergio ; AGOSTINI, L. . SDS-DIC Architecture with Multiple Reference Frames for HDTV Motion Estimation. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 263-266.

  • LORENCETTI, M. ; PEREIRA, F. ; SUSIN, A. A. . H.264/AVC Video Decoder Prototyping in FPGA with Embedded Processor for the SBTVD Digital Television System. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 243-246.

  • SILVA, T. L. ; PEREIRA, F. ; AGOSTINI, L. ; BAMPI, Sergio ; SUSIN, A. A. . High Performance and Low Cost CAVLD Architecture for H.264/AVC Decoder. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 235-238.

  • DINIZ, C. M. ; Zatt, B. ; AGOSTINI, L. ; BAMPI, Sergio ; SUSIN, A. A. . A Real Time H.264/AVC Main Profile Intra Frame Prediction Hardware Architecture for High Definition Video Coding. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 227-230.

  • Zatt, B. ; DINIZ, C. M. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . SystemC Modeling for H.264/AVC Intra Frame Video Encoder. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 251-254.

  • MATOS, D. ; ROSA, L. ; BAMPI, Sergio ; SUSIN, A. A. . High Performance FIR Filter Using ARM Core. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 141-144.

  • FERREIRA, V. ; WIRTH, G. ; SUSIN, A. A. . Model for S.E.T propagation in CMOS Quaternary Logic. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 193-196.

  • BONATTO, A. C. ; SOARES, A. B. ; SUSIN, A. A. . Implementing High Speed DDR SDRAM memory controller for a XUPV2P and SMT395 Sundance Development Board. In: 24th South Symposium on Microelectronics, 2009, Pelotas. 24th South Symposium on Microelectronics, 2009. p. 149-152.

  • MATOS, D. ; CONCATTO, C. ; KOLOGESKI, A. ; CARRO, Luigi ; Kastensmidt, F.L. ; SUSIN, A. A. ; KREUTZ, Marcio . Adaptive Router Architecture Based on Traffic Behavior Observability. In: Second International Workshop on Network On Chip Architectures, 2009, Atlanta. Proceedings of the 2nd International Workshop on Network on Chip Architectures. New York: ACM, 2009. p. 17-22.

  • Zatt, B. ; DINIZ, C. M. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . SystemC Modeling of an H.264/AVC Intra Frame Encoder Architecture. In: 16 Th IFIP/IEEE International Conference on Very Large Scale of Integration, 2008, Rhodes. 16 Th IFIP/IEEE International Conference on Very Large Scale of Integration, 2008.

  • SAMPAIO, F. ; REDIESS, F. ; FONSECA, C. ; BAMPI, S ; SUSIN, A. A. ; AGOSTINI, L. . Architectural Design for Forward and Inverse Transforms of H.264/AVC Standard Focusing in the Intra Frame Coder. In: 16th IFIP/IEEE International Conference on Very Large Scale of Integration, 2008, Rhodes. 16th IFIP/IEEE International Conference on Very Large Scale of Integration, 2008.

  • BORIN, A. ; BONATTO, A. C. ; SUSIN, A. A. . A New March Sequence to Fit DDR SDRAM Test in Burst Mode. In: 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08, 2008, Gramado. 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08. New York: Association for Computing Machinery-ACM, 2008. p. 28-33.

  • PAULA, L. S. ; BAMPI, S ; SUSIN, A. A. . A Wide Band CMOS Differential Voltage-Controlled Ring Oscillator. In: 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08, 2008, Gramado. 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08. New York: Association for Computing Machinery-ACM, 2008. p. 85-89.

  • PORTO, M. S. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, S . Architectural Design for the New QSDS with Dynamic Iteration Control Motion Estimation Algorithm Targeting HDTV. In: 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08, 2008, Gramado. 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08. New York: Association for Computing Machinery-ACM, 2008. p. 216-221.

  • HUSEMANN, R. ; SUSIN, A. A. ; ROESLER, V. . A New Pipelined Architecture of H.264/MPEG-4 AVC Deblocking Filter. In: 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08, 2008, Gramado. 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08. New York: Association for Computing Machinery-ACM, 2008. p. 222-227.

  • Zatt, B. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, S . High Throughput Architecture for H.264/AVC Motion Compensation Sample Interpolator for HDTV. In: 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08, 2008, Gramado. 21st Symposium on Integrated Circuits and Systems Design-SBCCI'08. New York: Association for Computing Machinery-ACM, 2008. p. 228-232.

  • BONATTO, A. C. ; SOARES, A. B. ; SUSIN, A. A. . Test Method for External DDR SDRAM Memory. In: IBERCHIP XIV Workshop, 2008, Puebla. IBERCHIP XIV Workshop, 2008.

  • BONATTO, A. C. ; SOARES, A. B. ; SUSIN, A. A. . DDR-SDRAM Memory Controller Validation for FPGA Synthesis. In: 9th IEEE Latin American Workshop, 2008, Puebla. 9th IEEE Latin American Workshop, 2008.

  • Crovato, César David Paredes ; SUSIN, A. A. . A Kernel For Recursive Phase-Corrected Wavelet Transform For Power Quality Assessment. In: 13th International Conference on Harmonics and Quality of Power, 2008, Wollongong. Anais, 2008.

  • Rosa, V.S. ; Tassoni, W.S. ; Azevedo Filho, A.P. ; Zatt, B. ; AGOSTINI, L. ; BAMPI, S ; SUSIN, A. A. . FPGA prototyping strategy for a H.264/AVC video decoder. In: 18th IEEE/IFIP International Workshop on Rapid System Prototyping, 2007, Porto Alegre. 18th IEEE/IFIP International Workshop on Rapid System Prototyping, 2007.

  • NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Digital Generation of Signals for Low Cost RF BIST. In: 12th IEEE European Test Symposium, 2007, Freiburg. 12th IEEE European Test Symposium, 2007. p. 49-54.

  • NEGREIROS, Marcelo ; SOUZA JÚNIOR, Adão de ; CARRO, Luigi ; SUSIN, A. A. . RF Digital Signal Generation Beyond Nyquist. In: 25th IEEE VLSI Test Symmposium, 2007, Berkeley. 25th IEEE VLSI Test Symmposium, 2007. p. 15-22.

  • PARRAGA, A. ; PETTERSON, J. ; SUSIN, A. A. ; CRAENE, M. ; MACQ, B. . Non-rigid registration methods assessment of 3D CT images for head-neck. In: Spie Medical Imaging, 2007, San Diego. Spie Medical Imaging, 2007.

  • PARRAGA, A. ; SUSIN, A. A. ; PETTERSON, J. ; MACQ, B. ; CRAENE, M. . Quality Assessment of Non-Rigid Registration Methods For Atlas-Based Segmentation in Head-Neck Radiotherapy. In: 32nd International Conference on Acoustics, Speech, and Signal Processing, 2007, Honolulu. Proceedings of 32nd International Conference on Acoustics, Speech, and Signal Processing, 2007.

  • PARRAGA, A. ; SUSIN, A. A. ; PETTERSON, J. ; MACQ, B. ; CRAENE, M. . 3D Atlas Building in the Context of Head and Neck Radiotherapy Based on Dense Deformation Fields. In: XX Brazilian Symposium on Computer Graphics and Image Processing, 2007, Belo Horizonte. proceedings of the XX Brazilian Symposium on Computer Graphics and Image Processing, 2007.

  • PORTO, M. S. ; SUSIN, A. A. ; BAMPI, Sergio ; ROSA, L. Z. P. ; AGOSTINI, L. . High Throughput Hardware Architecture for Motion Estimation with 4:1 Pel Subsampling Targeting Digital Television Applications.. In: IEEE Pacific Rim Symposium on Image Video and Technology, 2007, Santiago. IEEE Pacific Rim Symposium on Image Video and Technology, 2007.

  • SILVA, T. L. ; DINIZ, C. M. ; VORTMANN, J. A. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . A Pipelined 8×8 2-D Forward DCT Hardware Architecture for H.264/AVC High Profile Encoder.. In: IEEE Pacific Rim Symposium on Image Video and Technology, 2007, Santiago. IEEE Pacific Rim Symposium on Image Video and Technology, 2007.

  • Zatt, B. ; FERREIRA, V. ; AGOSTINI, L. ; WAGNER, Flávio Rech ; SUSIN, A. A. ; BAMPI, Sergio . Motion Compensation Hardware Accelerator Architecture for H.264/AVC.. In: IEEE Pacific-Rim Symposium on Image and Video Technology, 2007, Santiago. Lecture Notes in Computer Science - Advances on Image and Video Technology, 2007. v. 4872. p. 24-35.

  • Zatt, B. ; Azevedo Filho, A.P. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . H.264/AVC HDTV Motion Compensation Soft IP. In: IP Based Eletronic System Conference & Exibition 2007, 2007, Grenoble. IP Based Eletronic System Conference & Exibition 2007, 2007.

  • Zatt, B. ; Azevedo Filho, A.P. ; SUSIN, A. A. ; BAMPI, Sergio . Preditor de Vetores de Movimento para o Padrão H.264/AVC Perfil Main. In: XIII IBERCHIP Workshop, 2007, Lima. XIII IBERCHIP Workshop, 2007.

  • Zatt, B. ; Azevedo Filho, A.P. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . Memory Hierarchy Targeting Bi-Predictive Motion Compensation for H.264/AVC Decoder. In: IEEE Computer Society Annual Symposium on VLSI, 2007, Porto Alegre. IEEE Computer Society Annual Symposium on VLSI, 2007. p. 445-446.

  • PORTO, M. S. ; BAMPI, Sergio ; SUSIN, A. A. ; ROSA, L. Z. P. ; RIDIESS, F. ; PETRY, R. ; AGOSTINI, L. . Investigation of Motion Estimation Algorithms Targeting High Resolution Digital Video Compression. In: ACM XIII Brazilian Symposium on Multimedia and the Web, 2007, Gramado. ACM XIII Brazilian Symposium on Multimedia and the Web, 2007.

  • Zatt, B. ; Azevedo Filho, A.P. ; AGOSTINI, L. ; SUSIN, A. A. ; BAMPI, Sergio . MoCHA: a Motion Compensation Architecture for H.264/AVC Main Profile. In: XXII Seminário de Microeletrônica (SIM), 2007, Porto Alegre. XXII Seminário de Microeletrônica (SIM), 2007.

  • ZEFERINO, Cesar Albenes ; BRUCH, Jason Valmor ; PEREIRA, Thiago Felski ; KREUTZ, Marcio ; SUSIN, A. A. . Avaliação de desempenho de Rede-em-Chip modelada em SystemC. In: WORKSHOP DE DESEMPENHO DE SISTEMAS COMPUTACIONAIS E DE COMUNICAÇÃO (WPERFORMANCE 2007), 2007, Rio de Janeiro. Anais do Congresso da Sociedade Brasileira de Computação. Porto Alegre: Sociedade Brasileira de Computação, 2007. p. 559-578.

  • SOARES, A. B. ; CARRO, Luigi ; SUSIN, A. A. . Reconfigurable Communications for Image Processing Applications. In: 13th Reconfigurable Architectures Workshop, 2006, Rhodes Island. 13th Reconfigurable Architectures Workshop, 2006.

  • SOARES, A. B. ; SUSIN, A. A. ; GUIMARÃES, Leticia Vieira . Automatic Generation of Neural Networks for Image Processing. In: 2006 IEEE International Symposium on Circuits and Systems, 2006, Island of Kos. 2006 IEEE International Symposium on Circuits and Systems, 2006. p. 3201-3204.

  • NGOUANGA, A. ; SASSATELI, G. ; TORRES, L. ; GIL, T. ; SOARES, A. B. ; SUSIN, A. A. . A contextual resources use: a proof of concept through the APACHES? platform. In: DDECS06-The IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, 2006, Praga. he IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, 2006.

  • NGOUANGA, A. ; SASSATELI, G. ; TORRES, L. ; GIL, T. ; SOARES, A. B. ; SUSIN, A. A. . Run-time resources management on coarse grained, packet-switching reconfigurable architecture: a case study through the APACHES? platform. In: INTERNATIONAL WORKSHOP ON APPLIED RECONFIGURABLE COMPUTING, 2006, Delft. INTERNATIONAL WORKSHOP ON APPLIED RECONFIGURABLE COMPUTING, 2006.

  • CANTO FILHO, A. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Filtragem de Cores em Exames de Citologia Oncótica. In: X CBIS2006 Congresso Brasileiro de Informática em Saúde, 2006, Florianópolis. X CBIS2006 Congresso Brasileiro de Informática em Saúde, 2006. p. 633-637.

  • HAUPT, A. G. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Acompanhamento e Extração de Informações de Veículos. In: XVIISIBGRAPI 2006, XVII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Teses e Dissertações, 2006, Manaus. XVIISIBGRAPI 2006, XVII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Teses e Dissertações, 2006.

  • BANDEIRA, M. V. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Localização de Imagens ao Microscópio Utilizando Processamento Digital de Imagens. In: XVIISIBGRAPI 2006, XVII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Teses e Dissertações, 2006, Manaus. XVIISIBGRAPI 2006, XVII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Teses e Dissertações, 2006.

  • BANDEIRA, M. V. ; FIGUEIRO, T. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . LOCALIZAÇÃO DE IMAGENS AO MICROSCÓPIO UTILIZANDO PROCESSAMENTO DIGITAL DE IMAGEM. In: XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006, São Pedro. XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006. p. 97-100.

  • GUIMARÃES, Leticia Vieira ; SOUZA, V. ; CANTO FILHO, A. ; GRAUDENZ, M. S. ; SUSIN, A. A. . CLASSIFICAÇÃO AUTOMÁTICA DE IMAGENS PARA UM SISTEMA DE AQUISIÇÃO PARA EXAMES PAPANICOLAU UTILIZANDO LÓGICA DIFUSA. In: XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006, São Pedro. XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006. p. 125-128.

  • SILVA JUNIOR, D. P. ; Muller, A.F. ; SANCHES, P. R. S. ; C. ILHA, L. H. ; MOREIRA, M. A. F. ; MENNA-BARRETO, S. S. ; SUSIN, A. A. ; NOHAMA, P. . EQUIPAMENTO DE BIOTELEMETRIA PARA MONITORAMENTO EM TEMPO REAL DO TESTE DA CAMINHADA DE SEIS MINUTOS. In: XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006, São Pedro. XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006. p. 720-723.

  • FIGUEIRO, T. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; BITTAR, C. ; SUSIN, A. A. . Detecção Automática de Reticulócitos por Processamento Digital de Imagens. In: XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006, São Pedro. XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006. p. 145-148.

  • FIGUEIRO, T. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . LOW COST DERMATOSCOPE FOR TELEMEDICINE. In: XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006, São Pedro. XX Congresso Brasileiro de Engenharia Biomédica ? CBEB2006, 2006. p. 704-707.

  • MONMA, Y. ; FIGUEIRO, T. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Image Mosaic Construction on DSP.. In: SBCCI/SFORUM, 2006, Ouro Preto. Fórum Estudantil de Microeletrônica, 2006.

  • MONMA, Y. ; GUIMARÃES, Leticia Vieira ; CANTO FILHO, A. ; SUSIN, A. A. . Image Mosaic Construction for Simulation of Glass Slide Acquisition.. In: Brazilian Symposium on Computer Graphics and Image Processing,, 2006, Manaus. Workshop of undergraduate works, 2006.

  • MONMA, Y. ; GUIMARÃES, Leticia Vieira ; CANTO FILHO, A. ; SUSIN, A. A. . An Interface for Image Mosaic Construction Applied to Cytopathology.. In: Brazilian Symposium on Computer Graphics and Image Processing, 2006, Manaus. Technical Posters, 2006.

  • Tassoni, W.S. ; SUSIN, A. A. . IP Core for an H.264 Decoder SoC. In: XV IP-Based SoC Design, 2006, Grenoble. XV IP-Based SoC Design, 2006.

  • Tassoni, W.S. ; Berriel, E.A. ; SUSIN, A. A. ; BAMPI, S . Architecture of an HDTV Intraframe Predictor for an H.264 Decoder. In: XIV IFIP International Conference on Very Large Scale Integration, 2006, NICE. XIV IFIP International Conference on Very Large Scale Integration, 2006.

  • Tassoni, W.S. ; SUSIN, A. A. . Real-Time 4x4 Intraframe Prediction Architecture for an H.264 Decoder.. In: VI ITS - IEEE International Telecommunications Symposium, 2006, Fortaleza. VI ITS - IEEE International Telecommunications Symposium, 2006.

  • Tassoni, W.S. ; SUSIN, A. A. . A Real-time 4x4 Intrafame Prediction for an H.264 Decoder. In: XXI South Symposium on Microeletronics, 2006, Porto Alegre. XXI South Symposium on Microeletronics, 2006.

  • AGOSTINI, L. ; Azevedo Filho, A.P. ; ROSA, V. ; Berriel, E.A. ; SANTOS, T. ; PINTO, A. C. ; BAMPI, Sergio ; SUSIN, A. A. . Projeto em FPGA de um Decodificador para Vídeo de Alta Definição Utilizando o Perfil Main do Padrão H.264/AVC. In: TVDI 2006 - IV Fórum de Oportunidades em Televisão Digital Interativa, 2006, Poços de Caldas. TVDI 2006 - IV Fórum de Oportunidades em Televisão Digital Interativa, 2006.

  • NEGREIROS, M. ; Carro, L. ; SUSIN, A. A. . An Improved RF Loopback for Test Time Reduction. In: Design Automation & Test in Europe - DATE 2006, 2006, Los Alamitos. Proceedings, 2006. v. 1. p. 646-651.

  • KREUTZ, M e ; SUSIN, A. A. . INTERFACE-BASED PROGRAMMING MODEL FOR NoC ARCHITECTURE EVALUATION. In: Iberchip 2005, 2005, Salvador. Iberchip 2005 Proceedings, 2005. v. 1. p. 23-26.

  • CARDOZO, R ; KREUTZ, Marcio ; CARRO, Luigi ; SUSIN, A. A. . Design Space Exploration on Heterogeneous Networks-on-Chip. In: ISCAS 2005 IEEE, 2005, Kobe. ISCAS 2005 IEEE Proceedings, 2005. v. 1. p. 428-431.

  • MARCON, C. M. ; KREUTZ, M e ; CALAZANS, N. L. ; SUSIN, A. A. . Models for Embedded Application Mapping onto NoCs: Timing Analysis. In: RSP 2005, 2005, Montreal. RSP 2005 Proceedings, 2005.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Noise Figure Evaluation Using Low Cost BIST. In: DESIGN, AUTOMATION AND TEST IN EUROPE - DATE 2005, 2005, Messe Munich. ACM SIGDA PUBLICATIONS ON CDROM, 2005.

  • MARCON, C. M. ; CALAZANS, N. L. ; MORAES, F. ; SUSIN, A. A. ; REIS, I. ; HESSEL, F. . Exploring NoC Mapping Strategies: An Energy and Timing Aware Technique.. In: DESIGN, AUTOMATION AND TEST IN EUROPE CONFERENCE AND EXHIBITION - DATE´05,, 2005, Munich. DESIGN, AUTOMATION AND TEST IN EUROPE CONFERENCE AND EXHIBITION - DATE´05 Proceedings, 2005. v. 1. p. 502-507.

  • SUSIN, A. A. ; KREUTZ, Marcio ; CARRO, L. ; MARCON, C. M. ; CALAZANS, N. L. . Energy and Latency Evaluation of NoC Topologies.. In: IEEE SYMPOSIUM ON CIRCUITS AND SYSTEMS - ISCAS´05,, 2005, Kobe. IEEE SYMPOSIUM ON CIRCUITS AND SYSTEMS - ISCAS´05 Proceedings, 2005. v. 1. p. 5866-5869.

  • MARCON, C. M. ; BORIN, A. ; SUSIN, A. A. ; CARRO, L. ; WAGNER, Flavio . Time and Energy Efficient Mapping of Embedded Applications onto NoCs.. In: ASP-DAC, 2005, Shangai. ASP-DAC Proceedings, 2005.

  • LOPES, C. D. ; ZARRO, M. A. ; SUSIN, A. A. . The use of Wavelet Transform as a preprocessor for the neural network classification of EEG signals. In: The IASTED International Conference on Biomedical Engineering, 2005, Innsbruck. IASTED BioMED 2005 Proceedings, 2005. p. 397-400.

  • SOARES, A. B. ; GUIMARÃES, L. V. ; CORDEIRO, V. ; SUSIN, A. A. . Gradient Pile Up for edge detection on hardware. In: ISCAS 2005, 2005, Kobe. ISCAS 2005 Proceedings, 2005. p. 5834-5837.

  • SUSIN, A. A. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; ORTIZ, J. C. ; FIGUEIRO, T. . Automatic Monitoring of Polymers Flux Using Image Processing. In: 18th international Congress of Mechanical Engineering, 2005, Ouro Preto. 18th international Congress of Mechanical Engineering, 2005.

  • GUIMARÃES, Leticia Vieira ; SUSIN, A. A. ; SOARES, A. B. ; FIGUEIRO, T. ; ORTIZ, J. C. . Metallic Particle Detection In Lubrificant Oil Using Image Processing. In: 18th International Congress of mechanical Engineering, 2005, Ouro Preto. 18th International Congress of mechanical Engineering, 2005.

  • SUSIN, A. A. ; KREUTZ, Marcio ; MARCON, C. M. ; CARRO, Luigi ; WAGNER, Flávio Rech . Design Space Exploration Comparing Homogeneous and Heterogeneous Network-on-Chip Architectures. In: Symposium on Integrated Circuits and Systems Design, 2005, Florianópolis. 18th Symposium on Integrated Circuits and Systems Design - SBCCI 05, 2005.

  • SUSIN, A. A. ; PALMA, J. ; MARCON, C. M. ; MORAES, F. ; REIS, I. ; CALAZANS, N. L. . Mapping Embedded Systems onto NoCs - The Traffic Effect on Dynamic Energy Estimation. In: Symposium on Integrated Circuits and Systems Design - SBCCI 2005, 2005, Florianópolis. 8th Symposium on Integrated Circuits and Systems Design - SBCCI 2005, 2005.

  • SUSIN, A. A. ; MARCON, C. M. ; PALMA, J. ; CALAZANS, N. L. ; MORAES, F. ; REIS, I. . Modeling the Traffic Effect for the Application Cores Mapping Problem onto NoCs.. In: IFIP International Conference on Very Large Scale Integration, 2005, Perth. IFIP International Conference on Very Large Scale Integration, 2005.

  • LOPES, C. D. ; SCHULER, e ; ENGEL, P. M. ; SUSIN, A. A. . ERP Signals identification of individuals at Risk or Alcoholism using learning Vector Quantization Network. In: IEEE 2005 Symposium on Computational Intelligence in Bioinformatics and Computational Biology, 2005, La Jolla, California. IEEE 2005 Symposium on Computational Intelligence in Bioinformatics and Computational Biology, 2005. p. 1-5.

  • NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Low Resolution AD Converters Applied to Analog Testing.. In: 6th IEEE Latin American Test Workshop, 2005, Salvador. Digest of Papers, 2005. p. 258-262.

  • FIGUEIRO, T. ; CORDEIRO, V. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . H.264 Implementation Test Using the Reference Software. In: XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de TV Digital e Interativa, 2005, Natal. XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de TV Digital e Interativa, 2005.

  • FIGUEIRO, T. ; SCHUCH, N. ; CORDEIRO, V. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Acquisition and Image Processing System for Digital Dermatoscopy. In: XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, 2005, Natal. XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, 2005.

  • FIGUEIRO, T. ; SCHUCH, N. ; CORDEIRO, V. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . Automatic Detection of Blood Cells on Color Images using Image Matching and Flood Map. In: XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Iniciação Científica, 2005, Natal. XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Iniciação Científica, 2005.

  • FIGUEIRO, T. ; SCHUCH, N. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . A Method for Automatic Detection of Blood Cells on Images using Image Correlation and Connected Components. In: XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Iniciação Científica, 2005, Natal. XVIII SIBGRAPI 2005, XVIII Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Workshop de Iniciação Científica, 2005.

  • SUSIN, A. A. ; ZEFERINO, C. A. ; KREUTZ, Marcio . RaSoC: A Router Soft-Core for Networks-on-Chip. In: Design, Automation and Test in Europe, 2004, Paris. DATE´04 Designers´ Forum. Los Alamitos: IEEE Computer Society, 2004. v. 1. p. 198-203.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Low Cost Analog Testing of RF Signals Paths. In: Date´04, 2004, Paris. DATE´04. Los Alamitos-California: IEEE Computing Society, 2004. v. 1. p. 293-297.

  • MAINARDI, J. ; SOUZA JUNIOR, A ; CARRO, L. ; SUSIN, A. A. . A COMPARISON OF TOTALLY DIGITAL ADCS FOR SOCS. In: ISCAS´2004 IEEE International Symposium on Circuits and Systems, 2004, Vancouver-Canadá. Proceedings of 2004 IEEE International Symposium on Circuits and Systems, 2004. v. I. p. I-641-I-644.

  • NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . A Method to Evaluate Noise Figure Suitable for BIST. In: 10th IEEE International Mixed-Signals Testing Workshop, 2004, Portland. 10th IEEE International Mixed-Signals Testing Workshop (IMSTW?2004), 2004. v. 1.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Low Cost On-Line Testing of RF Circuits. In: 10th IEEE International On-Line Testing Symposium (IOLTS'04), 2004, Funchal. 10th IEEE International On-Line Testing Symposium (IOLTS'04), 2004. v. 1. p. 73-78.

  • GUIMARÃES, L. V. ; SUSIN, A. A. ; SOARES, A. B. ; CORDEIRO, V. . Gradient Pile up Algorithm for Edge Enhancement and Detection. In: Image Analysis and Recognition: International Conference ICIAR, 2004, Porto. Lecture Notes in Computer Science. Heidelberg: Springer Verlag, 2004. v. 1. p. 187-194.

  • NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Towards a BIST technique for noise figure evaluation. In: European Test Symposium, 2004, Ajaccio. Proceedings European Test Symposium, 2004. v. 1. p. 122-126.

  • MARCON, C. M. ; AMORY, A. ; LUBASZEWSKI, Marcelo Soares ; SUSIN, A. A. ; CALAZANS, N. L. ; MORAES, F. ; HESSEL, F. . Applying Memory Test to Embedded Systems. In: LATW 2004 - 5TH IEEE LATIN-AMERICAN TEST WORKSHOP, 2004, Cartagena. Proceedings 5TH IEEE LATIN-AMERICAN TEST WORKSHOP, 2004. v. 1. p. 43-48.

  • HESSEL, F. ; ROSA, V. ; REIS, I. ; PLANNER, R. ; MARCON, C. M. ; SUSIN, A. A. . Abstract RTOS modeling for embedded systems. In: 15th IEEE International Workshop on Rapid System Prototyping, 2004, Genebra. 15th IEEE International Workshop on Rapid System Prototyping (RSP 2004), 2004. v. 1. p. 210-216.

  • SOARES, A. B. ; BOSCHETTI, M. ; CARRO, Luigi ; SUSIN, A. A. ; WAGNER, Flávio Rech . Consumption Analysis in Architectures for the Wavelet Transform Processing. In: X Workshop Iberchip, 2004, Cartagena de Indias. Digest of Papers - X Workshop Iberchip, 2004. v. 1.

  • NEGREIROS, Marcelo ; CARRO, Luigi ; SUSIN, A. A. . Low Cost Test of RF Circuits Using Noise Reference. In: Design, Automation and Test Conference (DATE'04), 2004, Paris. Proceedings Design, Automation and Test Conference (DATE'04), 2004. v. 1.

  • LOPES, C. D. ; MAINARDI, J. ; ZARRO, M. A. ; SUSIN, A. A. . Classification of Event-related potentials in individuals at risk for alcoholism using wavelet transform and artificial neural network.. In: IEEE Symposium on Caomputational Intelligence in Bioinformatics and Computacional Biology, 2004, San Diego. IEEE Proceedings, 2004. p. 123-128.

  • INDUSIAK, L. ; KREUTZ, M ; SUSIN, A. A. . UML-DRIVEN DESIGN SPACE DELIMITATION AND EXPLORATION: A CASE STUDY ON NETWORKS-ON-CHIP. In: IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, 2004, 2004, Tatranská Lomnika. IEEE Workshop on Design and Diagnostics of Electronic Circuits and Systems, 2004, 2004. p. 5-12.

  • LOPES, C. D. ; GUIMARÃES, L. V. ; SUSIN, A. A. . 4th IEEE Latin American Test Workshop (LATW'03). In: IEEE International Symposium on circuits and Systems, 2004, 2004, Kobe. IEEE International Symposium on circuits and Systems, 2004 Proceedings, 2004.

  • SOARES, A. B. ; BOSCHETTI, M. ; CARRO, L. ; SUSIN, A. A. ; WAGNER, Flávio Rech . Power Consumption Analysis in Architectures for the Wavelet Transform Processing. In: X Workshop IBERCHIP, 2004, Cartagena. X Workshop IBERCHIP, 2004.

  • NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Low Cost Analog BIST using binary noise. In: 4th IEEE Latin American Test Workshop (LATW'03), 2004, Natal. LATW2003 Proceedings, 2003. v. 1. p. 229-233.

  • LOPES, C. D. ; GUIMARÃES, L. V. ; SUSIN, A. A. . Neuro-wavelet EEG signal identification of Individuals at Risk for alcoholism. In: IEEE International Symposium on circuits and Systems, 2004, 2004, Kobe. IEEE International Symposium on circuits and Systems, 2004 Proceedings, 2005.

  • SUSIN, A. A. ; CARRO, Luigi ; FLORES, Maria da Glória Cataldi ; NEGREIROS, Marcelo . INL and DNL Estimation based on Noise ADC. In: 20th IMTC 2003, Instrumention and Measurement Technology Conference, 2003, Vail. 20th IMTC 2003, 2003. v. 1. p. 1350-1353.

  • SUSIN, A. A. ; FLORES, Maria da Gloria Cataldi ; CARRO, Luigi ; NEGREIROS, Marcelo ; CLAYTON, F ; BENEVENTO, C . Low Cost BIST fot Static and Fynamic Testing od ADCs In. In: IEEE 9th International Mixed-Signal Testing Workshop, 2003, Sevilla. IEEE 9th International Mixed-Signal Testing Workshop, 2003. v. 1. p. 25-27.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; SCHULER, e ; CARRO, Luigi . Testing RF Signal Paths Using Spectral Analysis and Subsampling. In: 16th Symposium on Integrated Circuits and Systems Design, 2003, São Paulo. 16th Symposium on Integrated Circuits and Systems Design, 2003. v. 1. p. 329-334.

  • SUSIN, A. A. ; CORREA, Edgard ; CARDOZO, R ; COTA, Erika ; BECK FILHO, Antonio Carlos ; WAGNER, Flavio ; CARRO, Luigi ; LUBASZEWSKI, Marcelo Soares . Testing the Wrappers of a Network on Chip: a Case Study. In: 4th IEEE Latin American Test Workshop, 2003, Natal. IEEE Latin American Test Workshop, 2003. v. 1. p. 159-163.

  • SUSIN, A. A. ; FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, Luigi ; CLAYTON, F ; BENEVENTO, C . Towards a Low cost BIST for RF Mixers. In: IEEE 9th International Mixed-Signal Testing Workshop, 2003, Sevilla. IEEE 9th International Mixed-Signal Testing Workshop, 2003. v. 1. p. 73-78.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Ultimate Low Cost Analog BIST 2003. In: Design Automation Conference, 2003, Anaheim. Design Automation Conference, 2003. p. 570-573.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Ultra Low Cost Analog BIST using Spectral Analysis. In: 21st IEEE VLSI Test Symposium, 2003, Napa Valley. 21st IEEE VLSI Test Symposium, 2003. v. 1. p. 77-82.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral da . Static Analysis of an Electromagnetic Planar Actuator. In: 4th International Symposiun on Linear Drives for Industry Applications, 2003, Birmingham. 4th International Symposiun on Linear Drives for Industry Applications, 2003.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral da . An Analytical Method to Predict the Static Performance of a Planar Actuator. In: Intermag 2003 - International Magnetics Conference, 2003, Massachusetts. Proceedings of the Intermag 2003 IEEE, 2003.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . Low Cost Analog BIST using binary noise. In: LATW'03 4th IEEE Latin American Test Workshop, 2003, Natal. 4th IEEE Latin American Test Workshop (LATW'03) - Digest of Papers, 2003. v. 1. p. 229-233.

  • SUSIN, A. A. ; ZEFERINO, C A ; CORRÊA, Edgard Faria ; WAGNER, Flávio Rech ; CARRO, Luigi . A Heterogeneous Router for Networks-on-Chip. In: 18th South Symposium on Microelectronics, 2003, Novo Hamburgo. Proceedings, 2003. p. 153-156.

  • SUSIN, A. A. ; ZEFERINO, A C . A Router Architecture for Systems-on-Chip. In: 18th South Symposium on Microelectronics, 2003, Novo Hamburgo. Proceedings, 2003. p. 149-152.

  • SUSIN, A. A. ; ZEFERINO, C A . A System-on-chip Interconnection Network. In: 18th South Symposium on Microelectronics, 2003, Novo Hamburgo. Proceedings, 2003. p. 145-148.

  • SUSIN, A. A. ; SANTO, Frederico Guilherme Mariani Do Espirito ; ZEFERINO, Ca . Distributed Arbiters for Networks-on-Chip. In: 18th South Symposium on Microelectronics, 2003, Novo Hamburgo. Proceedings, 2003. p. 169-172.

  • SUSIN, A. A. ; ZEFERINO, C A . SoCIN: A Parametric and Scalable Network-on-Chip. In: 16th Symposium on Integrated Circuits and Systems Design, 2003, São Paulo. Proceedings Los Alamitos IEEE CS Press, 2003. p. 169-174.

  • SUSIN, A. A. ; ZEFERINO, C A ; KREUTZ, M e ; CARRO, Luigi . Modeling Communication on Systems-on-Chip. In: 17th South Symposium on Microelectronics, 2003, Gramado. Proceedings Instituto de Informática da UFRGS, 2003. p. 149-152.

  • SUSIN, A. A. ; COTA, E. F. ; KREUTZ, Marcio ; ZEFERINO, C. A. ; CARRO, L. ; LUBASZEWSKI, Marcelo Soares . The Impact of NoC reuse on the testing of core-based systems. In: IEEE VLSI Test Symposium, 2003, Napa Valley. Proceedings - Los Alamitos - IEEE Computer Society, 2003. p. 128-133.

  • FLORES, Maria da Gloria Cataldi ; NEGREIROS, Marcelo ; CARRO, L. ; SUSIN, A. A. . Practical Implementation of the Linearity Characterization of ADCs.. In: 4th IEEE Latin American Test Workshop (LATW'03), 2003, Natal. LATW'03 - Proceedings, 2003. v. 1. p. 204-208.

  • FIGUEIRO, T. ; SCHUCH, N. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . ALTAvision: a Mobile System of Image Acquisition and Processing for Supervision Applications. In: XVI SIBGRAPI 2003, XVI Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Tecnical Posters, 2003, São Carlos. XVI SIBGRAPI 2003, XVI Simpósio Brasileiro de computação Gráfica e Processamento de Imagem, Tecnical Posters, 2003.

  • SANTO, Frederico Guilherme Mariani Do Espírito ; ZEFERINO, C. A. ; SUSIN, A. A. . Modelos Parametrizáveis de Árbitros Distribuídos para a Síntese de Roteadores de Redes-em-Chip. In: III Congresso Brasileiro de Computação, 2003, Itajai. Anais. Itajai: UNIVALI-CTTMar, 2003. p. 717-728.

  • CORTES, F. P. ; CARRO, L. ; GIRARDI, A. ; SUSIN, A. A. . A Sigma-delta AD converter insensitive to SEU effects. In: International On-line Testing Workshop, 2002, Isle of Bendor. International On-line Testing Workshop, 2002.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, L. . An All Digital, On-line Analog Test (aceito). In: International On-line Testing Workshop, 2002, Isle of Bendor. International On-line Testing Workshop, 2002.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, L. . Testing Analog Circuits Using Spectral Analysis. In: 8th International Mixed-Signal Testing Workshop, 2002, Montreux. 8th International Mixed-Signal Testing Workshop, 2002.

  • SUSIN, A. A. ; SOUZA JUNIOR, A ; NEGREIROS, Marcelo ; CARRO, Luigi . A Complex Adaptive Signal Processing for Analog Testing. In: LATW 2002, 2002, Montevideu. LATW 2002, 2002. v. 1. p. 166-173.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral . Assessment of a XY Actuator Based on Orthogonal Coils. In: 15th International Conference on Eletrical Machines, 2002, Brugge. Proceedings of the ICEM 2002, 2002.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral . Estudo da Distribuição da Densidade de Fluxo Magnético no Entreferro de um Atuador Planar. In: V Congresso Brasileiro de Eletromagnetismo - CBMag 2002, 2002, Gramado. V Congresso Brasileiro de Eletromagnetismo - CBMag 2002, 2002.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral . Study and Development of a xy-positioning based on an eletromagnetic planar actuator. In: V Induscon/ I Elektron - Conferência de Aplicações Industriais, 2002, Salvador. Anais do V Induscon / I Elektron, 2002. v. 1.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . A Noise Generator for Analog-to-Digital Converter Testing. In: Symposium on Integrated Circuits and Systems Design - SBCCI 2002, 2002, Porto Alegre. Proceedings, 2002. v. 1. p. 135-140.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . A Statistical Sampler for Increasing Analog Circuits Observability. In: Symposium on Integrated Circuits and Systems Design, 2002, Porto Alegre. Proceedings, 2002. v. 1. p. 141-145.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi . A Statistical Sampler for a New On-Line Analog Test Method. In: 8th IEEE IInternational One-Line Testing Workshop - IOLTW, 2002, Isle of Bendor. Proceedings - Los Alamitos IEEE Computer Society Press, 2002. v. 1. p. 79-83.

  • SUSIN, A. A. ; NEGREIROS, Marcelo ; CARRO, Luigi ; SOARES, A. B. . Analysis and Implementation of a Stochastic Multiplier for Electrical Power Measurement. In: Symposium on Integrated Circuits and Systems Design, 2002, Porto Alegre. Proceedings, 2002. v. 1. p. 09-13.

  • SUSIN, A. A. ; ZEFERINO, C ; KREUTZ, M ; CARRO, Luigi . A Study on Communication Issues for Systems-on-Chip. In: Symposium on Integrated Circuits and Systems Design, 2002, Porto Alegre. 15th A Study on Communication Issues for Systems-on_chip - Chip in the Pampa, 2002.

  • SUSIN, A. A. ; ZEFERINO, C A ; KREUTZ, M e ; CARRO, Luigi . Evaluating On-Chip Communication on Systems-On-Chip. In: 17th South Symposium on Microelectronics, 2002, Gramado. Proceedings Instituto de Informática da UFRGS, 2002. p. 149-152.

  • SUSIN, A. A. ; ZEFERINO, C A ; KREUTZ, M e ; CARRO, Luigi . Models of Communication Tradeoffs on System-on-Chip. In: International Workshop On IP-Based System-on-Chip Design, 2002, Grenoble. Proceedings of International Workshop On IP-Based System-on-Chip Design, 2002. p. 394-400.

  • SUSIN, A. A. ; COTA, E. F. ; CARRO, Luigi ; LAZZARI, C. . Geração Automática de Wrappers Compatíveis com o Padrão P1500. In: Workshop Iberchip, 2002, Guadalajara. Systems Design I, 2002.

  • SOUZA, F. P. C. ; SUSIN, A. A. . Uma Técnica para Localização Rápida de Placas de Veículos. In: V SBAI - V Simpósio Brasileiro de Automação Inteligente, 2001, Canela. Anais do V Simpósio Brasileiro de Automação Inteligente, 2001. v. 1. p. 1-5.

  • FABRIS, E. E. ; HOFFMANN, G. A. ; SUSIN, A. A. ; CARRO, L. . A bit-serial FFT processor. In: VII Workshop IBERCHIP, 2001, Montevideo. IWS'2001 VII Workshop IBERCHIP, 2001. v. 1. p. 50-60.

  • KREUTZ, Marcio ; CARRO, L. ; ZEFERINO, C. A. ; SUSIN, A. A. . Análise e Seleção de Redes de Interconexão para Síntese de Sistemas no Ambiente S3E2S. In: VII Workshop IBERCHIP, 2001, Montevideo. IWS'2001 - VII Workshop IBERCHIP, 2001. v. 1. p. 60-70.

  • SUSIN, A. A. ; ZIMMERMANN, F. L. O. . A digital self-testable wave generator core for analog signals. In: VII Workshop IBERCHIP, 2001, Montevideo. IWS'2001-VII Workshop IBERCHIP, 2001. v. 1. p. 75-80.

  • ZANDONAI, D. ; CARRO, L. ; BAMPI, Sergio ; SUSIN, A. A. . An Architecture for MPEG Motion Estimation. In: VII WORKSHOP IBERCHIP, 2001, Montevideo. IWS'2001- VII WORKSHOP IBERCHIP, 2001. v. 1. p. 90-95.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, M. A. ; KANO, Y. . Analysis and Develpment of a new XY Actuator Based on Orthogonal Coils. In: Linear Drives for Industry Applications - LDIA´2001, 2001, Nagano. Proceedings of the Third Int. Symposium on Linear Drives for Insdustry Applications, 2001. p. 268-273.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da ; DEMIRCI, R. . Electromagnetic Analysis of a Bi-Directional Slotless Mujltiphase Planar Actuator. In: ACEMP2001, 2001, Kusadasi. Proceedings of the International Aegean Conference on Electrical Machines and Power Electronics, 2001. p. 596-601.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . Analysis and Test of a Novel Multiphase Planar Actuator. In: ELECTROMOTION 2001, 2001, Bologna. Proceedings of 4th International Symposium on Advanced Electromechanical Motion Systems, 2001. p. 245-250.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . Investigation of the Forces Produced by a New Electromagnetic Planar Actuator. In: IEMDC 2001International Electric Machines and Drives Conference, 2001, Cambridge. Proceedings of IEEE International Electric Machines and Drives Conference, 2001. p. 8-13.

  • SUSIN, A. A. ; KREUTZ, Marcio ; CARRO, Luigi ; ZEFERINO, Cesar . Communication Architectures for System-on-Chip. In: Communication Architectures for System-On-Chip, 2001, Brasília. IEEE Computer Society Press, 2001. v. 1. p. 14-19.

  • SUSIN, A. A. ; COSTA, Erika Fernandes ; CARRO, Luigi ; LUBASZEWSKI, Marcelo Soares . MET: A Microprocessor for Embedded Test. In: 5th IEEE International Workshop on Testing Embedded Core-Based Systems, 2001, Marina Del Rey. IEEE Computer Society Press, 2001.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marília Amaral da . Produção de movimento bidirecional através de um novo atuador planar. In: II Seminário Nacional de Controle e Automação - SNCA, 2001, Salvador. Anais do SNCA, 2001.

  • SUSIN, A. A. ; KREUTZ, M e ; ZEFERINO, C . Trends in Designing Complex Systems. In: Microelectronics Seminar, 2001, Santa Maria. Proceedings Instituto de Infomática da UFRGS, 2001. p. 89-94.

  • PALOMINO, D. ; SAMPAIO, F. ; Agostini,L. ; BAMPI, Sergio ; SUSIN, A. A. . A Memory Aware and Multiplierless VLSI Architecture for the Complete Intra Prediction of the HEVC Emerging Standard. In: IEEE International Conference on Image Processing, 2001, Orlando. International Conference on Image Processing, 2012.

  • BENSABAA, K. ; SUSIN, A. A. . Image Analysis in Histological Sections - Segmentation and Quantification of Tumor Angiogenesis Areas. In: 2000 International Conference on Imaging Science, Systems, and Technology, 2000, Las Vegas. CISST'2000 - 2000 International Conference on Imaging Science, Systems, and Technology, 2000.

  • SOUZA, F. P. C. ; SUSIN, A. A. . SIAV - Um Sistema de Identificação Automática de Veículos. In: XIII Congresso Brasileiro de Automática CBA 2000, 2000, Florianópolis. Anais do XIII Congresso Brasileiro de Automática CBA 2000. Florianópolis: Universidade de Sta Catarina, 2000. v. 1. p. 1377-1380.

  • RIZZI, R. L. ; DORNELES, R. V. ; ZEFERINO, C A ; DIVERIO, T A ; NAVAUX, P. O. A. ; SUSIN, A. A. ; BAMPI, S . Fluvial Flow of the Guaíba River - A Parallel Solution for the Shallow Water Equations Model. In: VecPar-International Meeting on Vector and Parallel Processing, 2000, Porto. International Meeting on Vector and Parallel Processing, 2000. v. 3. p. 885-896.

  • DORNELES, R. V. ; RIZZI, R. L. ; ZEFERINO, C. A. ; DIVERIO, T. A. ; NAVAUX, P. O. A. ; SUSIN, A. A. ; BAMPI, Sergio . Parallel Solution for the Shallow Water Equations Using the Data Decomposition. In: Workshop de Sistemas Disbribuidos y Paralelismo, 2000, Santiago. Workshop de Sistemas Distribuidos y Paralelismo, 2000.

  • ZIMMERMANN, F. L. O. ; SUSIN, A. A. . A Microprocessor with Analog Capabilities. In: 6TH IEEE INTERNATIONAL MIXED-SIGNAL TESTING, 2000, Montpellier. 6TH IEEE INTERNATIONAL MIXED-SIGNAL TESTING, 2000. v. 1. p. 214-218.

  • BERTASI, D. ; ZIMMERMANN, F. L. O. ; CARRO, L. ; SUSIN, A. A. . Comparacao de Implementacoes de um filtro Biquad. In: VI WORKSHOP IBERCHIP, 2000, São Paulo. VI Workshop IBERCHIP ANAIS, 2000. p. 104-112.

  • ZIMMERMANN, F. L. O. ; BERTASI, D. ; AGOSTINI, L. ; PACHECO, R. V. ; SUSIN, A. A. ; CARRO, L. . Estudo de COREs a partir de uma Arquitetura Parte Operativa 2901. In: VI WORKSHOP IBERCHIP, 2000, São Paulo. VI Workshop Iberchip Anais, 2000. p. 563-572.

  • ZIMMERMANN, F. L. O. ; SUSIN, A. A. . Um Microprocessador com capacidades analógicas. In: SEMANA ACADÊMICA 2000, 2000, Porto Alegre. SEMANA ACADÊMICA 2000, 2000. v. 1.

  • SUSIN, A. A. ; SCHWANKE, D. ; DOLGANOV, A. . Estudo de um Sistema de Baixo Custo Utilizando DSP para a Medição de Potenciais Evocados Auditivos. In: FÓRUM NACIONAL DE CIÊNCIA E TECNOLOGIA EM SAÚDE, 2000, Curitiba. FÓRUM NACIONAL DE CIÊNCIA E TECNOLOGIA EM SAÚDE Anais, 2000.

  • SCHWANKE, D. ; SUSIN, A. A. . Obtenção de uma Base Instrumental para Exames de PEA Utilizando o ADSP2181. In: Trabalho Individual, 2000, Porto Alegre, 1999.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marília Amaral da . Determination of the Forces in a Novel Electromagnetic Planar Actuator. In: INDUSCON 2000 IV Conferência de Aplicações Idustriais, 2000, Porto Alegre. INDUSCON 2000 IV Conferência de Aplicações Industriais, 2000.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . A Novel Electromagnetic Planar Actuator with Neodymium-Iron-Boron Permanent Magnets. In: REM.XVI-2000, 2000, tOHOKU. Proceedings of the 16th International Workshop on Rare-Earth Magnets and Their Applications - REMXVI-2000, 2000. p. 973-982.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . Development of a New Electromagnetic Planar Actuator. In: 1st IFAC Conference on Mechatronics Systems, 2000, Darmstadt. Pre-prints of the 1st IFAC Conference on Mechatronics Systems, 2000. p. 259-264.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . 3D Analisys and Simulation of a Novel OPlanar Actuator. In: ICEM 2000 International Conference on Electrical Machines, 2000, Espoo. International Conference on Electrical Machines - ICEM 2000, 2000. v. III. p. 1379-1383.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . Development and Analisys of Novel Electromagnetic Planar Actuator. In: MAGLEV´2000 - Int Conference on Magnetically Levitated Systems and Linear Drives, 2000, Rio de Janeiro. Proceedings of the 16th Int Conference on Magnetically Levitated Systems and Linear Drives, 2000. p. 374-378.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . 3D Analisys and Development of a Novel Planar Actuator with Neodymium-Iron-Boron Permanent Magnets. In: INTERMAG 2000 - International Magnetics Conference, 2000, Toronto. Digest of the 2000 IEEE International Magnetics Conference - INTERMAG 2000, 2000.

  • SUSIN, A. A. ; DORNELLES, R V ; RIZZI ; ZEFERINO, C A ; DIVERIO, T A ; NAVAUX, P A O ; BAMPI, Sergio . PS Cluster Implementation of a Mass Transport Two-Dimensional Model. In: Symposium on Computer Architecture and High Performance Computing, 2000, São Paulo. Proceedings, 2000. p. 191-198.

  • SUSIN, A. A. ; ZEFERINO, C A ; RIZZI ; DORNELLES, R V ; BAMPI, S . Parallel Simulation of the Hydrodynamics of Guaíba River. In: Microelectronics Seminar, 2000, Torres. Proceedings Instituto de Informática da UFRGS, 2000. p. 22-24.

  • FRANCO, D. T. ; CARRO, Luigi ; SUSIN, A. A. . Comparison of adaptive filters in FPGA. In: ICMP'99 14th International Conference on Microelectronics and Packaging, 1999, Campinas. 14th International Conference on Microelectronics and Packaging, 1999. v. 1.

  • MATTOS, J. C. B. ; FRANCO, D. T. ; CARRO, Luigi ; SUSIN, A. A. . MOVE architecture applied to DSP. In: ICMP'99 14th International Conference on Microelectronics and Packaging, 1999, Campinas. ICMP'99 14th International Conference on Microelectronics and Packaging, 1999. v. 1.

  • SUSIN, A. A. . Digital generation of analog signals to be applied in mixed-mode circuits. In: ICMP'99 14th International Conference on Microelectronics and Packaging, 1999, Campinas. ICMP'99 14th International Conference on Microelectronics and Packaging, 1999.

  • SUSIN, A. A. ; COTA, E. F. ; LUBASZEWSKI, Marcelo Soares ; CARRO, Luigi . Implementing a Self-Testing 8051 Microprocessor. In: Symposium on Integrated Circuits and Systems Design, 1999, Los Alamitos. Proceedings Symposium on Integrated Circuits and Systems Design, 1999. v. 12. p. 202-205.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . Analysis and Develoopment of a Novel Planar Actuator. In: ISEF´99 - International Symposium on Eletromagnetic Fields in Electrinacl Engineering, 1999, Pavia. Proceedings of the International Symposium on Eletromagnetic Fields in Electrinacl Engineering - USEF´99, 1999.

  • FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . Development of a Novel Planar Actuator. In: EMD´99 - International Conference on Electrical Machines and Drives, 1999, Canterbury. Proceedings of the Ninth International Conference on Electrical Machines and Drives - EMD´99, 1999. p. 268-271.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . Employment of Neodymium-Iron-Boron Permanent Magnets on the Assembling of a Novel Planar Actuator. In: INTERMAG 1999 - International Magnetics Conference, 1999, Kyongju. Digest of the 1999 IEEE International Magnetics Conference - INTERMAG 1999, 1999. p. EE-03.

  • SUSIN, A. A. ; COTA, Erika F ; KRUG, M ; CARRO, Luigi ; LUBASZEWSKI, Marcelo Soares . Auto-Teste do Microprocessador 8051. In: V Workshop Iberchip, 1999, Lima. V Workshop Iberchip Memórias, 1999. p. 188-195.

  • SUSIN, A. A. ; ZEFERRINO, C A . Projeto em VHDL de uma Rede de Interconexão Experimental. In: Workshop IBERCHIP, 1999, Lima. Memorias Lima: Hozlo S.L.R, 1999. p. 277-284.

  • SUSIN, A. A. ; ZEFERINO, C A ; CARRO, Luigi . A study on Interconnection Networks for High Performance Parallel Computers. In: Microelectronics Seminar, 1999, Pelotas. Proceedings Instituto de Informática da UFRGS, 1999. p. 33-40.

  • SUSIN, A. A. ; FLORES FILHO, Ály Ferreira ; SILVEIRA, Marilia Amaral da . A Novel Planar Actuator. In: International Conference on Electrical Machines, 1998, Istanbul. ICEM - International Conference on Electrical Machines, 1998. v. 1. p. 282-285.

  • SUSIN, A. A. ; KREUTZ, M e ; CARRO, Luigi . Application Specific Synthesis from Simulation. In: SIM 1998 IV Microeletronics Seminar, 1998, Bento Gonçalves, 1998.

  • CARRO, Luigi ; GONÇALVEZ, P. ; KAISER, G. W. ; SUSIN, A. A. . Noise and Power Programmability in Semi-Custom I/O Buffers. In: VLSI-97: Integrated Systems on Silicon, 1997, Gramado. IX IFIP International Conference on Very Large Scale Integrated Circuits. London: Chapman & Hall, 1997.

  • SUSIN, A. A. . System Integration with dedicated processor for industrial applications. In: IFAC-SICICA, 1997, Annecy, 1997.

  • SUSIN, A. A. . F-Timer: Dedicated FPGA to Real-Time Systems Design Support. In: IX Euromicro Workshop on Real-Time Systems-97, 1997, Toledo. IX Euromicro Workshop on Real-Time Systems-97, 1997.

  • CARRO, Luigi ; KREUTZ, Marcio ; SUSIN, A. A. . System Design Methodology with Dedicated Controllers and Compilers. In: Brazilian Symposium on Integrated Curcuit Design, 1997, Gramado. Proceedings Brazilian Symposium on Integrated Curcuit Design, 1997. v. 1. p. 97-104.

  • SUSIN, A. A. ; SANTOS, E. J. P. ; MESQUITA JUNIOR, A. C. . Teaching Undergraduates to Design with VHDL. In: Conference of the Brazilian Microelectronics Society, 1997, Caxambu. Proceedings Conference of the Brazilian Microelectronics Society, 1997.

  • SUSIN, A. A. . Embedded Systems Design with Frontend Compilers. In: IEEE International Conference on Computer Design, 1996, Los Alamitos, California. IEEE International Conference on Computer Design, 1996.

  • SUSIN, A. A. . System Design Using ASIPS. In: IEEE International Symposyum and Workshop on Engineering of Computer Based Systems, 1996, Friedrichshafen. IEEE International Symposyum and Workshop on Engineering of Computer Based Systems, 1996.

  • SUSIN, A. A. . A RISC Architecture to explore HW/SW Paralelism in HW/SW Codesign. In: IEEE International Symposyum and Workshop on Engineering of Computer Based Systems, 1996, Friedrichshafen. IEEE International Symposyum and Workshop on Engineering of Computer Based Systems, 1996.

  • SUSIN, A. A. . A Prototyping and Reengineering of Microcontroller-Based Systems. In: 7th IEEE International Workshop on Rapid System Prototyping, 1996, Porto Carras. 7th IEEE International Workshop on Rapid System Prototyping, 1996.

  • SUSIN, A. A. . A Cad Frame For VLSI Design. In: Simpósio Brasileiro de Concepção, 1988, Gramado. III Simpósio Brasileiro de Concepção de Circuitos Integrados, 1988.

  • SUSIN, A. A. . Pac Para Microeletronica. In: I CONGRESSO DA SOCIEDADE BRASILEIRA DE MICROELETRONICA, 1985, São Paulo, 1985. p. 0-0.

  • SUSIN, A. A. . Partes Operativas CMOS. In: Simpósio de Concepção de Circuitos Integrados, 1985, Porto Alegre. Anais do II Simpósio Brasileiro de Concepção de Circuitos Integrados, 1985. p. 0197-206.

  • SUSIN, A. A. . Celulas Padronizadas Parametraveis. In: V SIMPOSIO BRASILEIRO DE MICROELETRONICA, 1984. p. 0-0.

  • SUSIN, A. A. . Modular Data Processing Units. In: ESSCIRC'80, 1980, Grenoble. European Solid State Circuits Conference, 1980. p. 287-289.

  • SUSIN, A. A. . Cell Assembling Language. In: European Solid State Circuits Conference, 1980, Freiburg. European Solid State Conference - Digest of Technical Papers. Berlin: VDE-Verlag, 1981. p. 87-89.

  • COELHO, M. G. ; GUIMARÃES, Leticia Vieira ; NEGREIROS, Marcelo ; SUSIN, A. A. ; GRAUDENZ, M. S. . DESENVOLVIMENTO DE UM SOFTWARE PARA O ENSINO/APRENDIZAGEM DA CITOLOGIA CÉRVICO-VAGINAL. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 198.

  • MONMA, Y. ; GUIMARÃES, Leticia Vieira ; CANTO FILHO, A. ; SUSIN, A. A. . LÂMINA VIRTUAL: CONSTRUÇÃO DE MOSAICO DE IMAGENS DE MICROSCOPIA ÓPTICA. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 260.

  • MONMA, Y. ; GUIMARÃES, Leticia Vieira ; CANTO FILHO, A. ; SUSIN, A. A. . INTERFACE PARA AQUISIÇÃO DE IMAGENS EM ALTA RESOLUÇÃO PARA MICROSCOPIA ÓPTICA. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 260.

  • FIGUEIRO, T. ; SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; RODRIGUES, M. ; BITTAR, C. ; SUSIN, A. A. . DETECÇÃO AUTOMÁTICA DE RETICULÓCITOS POR PROCESSAMENTO DIGITAL DE IMAGENS. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 261.

  • FIGUEIRO, T. ; SCHUCH, N. ; RAMOS, M. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . SISTEMA DIGITAL PARA DERMATOSCOPIA. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 261.

  • SOARES, A. B. ; GUIMARÃES, Leticia Vieira ; SUSIN, A. A. . DETERMINAÇÃO AUTOMÁTICA DE PARÂMETROS QUANTITATIVOS E ESTATÍSTICOS DE CÉLULAS ATRAVÉS DE PROCESSAMENTO DIGITAL DE IMAGENS. In: 26ª Semana Científica do Hospital de Clínicas de Porto Alegre, 2006, Porto Alegre. REVISTA DO HOSPITAL DE CLÍNICAS DE PORTO ALEGRE e FACULDADE DE MEDICINA DA UNIVERSIDADE FEDERAL DO RIO GRANDE DO SUL, 2006. v. 26. p. 262.

  • PEREIRA, F. I. ; ILHA, G. ; LUFT, J. A. ; NEGREIROS, M. ; SUSIN, A. A. . 30th SIBGRAPI Conference on Graphics, Patterns and Images (SIBGRAPI). 2017. (Apresentação de Trabalho/Simpósio).

Seção coletada automaticamente pelo Escavador

Outras produções

FLORES FILHO, Ály Ferreira ; SUSIN, A. A. ; SILVEIRA, Marilia Amaral da . Atuador Planar (Motor XY). 1999.

COSTA, E. A. C. ; CARRO, Luigi ; SUSIN, A. A. . Estudo e Implementação de Circuitos Multiplicadores. 1999.

MATTOS, J. C. B. ; CARRO, Luigi ; SUSIN, A. A. . Projeto da Máquina MOVE. 1999.

AKIRA, S. ; CARRO, Luigi ; SUSIN, A. A. . Implementação de uma Máquina Java. 1999.

COTA, E. F. ; KRUG, M. R. ; CARRO, Luigi ; LUBASZEWSKI, Marcelo Soares ; SUSIN, A. A. . Auto-Teste do Microprocessador 8051. 1998.

Susin, Altamiro . Pesquisa em Pauta - Microeletrônica. 2011. (Programa de rádio ou TV/Entrevista).

SUSIN, A. A. . Parties Operatives A Elements Modulaires. 1979. (Relatório de pesquisa).

SUSIN, A. A. . XVIIII SIMPÓSIO BRASILEIRO DE TELECOMUNIC@ÇÕES. 2000 (Coordenador de Sessão Técnica) .

DIAS, M. M. ; SUSIN, A. A. . Construção de uma Máquina Síncrona de Relutância Trifásica com Rotor de Material Magnético Macio Sinterizado. 2000 (Banca de Doutorado) .

SUSIN, A. A. . Projeto para Capacitação em Ensino e Pesquisa em Automação Industrial. 1996 (Projeto de Pesquisa) .

SUSIN, A. A. . Ferramenta de Auxílio à Identificação e Contagem de Células do Sangue (RETICULÓCITOS). 1996 (Projeto de Pesquisa) .

Seção coletada automaticamente pelo Escavador

Projetos de pesquisa

  • 2009 - 2011

    SoC-SBTVD: Sistema em Chip para o Terminal de Acesso do SBTVD, Descrição: Rede formada para desenvolver módulos de hardware para construção de um sistema integrado em FPGA para terminais de acesso do SBTVD. O projeto inclui os seguintes parceiros: UnB (Coordenação Geral - AAC Decoder), UFRN/UFPEL (Demux), UFRGS (Núcleo Processamento) e Unisinos (H.264 Decoder). A UFSC colabora na integração dos módulos.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / Marcio Kreutz - Integrante / S Bampi - Integrante / L Agostini - Integrante / RICARDO PEZZUOL JACOBI - Coordenador / Edgard Faria Corrêa - Integrante / André Borin Soares - Integrante / Alexsandro Cristóvão Bonatto - Integrante / adriano renner - Integrante.

  • 2009 - Atual

    Metodologia e Ferramentas para o Projeto de Sistemas em Chip, Descrição: Os Sistemas Eletrônicos Integrados atuais podem conter bilhões de transistores. A implementação de tais sistemas desafia os projetistas, as ferramentas e os métodos de projeto. De uma aplicação dada, com seu contexto de produção e uso, extraem-se a especificação funcional e as restrições para fabricação e operação. Passa-se para uma descrição formal de alto nível, avaliação de desempenho com ferramentas de simulação e, em alguns casos, prototipação em software e/ou hardware, verificando sempre se os requisitos técnicos e operacioanais são respeitados. Os sistemas tratados neste projeto são voltados para processamento de sinais, em particular os sinais de áudio, de imagem e de sensores em geral utilizados em instrumentação e automação, incluindo as redes de sensores sem fio e a Internet das Coisas. Entre as aplicações estão: codecs para TV Digital, processamento de imagens para medicina e vigilância, separação de fontes de áudio, processamento de vídeo para auxílio ao motorista e ao deficiente visual e reconstrução 3D, veículos autônomos e robôs, processamento de sinais para qualidade de energia. Os algoritmos que solucionam o problema são simulados em linguagens de alto nível para validação (Matlab, C, C++ ou SystemC) ou implementadas em linguagens de descrição de Hardware para atender parâmetros de desempenho, consumo de potência, área, etc. Os sistemas são em seguida sintetizados para prototipação em FPGAs de alta capacidade onde é possível avaliar o desempenho com vistas à geração (automática, semi-automática ou manual) do leiaute do circuito integrado específico (ASIC, de Application Specific Integrated Circuit). As técnicas de modelamento e estruturação de sistemas computacionais em blocos funcionais interligados através de uma infraestrutura de comunicação são aplicadas aos Circuitos Integrados. Os Circuitos Integrados são atualmente veradeiros ?Sistemas em Chip? ou SoC (de System on Chip). A Metodologia e as Ferramentas para o Projeto de Sistemas em Chip abrangem todo o ?Fluxo de Projeto?, como é conhecida a sequência de estapas para o desenvolviimento de circuitos complexos. Diversos fluxos de projeto são possíveis em função da disponibilidade de uma ou outra ferramenta. O desenvolvimento de ferramentas ou de um encadeamento de ferramentas chamadas de CAD (de Computer Aided Design) faz parte do escopo do projeto. O SoC é implementado seguindo o modelo Processamento-Comunicação: diversos blocos funcionais executam funções específicas e comunicam-se através conexões como barramentos e redes em chip (NoC, de Network on Chip). Os módulos funcionais são chamados de núcleos (Cores) ou IPs (de Intellectual Property) e são também comercializados como produtos de mercado na área de microeletrônica. Os meios de comunicação mais utilizados são estruturas padronizadas, chamadas de barramentos, para facilitar o acomplamento dos módulos citados. Quando o número de módulos é elevado ( centenas ou milhares) pode ser necessário um sistema mais eficiente que permita paralelismo na comunicação. As Redes em Chip ou NoC (de Network-on-Chip) são propostas como solução para este caso. O projeto de IPs, da integração de IPs para formar um SoC, e de NoCs com diversas características, incluindo as ferramentas de auxílio ao projeto, de validação e de avaliação de desempenho, estão no escopo do projeto.. , Situação: Em andamento; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (12) / Mestrado acadêmico: (6) / Doutorado: (7) . , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Ronaldo Husemann - Integrante / Fábio Irigon Pereira - Integrante / Gustavo Ilha - Integrante / Tiago Roberto Balen - Integrante / Joel Augusto Luft - Integrante., Número de produções C, T & A: 3

  • 2008 - 2013

    Tecnologias de Micro e Nanoeletrônica para Sistemas Integrados Inteligentes - Namitec, Descrição: O Instituto Nacional de Ciência e Tecnologia, denominado NAMITEC, aborda o tema de microeletrônica e nanoeletrônica dentro da área de tecnologias de informação e comunicação. NAMITEC aborda o tema de forma ampla, incluindo aplicações de redes de sensores sem fio, projeto de circuitos integrados, desenvolvimento de ferramentas de auxílio a projeto - EDA, desenvolvimento de dispositivos semicondutores, sobretudo microssensores e materiais e técnicas para fabricação de dispositivos.. , Situação: Em andamento; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / André Borin Soares - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Guilherme Chagas - Integrante / Felipe Ilha - Integrante / Jacobus Swart - Coordenador.

  • 2008 - 2012

    Rede H.264 SBTVD, Descrição: Rede H.264 SBTVD é um projeto financiado pela Finep para desenvolver tecnologia de codificação e decodificação do sinal fonte de TV Digital para o padrão brasileiro - SBTVD. A Rede é constituída de 13 grupos de 8 Instituições brasileiras. O objetivo é o desenvolvimento de codecs de áudio AAC e de vídeo H264 em software e em hardware (FPGA). Os decodificadores são integrados com um processador e periféricos formando um Sistema-em-Chip (ou SoC) para o Terminal de Acesso do Sistema Brasileiro de Televisão Digital. Numa segunda fase o hardware será implementado em silício na forma de um circuito integrado.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

  • 2008 - 2010

    SisCHIP, Descrição: Projeto para o desenvolvimento de Circuitos Integrados que inclui atividades nas seguintes áreas: 1. Projeto de Circuitos Dedicados para sistemas em chips inovadores 2. Projeto de Nano-dispositivos para prover eficientemente o projeto e uso de dispositivos em nano-tecnologia 3. Projeto de Redes em Chip para prover uma comunicação eficiente entre os diversos componentes do sistema em chip 4. Teste e tolerância a falhas em sistemas em chip para garantir uma metodologia de teste eficiente e técnicas de tolerância que garantam o funcionamento do sistema na presença de falhas 5. Ferramentas de síntese para garantir a síntese lógica e física das estruturas e componentes em um sistema em chip. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Integrante / Marcelo Soares Lubaszewski - Integrante / André Borin Soares - Integrante / Gilson Wirth - Integrante / Ricardo Reis - Coordenador / Fernanda Lima Kastensmidt - Integrante / Marcelo Johann - Integrante / Gustavo Neuberger - Integrante / Gustavo Wilke - Integrante / João Batista Martins - Integrante / Alessandro Girardi - Integrante / Reginaldo Tavares - Integrante / Luciano Agostini - Integrante / Marcelo Porto - Integrante / Sidinei Ghissoni - Integrante.

  • 2008 - 2009

    Estudo e Aplicação de Técnicas de Redução de Potência em Redes-em-Chip - SoCIN-LP (Apoio: CNPq - Ed. Universal 2007), Descrição: O presente projeto tem como objetivo geral investigar diferentes alternativas arquiteturais e técnicas de projeto para reduzir a potência dissipada em Sistemas-em-Chip (SoC - System on Chip) que utilizam Redes-em-Chip (NoC - Network on Chip). A tecnologia de microeletrônica tem evoluído continuamente há quase meio século, ultrapassando um a um os desafios encontrados. Do transistor ao circuito integrado, deste aos circuitos de alta densidade (LSI, VLSI e ULSI), chegando atualmente aos Sistemas em Chip. Enquanto o processo de fabricação evolui, novos domínios de conhecimento se agregam para solucionar novos problemas: a limitação de capacidade de projeto, que criou o chamado gap de produtividade foi vencida com a introdução de novos técnicas de projeto auxiliadas por computador (esse gap é o conjunto de circuitos que poderiam ser produzidos pela tecnologia disponível mas não o são pela falta de capacidade de projeto disponível na sociedade). Hoje, um dos maiores desafios para os sistemas altamente complexos é a dissipação de potência. Este projeto propõe a associação de duas linhas de pesquisa: uma em metodologia de projeto baseada em redes intra-chip e outra em técnicas de baixa potência. Unindo estas duas linhas de investigação, propõe-se pesquisar Sistemas em Chip (SoC) baseados em Redes intra-chip (NoC) utilizando técnicas de baixa potência para reduçãodo consumo de energia (LP, Low Power). Estes termos estão presentes em todas as conferências atuais de microeletrônica e Tecnologia de Informação e Comunicação. Componentes de hardware reutilizáveis são denominados núcleos (cores) ou IPs (Intelectual Property blocks). Em um SoC, os múltiplos núcleos são interligados por uma arquitetura de comunicação, sendo que o tipo de arquitetura mais utilizado atualmente é baseado no barramento, pois trata-se de uma estrutura de interconexão reutilizável e com baixo custo de silício. Embora as NoCs atendam os requisitos de desempenho de futuros SoCs, seus roteador.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (4) / Mestrado acadêmico: (3) . , Integrantes: Altamiro Amadeu Susin - Coordenador / Eduardo Antonio Cesar da Costa - Integrante / CESAR ALBENES ZEFERINO - Integrante / Kreutz, Marcio - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2006 - 2008

    Comunicação com Qualidade-de-Serviço em Sistemas Eletrônicos Integrados baseados em Redes-em-Chip (Apoio: CNPq - Ed. Universal 2006), Descrição: A contínua evolução das tecnologias de fabricação de chips tem propiciado o aumento do nível de intregração de circuitos em uma única pastilha de silício, dobrando o número de transistores a cada 18 meses. Atualmente, já é possível fabricar chips comerciais com várias centenas de milhões de transistores, integrando sistemas completos em um única pastilha. Tais sistemas, denominados sistemas integrados (ou SoCs - Systems-on-Chip), incluem unidades de processamento, armazenamento e de entrada-e-saída, e são utilizados na fabricação de produtos de alta tecnologia como câmeras digitais, consoles de video-games, consoles de TV Digital, celulares 3G, etc. Os sistemas integrados estão atingindo dimensões de complexidade que desafiam a capacidade dos projetistas, mesmo os que dispõem de abundantes recursos computacionais. O chamado gap tecnológico, que mede a distância entre o potencial oferecido pela tecnologia e a capacidade utilizável pelos projetistas, está se alargando. O aumento da produtividade só poderá advir de novas metodologias e novas ferramentas. Para acelerar o tempo de desenvolvimento desses sistemas, as metodologias de projeto utilizadas pelos fabricantes baseiam-se no reuso de componentes de software e de hardware. Os componentes de software incluem drivers E/S, sistemas operacionais parametrizáveis e bibliotecas de nível de aplicação. Os componentes de hardware, por sua vez, consistem de modelos de processadores, co-procesadores, controladores de E/S e unidades de memória, entre outros, os quais são pré-projetados, pré-vericados e disponibilizados aos projetistas na forma de uma biblioteca de componentes denominados núcleos ou IPs (Intelectual Property blocks). Os múltiplos núcleos de um SoC são interligados por meio de uma arquitetura de comunicação que provê o suporte necessários às trocas de informação entre eles. Atualmente, o tipo de arquitetura mais utilizado é o barramento. No entanto, devido a limitações físicas e arquiteturais, o barramento.. , Situação: Concluído; Natureza: Pesquisa. , Alunos envolvidos: Graduação: (8) / Mestrado acadêmico: (1) . , Integrantes: Altamiro Amadeu Susin - Coordenador / CESAR ALBENES ZEFERINO - Integrante / Kreutz, Marcio - Integrante., Financiador(es): Conselho Nacional de Desenvolvimento Científico e Tecnológico - Auxílio financeiro.

  • 2003 - 2007

    SEEP - Sistemas Eletrônicos Embarcados Baseados em Plataforma, Descrição: Desenvolvimento de metodologia completa de projeto de sistemas eletrônicos embarcados integrados em chip. Projeto baseado em plataformas de hardware e software. Plataformas baseadas em processadores Java customizáveis para a aplicação e em redes-em-chip. Modelagem de alto nível de aplicações embarcadas e geração automática de software. Exploração do espaço de projeto arquitetural em alto nível de abstração. Metodologia de teste funcional dos sistemas. Prototipação de sistemas em FPGA. Projeto financiado pelo CT-Info, edital PDI-TI... , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador / Luigi Carro - Integrante / Erika Fernandes Cota - Integrante / Marcelo Soares Lubaszewski - Integrante / Julio Carlos Balzano de Mattos - Integrante / Marcio Kreutz - Integrante / Edgard Faria Corrêa - Integrante / Flávio Rech Wagner - Integrante / André Borin Soares - Integrante / Lisane Brizolara - Integrante / Carlos Eduardo Pereira - Integrante / Marcio Seiji Oyamada - Integrante / Sandro Neves Soares - Integrante / Braulio Adriano de Melo - Integrante / Elias Teodoro da Silva Junior - Integrante / Marcio Ferreira da Silva Oliveira - Integrante / Fabio Wronksi - Integrante / Edison Pignaton Freitas - Integrante / Francisco Assis do Nascimento - Integrante / Eduardo Wenzel Brião - Integrante / Leonardo Kunz - Integrante / Daniel Barcelos - Integrante / Emilena Specht - Integrante / Ricardo Miotto Redin - Integrante / Antonio Carlos Schneider Beck Filho - Integrante.

  • 1984 - 1988

    Laoratório de Concepção de Circuitos Integrados, Descrição: Projeto para o desenvolvimento da capacitação para projeto de Circuitos Integrados (CI). As atividades estão alinhadas com três frentes: 1) Consolidação de um grupo de pesquisa, instalação de equipamentos e de ferramentas de projeto de CIs; 2) Ensino em nível de graduação e pós-graduação e pesquisa em metodologia de projeto e novas ferramentas; 3) Projeto de Circuitos Específicos a partir de problemas acadêmicos e de aplicações de interesse da indústria. Na graduação a formação é dirigida para a utilização de ferramentas computacionais e e projeto de pequenos circuitos a serem fabricados por um serviço nacional chamado "Circuito Multi-Projeto" ou CMP para reduzir o custo de fabricação partilhando com diversos grupos. Em nível de pós-graduação tem-se: a) estudo de aplicações a serem implementadas em sistemas computacionais que são mapeados para o HW do CI; b) desenvolvimento de técnicas de automação do projeto e sua implementação na forma de "Ferramenta de CAD"; c) pesquisa em arquitetura de microcircuitos e desenvolvimento de um microprocessador RISC; d) implantação de um sistema de medidas e estudo de modelos de dispositivos para simulação e técnicas de teste e de projeto testável.. , Situação: Concluído; Natureza: Pesquisa. , Integrantes: Altamiro Amadeu Susin - Coordenador / RICARDO PEZZUOL JACOBI - Integrante / Flávio Rech Wagner - Integrante / Ricardo Reis - Integrante / Tiaraju Vasconcelos Wagner - Integrante / Ingrid Eleonora Schreiber Jansch - Integrante / Antonio Todesco - Integrante / Nei Vilar Calazans - Integrante., Financiador(es): Financiadora de Estudos e Projetos - Auxílio financeiro.

Seção coletada automaticamente pelo Escavador

Projetos de desenvolvimento

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento.

  • 2005 - 2011

    Rede H.264 SBTVD, Descrição: A rede H.264 tem como objetivo o desenvolvimento de produtos de interesse nacional na área de codificação de sinais-fonte para o SBTVD (Sistema Brasileiro de TV Digital)... , Situação: Em andamento; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Alexsandro Cristóvão Bonatto - Integrante / Marlon Lorencetti - Integrante / Alonso Aymone de Almeida Schmidt - Integrante.

  • 2005 - 2008

    Projeto SAIMOPlus, Descrição: Este projeto propõe um sistema de aquisição e análise automática de imagens microscópicas de exame Papanicolau (pap smears). O exame Papanicolau pode detectar doenças que ocorrem no colo do útero antes do desenvolvimento do câncer. O exame não é somente uma maneira de diagnosticar a doença mas serve principalmente para determinar o risco de uma mulher vir a desenvolver o câncer.. , Situação: Concluído; Natureza: Desenvolvimento. , Integrantes: Altamiro Amadeu Susin - Coordenador / Marcelo Negreiros - Integrante / André Borin Soares - Integrante / Leticia Vieira Guimarães - Integrante / Mariana Guimarães Coelho - Integrante / Yumi Monma - Integrante / Vinicius Souza - Integrante / Alberto Bastos do Canto - Integrante / Gabriel Palmeira de Carvalho - Integrante / Davi Vital - Integrante.

Seção coletada automaticamente pelo Escavador

Prêmios

1988

III PREMIO NACIONAL DE INFORMATICA - MENCAO HONROSA HARDWARE, SEI - MODATA.

Histórico profissional

Seção coletada automaticamente pelo Escavador

Endereço profissional

  • Universidade Federal do Rio Grande do Sul, Escola de Engenharia, Departamento de Engenharia Elétrica. , Av. Osvaldo Aranha, 103, Centro, 90035-190 - Porto Alegre, RS - Brasil, Telefone: (51) 33083516, Fax: (51) 33083293, URL da Homepage:

Seção coletada automaticamente pelo Escavador

Experiência profissional

  • 1987 - 1988

    Universidade Federal do Paraná

    Vínculo: Servidor Público, Enquadramento Funcional: Professor adjunto, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 11/1987 - 08/1988

      Extensão universitária , Setor de Tecnologia, Departamento de Eletricidade.,Atividade de extensão realizada, PROFESSOR POS-GRADUACAO INFORMATICA INDUSTRIAL.

  • 1975 - Atual

    Universidade Federal do Rio Grande do Sul

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Professor titular, Carga horária: 40, Regime: Dedicação exclusiva.

    Atividades

    • 04/2005

      Conselhos, Comissões e Consultoria, Engenharia Elétrica, Escola de Engenharia.,Cargo ou função, Membro de colegiado superior.

    • 03/1989

      Ensino, Engenharia Elétrica, Nível: Pós-Graduação,Disciplinas ministradas, TRANSDUTORES, ELETRÔNICA AVANÇADA, PROCESSAMENTO DE IMAGENS, CONFORMAÇÃO DE SINAIS

    • 03/1977

      Ensino, Computação, Nível: Pós-Graduação,Disciplinas ministradas, ARQUITETURA DE MICROCIRCUITOS.

    • 06/1975

      Pesquisa e desenvolvimento , Escola de Engenharia, Departamento de Engenharia Elétrica.,Linhas de pesquisa

    • 06/1975

      Ensino, Engenharia Elétrica, Nível: Graduação,Disciplinas ministradas, ELETRONICA FUNDAMENTAL I-A, TÉCNICAS DIGITAIS, SISTEMAS DIGITAIS, MICROCIRCUITOS DIGITAIS

    • 04/1995 - 04/1997

      Direção e administração, Escola de Engenharia, Departamento de Engenharia Elétrica.,Cargo ou função, Chefe de Departamento.

  • 1974 - 1978

    Universidade do Vale do Rio dos Sinos

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Professor, Carga horária: 20

  • 1974 - 1975

    Universidade do Vale do Rio dos Sinos

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Técnico de Processamento de Dados, Carga horária: 30

    Atividades

    • 08/1974 - 08/1978

      Serviços técnicos especializados , Centro de Ciências Exatas e Tecnológicas, .,Serviço realizado, Professor 3 Grau.

    • 03/1974 - 12/1975

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Analista de Sistemas.

  • 1968 - 1970

    Pontifícia Universidade Católica do Rio Grande do Sul

    Vínculo: Servidor público ou celetista, Enquadramento Funcional: Técnico em Processamento de Dados, Carga horária: 20

    Atividades

    • 06/1971 - 09/1971

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Analista de Sistemas.

    • 08/1968 - 06/1970

      Serviços técnicos especializados , Centro de Processamento de Dados Cpd, .,Serviço realizado, Programador de Computador.

Propriedade Intelectual

Patentes (1)

Tipo Título Data depósito
INVENTOR Atuador planar (motor xy) 15/04/1999